Селетников
Дешифратор с контролем
Номер патента: 1513452
Опубликовано: 07.10.1989
Авторы: Аспидов, Мисько, Селетников, Шевчук
МПК: G06F 11/30
Метки: дешифратор, контролем
...конъюнкции, на их выходах вырабатываются сигналы логической тогда когда на всех входах этих элементов.,будут присутствовать сигналы логической , при любом рассогласовании фронтов. Аналогично на выходе элемента РАВНОЗНАЧНОСТЬ 15 выработается сигнал логической" тогда, когда на всех входах будут присутствовать сигналы логической . Сигнал логической с элемента РАВНОЗНАЧНОСТИ 15, поступая на счетный вход триггера 7, изменяет состояние первого 1 БС-триг13452 5 1 О 15 30 35 40 45 50 55 5 15гера 8 на противоположное. В результате на настроечном выходе триггерасформируется сигнал логического "0",при этом полярность входных сигналов .на входах элементов РАВНОЗНАЧНОСТЬтретьей группы 13 остается еще положительной. Элементы...
Устройство для контроля группы идентичных цифровых схем
Номер патента: 1513451
Опубликовано: 07.10.1989
Авторы: Аспидов, Гусев, Мисько, Селетников
МПК: G06F 11/30
Метки: группы, идентичных, схем, цифровых
...8 (выход 9 устройства) меняет свое состояние с единичного на нулевое.Длительность задержки элемента 7 35выбирается из условия, чтобы к времени изменения сигнала на его выходеиз единичного в нулевое сигнал навыходе элемента РАВНОЗНАЧНОСТЬ 2 ужеизменился, т.е, изменил свое состоящ ние из единичного на нулевое, С другой стороны длительность задержкиэлемента 7 определяет длительностьнулевого состояния на выходе устройства. Для надежной работы устройства 5 длительность задержки элемента 7составляет не более (2-3)0, где 7 -средняя задержка на элементе, Дляопределенности длительность задержки элемента 7 взяга равной 3 С(фиг. 2) .При изменении состояния элементаРАВНОЗНАЧНОСТЬ 2 с единичного на нулевое состояние элемент И-НЕ 3 меняется...
Контролируемый регистр
Номер патента: 1501063
Опубликовано: 15.08.1989
Авторы: Аспидов, Мисько, Огороднов, Селетников
МПК: G06F 11/30
Метки: контролируемый, регистр
...по окончании переходных процессов в устройстве. Время переходных процессов в схеме в зависимости от типа неисправности, установления вспомогательного триггера на элементах ИЛИ-НЕ 12 и 13 в то или иное состояБ15ние составляет не более 15, где- средняя задержка на элементесхемы типа РАВНОЗНАЧНОСТЬ, И, ИЛИ-НЕ,НЕ. Временные диаграммы выявлениянеисправности типа константы "О" навыходе одного из триггеров (выходэлемента РАВНОЗНАЧНОСТЬ 6.(К 6 представлены на фиг. 3.В случае отсутствия перечисленныхнеисправностей на контрольном выходеформируется серия импульсов. Временные диаграммы для этого случая представлены на фиг. 2.Элементы 8-13 в целом представляютсчетный триггер, который выполняетдве функции. Прямой выход триггера 8,являющийся первой...
Многофункциональный логический модуль
Номер патента: 1501034
Опубликовано: 15.08.1989
Авторы: Аспидов, Гусев, Мисько, Селетников
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...ПО М модуля, выходМодул и фун разом.В зависимо осится к области ителинай техникиреализации всех двух переменных, я является расших возможностей за кций Р-, 8-, 1 СК- кции сумматора. ставлена функционазначено для реализации л функций двух переленпых. Ц ретения является расширен налиных мозможностей за с ции Функций К-, 8-, 1 СК-, ров и функции сулиатора. М жит два элемента И, элеме мент СЛОЖЕНИЕ ПО МОДУЛЮ Д входов и один выход. При настройки, принадлежащему (0,1,Х ,Х ,Х ,Х 1), моду ет все логические функции менлых и функцию сумматор 1 табл,согласно таб д;1 ются соотв ройки, при э ре юшзуетсяБГГРЧ =ВКЕГ, =.К( ция Р.-тригге ся остальные Многофункциональный логи дули, содержащий элемент СЛ ПО МОДУЛЮ ДВА, причем выход3 1501034...
Схема сравнения с контролем
Номер патента: 1363182
Опубликовано: 30.12.1987
Авторы: Аспидов, Мисько, Огороднов, Селетников
МПК: G06F 11/30
Метки: контролем, сравнения, схема
...подается единичный потенциал,На первую группу 2 информационныхвходов схемы сравнения подается первое из сравниваемых чисел на вторуюгруппу 1 информационных входов схемы сравнения - второе число, Приэтом элементы 4 равнозначности второй группы выполняют роль повторителей, Непосредственное сравнение двухи-разрядных чисел осуществляетсяэлементами 5 равнозначности первойгруппы, на выходе которых Формируется единичный сигнал при равенствевходных, сигналов. При сравнении всеходноименных разрядов на выходе первого элемента 8 равнозначности (он дают, при этом срабатывает третийэлемент 10 равнозначности и на выходе 11 неисправности схемы сравненияпоявляется единичный сигнал, говоря"щий о неисправности. 4 ил. выполняет Функцию элемента И)...
Контролируемый сумматор
Номер патента: 1328818
Опубликовано: 07.08.1987
Авторы: Аспидов, Гусев, Мисько, Селетников
МПК: G06F 11/30, G06F 7/50
Метки: контролируемый, сумматор
...истинности полногоодноразрядного сумматора. В режиме"Контроль" на вход 7 задания режимаработы подается сигнал, соответствующий логическому "О", а на информационные входы 8 и 9 и вход 10 переноса - сигналы, соответствующие логической " 1". При этом в цепи элементов1 и 6, охваченных обратной связью,возникает генерация. На выходе элемента ИЛИ 6 вырабатывается серия импульсов с периодом Т=41, где- длительность задержки на одном элементе.Эта серия импульсов поступает на первые входы элементов И 3-5, на остальных входах этих элементов присутствуют постоянные сигналы, равные "1".В результате на выходе сумматора 2по модулю два появится серия импульсов, что свидетельствует об исправномсостоянии элементов 1-6. Этот фактможно регистрировать...
Контролируемый сумматор
Номер патента: 1242955
Опубликовано: 07.07.1986
Авторы: Аспидов, Кириллов, Селетников, Шевчук, Якуш
МПК: G06F 11/00, G06F 7/50
Метки: контролируемый, сумматор
...рабочий и контрольный, определяемые сигналом, поступающим навход 16 задания режима работы контролируемого сумматора. 30В рабочем режиме при нулевом сигнале на входе 16 контролируемого сумматора осуществляется нормальная работа сумматора, при которой на выходах первого и третьего сумматоров помодулю два формируются соответственносигналы результата и выходного переноса,В контрольном режиме единичныйсигнал на входе 16 контролируемогосумматора ) на входы 3 и 4 первогои второго операндов и на вход 5 переноса контролируемого сумматора подаются единичные сигналы,При этом элемент И-НЕ 6, второй 45сумматор 11 по модулю два и элементы И 13-15 образуют генератор импульсов, Последовательность импульсовпоступает на четвертый вход первогосумматора...
Многофункциональный логический модуль с контролем
Номер патента: 1216780
Опубликовано: 07.03.1986
Авторы: Аспидов, Кириллов, Огороднов, Селетников, Якуш
МПК: G06F 11/00, G06F 7/00
Метки: контролем, логический, многофункциональный, модуль
...соответствии с условиемфункционирования элемента равнозначности на его выходе будет сигнал "1",Этот сигнал поступает на первыйвход элемента И 12, на выходе которого будет сигнал всегда равный "0".В результате на первом, третьем,четвертом входах сумматора 13 по модулю два сигналы всегда равны "0",а на втором - "1". В соответствиис условием функционирования сумматора по модулю два на выходе 16 модуля всегда сигнал, равный "1".Аналогично определяются остальные логические функции трех переменных.В режиме контроля исправного состояния модуля на управляющие входы 1-8 подается следующий тестовыйнабор сигналов 11,1,1,0,1,1,1,1 30 соответственно, При этом в цепи элементов 9-13, охваченной обратнойсвязью, возникает генерация, прикоторой каждый...
Устройство для формирования и хранения вычетов по модулю три
Номер патента: 1206784
Опубликовано: 23.01.1986
Авторы: Аспидов, Огороднов, Селетников, Шевчук, Якуш
МПК: G06F 11/10
Метки: вычетов, модулю, три, формирования, хранения
...состояние, а первый триггер 5. остается в единичном состоянии. На информационных выходах 10 и 9 устройства устанавливается код 01, Если второй разряд кода числа равен нулю, то на выходе первогоузла 3 сравнения - единичный сигнал, на выходе второго триггера 6 - нулевой сигнал, следовательно, на счетном входе второго триггера 6 - единичный сигнал. На счетном входе первого триггера 5 также единичный сигнал, поскольку на двух входах элемента ИЛИ-НЕ 1 нулевые сигналыПо очередному тактовому импульсу оба триггера 6 и 5 меняют свое состояние и на информационных выходах 10 и 9 устройства устанавливается код 10.В таблице приведены коды вычетов, формируемые на триггерах 6 и 5 в зависимости от их состояния и значения очередного разряда...
Четырехразрядный преобразователь двоично-десятичного кода в двоичный
Номер патента: 1181153
Опубликовано: 23.09.1985
Авторы: Аспидов, Калашников, Селетников, Шевчук
МПК: H03M 7/00
Метки: двоично-десятичного, двоичный, кода, четырехразрядный
...двоично-десятичного кода в двоичный.Цель, изобретения - упрощение четырехразрядного преобразователя.На чертеже представлена функциональная схема предлагаемого устройства. 1 ОПреобразователь содержит входы 1-4, элементы НЕ 5 и 6, элементы И 7 - 9, элементы 10 - 13 ИСКЛЮЧАЮ 111 ЕЕ ИЛИ и выходы 14 - 17,Работа предлагаемого преобразователя описывается следующими. выражениями;153 Продолжение таблицы ТТ 1 У 4 УЗ У 2 У 1 1 О 0 0 0 1 0 1 1 0 0 1 0 1 1 0 1 0 1 0 0 1 1 1 1 1 О 0 0 1 0 1 1 1 О 0 1 0 0 1 Значения разрядов входного числа Х 4 ХЗ Х 2 Х 1 Значения разрядоввыходного числаУ 1 = М 2 (Х 1,Х 4), У 2 = М 2 (Х 2) Л (Х 1, ХЗ, Х 4); (1) 20 УЗ = М 2 (ХЗ,Х 4) Л (Х 1,Х 2,ХЗ,Х 4), У 4 = М 2 (ХЗ) Л (Х 1,Х 2,ХЗ,Х 4) Л (ХЗ,Х 4) где У 1 (выход 14),...
Устройство для вычисления симметричных булевых функций
Номер патента: 1179314
Опубликовано: 15.09.1985
Авторы: Аспидов, Кириллов, Селетников, Шевчук
МПК: G06F 7/00
Метки: булевых, вычисления, симметричных, функций
...второго элемента равнозначности, входы которого соединены сдвенадцатым и тринадцатым входамиустройства соответственно, выход эл мента неравнозначности соединен с выходом устройства.1179314 ройства согласно табл. 1 реализуется одна из симметричных булевых функций У -У , описываемых следующими выражениями: Изобретение относится к автоматике и вычислительной технике.Целью изобретения является упрощение устройства при реализации симметричных булевых функций четырех и ме нее аргументов.На чертеже показана функциональная схема предлагаемого устройства.Устройство содержит входы 1-13, элементы разнозначности 14 и 15, 10 элементы И 16 и 17, элемент неравнозначности 18, выход 19. Устройство функционирует следую -щим образом. 15 В зависимости...
Четырехразрядный преобразователь двоичного кода в двоично десятичный
Номер патента: 1172019
Опубликовано: 07.08.1985
Авторы: Аспидов, Кириллов, Огороднов, Селетников, Якуш
МПК: H03M 7/00
Метки: двоично, двоичного, десятичный, кода, четырехразрядный
...входом первого элемента И ичетвертым входом первого элементаИСКЛЮЧАЮЩЕЕ ИЛИ, выходы первого,второго, третьего и четвертого элементов ИСКЛЮЧМОЩЕЕ ИЛИ соединены свыходами соответствующих разрядов.преобразователя, входы первого,второго и третьего разрядов которого соединены соответственно с входами первого, второго и третьегоэлементов НЕ, а вход второго разряда преобразователя соединен с третьим входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.917/52 Тираж 872 Подписно ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035,Москва, Ж, Раушская наб., д.4/Зак лиал ППП "Патент", г. Ужгород, ул,Проектная, 4 11Изобретение относится к автоматике и цифровой вычислительной технике и может быть использовано при...
Многофункциональный логический модуль
Номер патента: 1156059
Опубликовано: 15.05.1985
Авторы: Аспидов, Кириллов, Селетников, Якуш
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...модулем,при конкретном набореуправляющих сигналов;М 2 - Функция сложения помодулю дваи позволяет при условии 156059 2логические функции от трех переменныхсет 1И = 2 - 22 = .234, где и - количество переменных, равное трем, могутбыть получены из типовых логическихфункций путем соответствующего изменения управляющих сигналов. Значенияуправляющих сигналов при реализации. типовых логических функций представлены в табл. 1,1 О Модуль функционирует следующимобразом.Для получения произвольной функцииот трех переменных определяются управляющие сигналы и; (ь = 1,6), относящееся к мвокеству и; сО,1. Х 1, Хт,Х Х 1, которые подаются на входы4-9.Например, требуется получить логическую функцию 1, = 0 (константа О).На основании выражения (1)...
Четверичный сумматор
Номер патента: 1149247
Опубликовано: 07.04.1985
Авторы: Аспидов, Кириллов, Огороднов, Селетников
МПК: G06F 7/50
Метки: сумматор, четверичный
...элемента РАВНОЗНАЧНОСТЬсоединен с входом прямого значениямладшего разряда, первого слагаемого четвертичного сумматора.Сумматор содержит также дополнительно восемь элементов РАВНОЗНАЧНОСТЬ и четыре элемента И 2,Недостатком известного сумматора является сложность конструкции,выражающаяся в большом числв логических элементов,Цель изобретения - упрощениечетверичного сумматораПоставленная цель достигаетсятем, что четверичный сумматор, со"держащий три элемента РАВНОЗНАЧ-НОСТЬ и элемент И, причем первый .вход первого элемента РАВНОЗНАЧНОСТЬсоединен с входом инверсного зна"чения младшего разряда первогослагаемого четвертичного еуиматора,второй вход соединен с входом прямого значения младшего разряда второго слагаемого, а третий вход -...
Универсальный логический модуль
Номер патента: 1148024
Опубликовано: 30.03.1985
Авторы: Аспидов, Лысенко, Огороднов, Селетников
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...1 Выходэлемента ОООО 0101 0000 0000 Выходэлемента 0000 0000 1000 0000 Выходэлемента 0000 0000 ОООО 1111 Выходэлемента 0000 0000 0000 0000 гументов настройки реализуется инверсная ей функция, а затем такие тетрады инвертируются путем подачи единичного кода, используя настроечные входы 23-26.Пример реализации таких функций приведен в табл. 3, а ее получение на выходе модуля - в табл. 4. Значения аргументов настройки на входах 23 26 должны быть соответственно равны Х 1, Х 21,1.Осталась возможность наличия в каких-либо из тетрад комбинаций, соответствующих функциям ХЗ Х 4 ХЗ Х 4 либо ХЗ Х 4 У ХЗ Х 4Значения аргументов настройки для реализации таких функций по всем возможным типам (наличие вьипеуказанных комбинаций в одной, двух, трех и...