Патенты с меткой «арифметико-логический»
Двоичный арифметико-логический блок
Номер патента: 476578
Опубликовано: 05.07.1975
Авторы: Боюн, Козлов, Малиновский
МПК: G06F 7/00
Метки: арифметико-логический, блок, двоичный
...полными, цоимеют большую избыточность при выполцеции основных арифметических операций ибольшое количество выводов,Предлагаемое устройство отличается от известцого тем, что выход суммы первого полусумматора соединен со входом второго полусумматора, выходы переносов обоих полусумматоров соединены через схему разделения совходом триггера переноса, выход которого соедицец со входом первого полусумматора.Указанные связи позволяют расширить область применения устройства и уменьшить число наружных выводов.Схема двоичного арифметико-логическогоблока приведена ца чертеже.Схема содержит схему логического умно- ЗО кения 1, первый и второй полусуммдторы 2 ц 3, триггер результата -1, схему рдзлелецця 5, триггер переноса 6 и схему коцтроля...
Арифметико-логический модуль
Номер патента: 598069
Опубликовано: 15.03.1978
Авторы: Нестеренко, Яковлев
МПК: G06F 7/38
Метки: арифметико-логический, модуль
...вход 13сигнвпв отрицатепьной попярности на информационном выходе 18 модупя ревнизуется погическое спожение ИЛИ сигналов, подаваемых на информационные входы, 10 и11, При подаче на управляющий вход 14сигнала отрицательной попярности на информационном выходе модуля 18 реализуется 50функция сложения по модупю двв сигналов,подаваемых на информационные входы 10и 11, При подаче на управляющий вход 15сигнапв отрицатепьной полярности на информационном выходе 18 модупя появляетсясигнал, равный сигнапу на информационномвходе 10 (реализуется функция коммутации входа 10), Опя реализации функциикоммутации информационного входа 11 науправляющий. вход 16 подается сигнап от 40рицатепьной попярности, При подаче сигнвпов попожитепьной понярности на...
Арифметико-логический модуль
Номер патента: 962916
Опубликовано: 30.09.1982
Авторы: Баскаков, Гладштейн, Комаров
МПК: G06F 7/00
Метки: арифметико-логический, модуль
...операции над двумя операндами, один из которых записан в триггерах первого 1 и второго 2 разрядов, а второй операнд установлен на входных шинах 5 и 6. На выходах мультиплексоров 16 и 18 формируются соответственно первый и второй разряды кодарезультата операции.При этом 1-тыйразряд результата (первый или второй)в зависимости от уровня сигнала нашине 24 выбора режима есть переключательная функция следующих аргументов: сигнала на 1-той шине выходныхданных (7 или 8); сигнала на 1-тойшине (5 или 6); сигнала первого переноса, поступающего по шине 9 илинепосредственно с выхода мультиплексора 15; и сигнала обратной связи,поступающего непосредственно с шины8 или по шине 12, если уровень сигнала на шине выбора режима равен логическому нулю,...
Арифметико-логический модуль
Номер патента: 1160395
Опубликовано: 07.06.1985
Авторы: Авгуль, Герцев, Мищенко, Пархоменко, Терешко
МПК: G06F 7/38
Метки: арифметико-логический, модуль
...первОго элемента равнозначности соединен с первым входом четвертого элемента равноэначО ности, второй вход которого соединен с четвертым входом модуля, выход пятого элемента равнозначности является вторым выходом модуля, третий вход модуля соединен с третьим входом пер-"5 вого элемента равнозначности, первый вход модуля соединен с вторым входом второго элемента равнозначности, выход. которого соединен с вторым входом третьего элемента равнозначности,вы О ход которого соединен с вторым входом четвертого элемента равнозначности.На чертеже представлена схема предлагаемого модуля. 55Модуль содержит логические элементы 1 - 5 равнозначности, входы 6 - 9, выход 10 арифметических операций и 395 2выход 11 переноса (заема) и результата...
Арифметико-логический модуль
Номер патента: 1397898
Опубликовано: 23.05.1988
Авторы: Авгуль, Бенкевич, Изотов, Мищенко
МПК: G06F 7/00
Метки: арифметико-логический, модуль
...информации.5Цель изобретения - упрощение арифметико"логического модуля,На чертеже представлена схемаарифметико-логического модуля,Модуль содержит элемента РАВНОЗНАЧНОСТЬ 14, входы 58, выходы9 и 10.Выход 9 модуля является выходомрезультата арифметических операций,выход 10 - выходом переноса/заема ирезультата логических операций.Особенностью модуля является наличие совмещенных информационных инастроечных входов, на которые в зависимости от реализуемой функции подаются сигналы настройки, принимающие значения логических "0" и "1", атакже самих информационных сигналов,Операция Код настройки Модуль работает следующим образом.На входы 58 подаются сигналы настройки Б Ц соответственно. С выхода 9 снимается результат арифметических...
Арифметико-логический модуль
Номер патента: 1501032
Опубликовано: 15.08.1989
Авторы: Викентьев, Гофман, Клюкин, Лепихина
МПК: G06F 7/00
Метки: арифметико-логический, модуль
...-го разряда являются переключательной функцией трех аргументов: сигнала с первого информационного выхода 17 модуля или с второго информационного выхода 18 модуля, сигнала с первого информационного входа 12 модуля или с второго информационного входа 13 модуля и сигнала функционального переноса и д-го разряда, поступающего с входа 10 функционального переноса влево или с выхода мультиплексора 9.Сигналы функционального переноса вправо из -го разряда являются переключательной функцией трех аргументов: сигнала с первого информационного выхода 17 модуля или с второго информационного выхода 18 модуля, сигнала с первого информационного входа 12 модуля или с второго инфор1032 50 5 150 мационного входа 13 модуля и сигнала функционального переноса...
Арифметико-логический модуль
Номер патента: 1539765
Опубликовано: 30.01.1990
Авторы: Викентьев, Клюкин, Лепихина, Погодина
МПК: G06F 7/00
Метки: арифметико-логический, модуль
...от уровней сигналов на шине 22 выбора режима и дополнительной шине 23 выбора режима. Вид.этой функции определяется двоичнымкодом, подаваемым по шине 9 управления,По фронту тактового импульса, поступающего по шине 21 тактовых импульсов на синхронизирующие входы триггеров 7 и 8, происходит запись кода результата операции с асинхронных выходов 13 и 14 нулевого и первого разрядов в триггеры 7 и 8, Одновременно 40 сигнал с выхода триггера 7 поступает на выход 26 обратной связи, сигнал с выхода триггера 8 вна второй информационный вход мультиплексора 5, сигнал с входа 25 обратной связи - на 45 второй информационный вход мультиплексора 6. При этом начинается Формирование нового кода результата операции, нулевой разряд которого поступает на...