G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для декодирования кодов с проверками на четность
Номер патента: 1257648
Опубликовано: 15.09.1986
МПК: G06F 11/10
Метки: декодирования, кодов, проверками, четность
...ошибочном контрольном или информационном символе х на выходах30 и 3 будут значения соответственно 0,0 и узел 2 сформирует значениеО, который заблокирует формированиесигналов ошибок дешифраторами 19и 20, При этом формирование сигналовномера ошибочного символа, если этотребуется, осуществляется не двумяпоследовательно соединенными дешифра.торами 19(20), 2 а одним односту 20 пенчатым дещифратором /на чертеже непоказан/.Случай В, Отсутствие ошибок вовходной информации и наличие отказов оборудования устройства.При отказах основной части оборудования (сумматоров 7,8, 10,13-18,узлов 24 и 32) на выходе узла 2 сигнал равен О, сигналы на выходах 30и 31 также равны 1,1. В результате30обеспечивается правильная выдача сим,волов на выход 23 и...
Устройство для контроля двух импульсных последовательностей
Номер патента: 1257649
Опубликовано: 15.09.1986
Авторы: Павлов, Суярко, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/16
Метки: двух, импульсных, последовательностей
...устройства в работу - установку триггера 2 в единичное состояние.Пусть первым поступает импульсна вход 10 устройства (см.фиг,2).Этот импульс проходит через открытые 5элементы И 4 и 6 на вход Б триггера1 и устанавливает его в единичноесостояние. Одновременно этот импульспроходит через элемент ИЛИ 8 на синхровход триггера 1 и объединенные1 О3- и С-входы триггера 2. По заднемуфронту этого импульса триггер 2 переключается в единичное состояние исвоими выходными сигналами закрываетэлементы И 6, 7, разрешает работутриггера 1 по счетному входу (подавединичный сигнал на входы Л и К триггера 1) и открывает коммутатор 3. Переключения триггера 1 по заднемуфронту этого импульса не происходит,так как в момент окончания импульсана входах 3 и К...
Устройство для сопряжения процессоров обмена с внешними устройствами
Номер патента: 1257650
Опубликовано: 15.09.1986
Авторы: Волосевич, Корбашов, Сборовский, Хлюпин
МПК: G06F 13/00
Метки: внешними, обмена, процессоров, сопряжения, устройствами
...между многими ВУ, Когда в подканал принимается последнее слово массива, из ВУ поступает соответствующий признак и.после передачи этого слова в процес125 7650 О 3сор обмена микропрограмма узла 29этого подкайала останавливается.Программное управление обменомобуСлавливается заданием и изменением набора внешних .устройств (пос.редством передачи содержимого регистра готовности программы) в процессеобмена с внешними устройствами,Режим самопроверки вычислительнойсистемы.Работа в данном режиме производится на фоне работы одного иэ процессОров (проверяемого) в основном режиме и осуществляется следующим образом,Второй процессор обмена работаетв режиме имитации работы ВУ, Приэтом во втором процессоре обменавключается программа имитации работыВУ,...
Устройство для сопряжения разнотипных вычислительных машин
Номер патента: 1257651
Опубликовано: 15.09.1986
Авторы: Басков, Иванов, Каленчук-Порханова, Козлов, Ламден, Лещенко
МПК: G06F 13/00
Метки: вычислительных, машин, разнотипных, сопряжения
...информации, то она установила триггер 13готовности ввода в состояние "фью,При этом ВМ 2 выставляет на информационном входе устройства слово ин- .Формации, которое через блок 1 поступает на информационный вход первого регистра 2 и передает по управ. ляющему входу устройства сигнал"Диагностика". Далее продолжаютсяописанные процессы, но при этом управляющая программа ВМ 1 производитопрос состояния цепей первого выхода коммутатора 9. Опрос состоянияцепей первой выходной шины коммутатора 9 производится канальным цик"лом "Ввод"Порядок выполнения этих операцийследующииВМ 1 в адресной части цикла пере. дает по шине ввода-вывода информацииадресное слово канала. Слово поступает в выходной 7 коммутатор, на.вход-выход коммутатора 45, с...
Устройство для сопряжения процессора с абонентами
Номер патента: 1257652
Опубликовано: 15.09.1986
Автор: Дерновский
МПК: G06F 13/00
Метки: абонентами, процессора, сопряжения
...71 - 72 этого коммутатора и через усилитель 53 блока 5 во вторую шину 30 сигналов канала. Подключившееся внешнее устройство выдаст сигнал работы абонента и снимет сигнал требования абонента. Снятие сигнала требования абонента не изменит состояния коммутатора 15, так как этот сигнал теперь задублирован сигналом выборки, поступившим с выхода элемента ИЛИ 73 на вход элемент ИЛИ 2. Сигнал работы або-, нента поступит через элемент ИЛИ 80 узла 17 на элемент И 21, подтверждая его открытое состояние, а через элемент НЕ 79 узла 17 он уровнем логического нуля поступит на входыэлементов ИЛИ 80 узлов 17 и 19, блокируя тем самым элементы И 20 и 22, чем запрещается выдача через них сигнала разрешения выборки, Б дальнейшем устройство осуществляет...
Устройство для сопряжения электронных вычислительных машин
Номер патента: 1257653
Опубликовано: 15.09.1986
Авторы: Дубровская, Клочкова, Никитин, Сизоненко, Цуканова
МПК: G06F 13/14
Метки: вычислительных, машин, сопряжения, электронных
...172 и связанных с группой выходов 193 и выходом 194 соответственно,причем последний имеет связь с третьими входами элементов И-ИЛИ 169 и170, выход 95, являющийся выходом элемента И 162 и связанный с четвер тым входом элемента ИЛИ 165, выход 196, являющийся выходом элемента И-Ю 1 И 169 и связанный с первым входом элемента ИЛИ 173, выход 197, являющийся выходом элемента ИЛИ 168 и связанный с вторым входом элемента ИЛИ 173, выход 198, являющийся выходом элемента ИЛИ 160, выход 199, связанный с входом .188 и третьим входом элемента ИЛИ 73, выход 200, являющийся выходом элемента И 174, выходы 201 и 202, являющиеся соответственно выходами элементов И-ИЛИ 171 и 170 и связанные соответственно с четвертым и пятым входами элемента ИЛИ 173....
Устройство для сопряжения вычислительных машин и управляющей вычислительной машины
Номер патента: 1257654
Опубликовано: 15.09.1986
Авторы: Гайдуков, Забелин, Титов, Тишуров
МПК: G06F 13/14
Метки: вычислительной, вычислительных, машин, сопряжения, управляющей
...ВМ посылает сигнал запроса по входу 17 на управляющий вход соответствующего блока 4 элементов И, .после чего код приоритета с выходаУстройство работает следующим образом,В исходном состоянии на регистрах5 находятся коды приоритетов ВМ,записываемые по входу 9 управляющейВМ, причем в процессе функционирования вычислительной системы эти кодыприоритетов могут меняться. На входа17 устройства находятся нулевые потенциалы, что свидетельствует об отсутствии запросов на обмен информацией по инициативе ВМ системы. На регистр .8 управляющая ВМ заносит информацию на несколько характерных участков функционирования вычислительнойсистемы; число таких участков зависитот количества различных причин (чтениеоперанда, запись результата и др),45 50...
Устройство для сопряжения электронных вычислительных машин с внешними устройствами
Номер патента: 1257655
Опубликовано: 15.09.1986
Автор: Нагорнов
МПК: G06F 13/20
Метки: внешними, вычислительных, машин, сопряжения, устройствами, электронных
...в -ю ВМ и логическое подключение завершается выдачей сигнала логического подключения -го ВА в,1-ю ВМ, который поступает.и в блок 4 д на элемент И 42, разрешая сброс триггера 38При одновременной выдаче сигналов требования несколькими ВА логическое подключение ВА осуществляется поочередно в соответствии с приоритетом блоков 4 по линии 20 импульсов ОПР. СТР. Попытка ВА подключается к ВМ, уже работающей с другим ВА, блокируется сигналом СТЛБ.ВКЛ, выдаваемым триггером 21 соответствующего блока 2 через элемент 25 развязки на линию 1 О в соответствующий блок 3 на элемент НЕ 35.Для обеспечения разрешения конфликтов при одновременной попыткеВА и ВМ инициировать операцию вводавывода импульсы ОПР.СТЛБ сдвинутыотносительно импульсов ОПР.СТР...
Устройство для сопряжения цифровой вычислительной машины с внешним устройством
Номер патента: 1257656
Опубликовано: 15.09.1986
Авторы: Аникеев, Берковец, Долгов, Евстратенко, Плотников, Солдатов
МПК: G06F 13/28
Метки: внешним, вычислительной, сопряжения, устройством, цифровой
...одной изшин выхода 18 подает синхронизирующий сигнал во внешнее устройство 22на вход 20. По синхронизирующему сигналу абонент внешнего устройства 22, адрес которого указан в адресном слове, подключает свой входной регистр для приема информационного3 257 слова к входу 6, если осуществляется вывод, или подключает выходной регистр к выходу 19, если осуществляется ввод. Если следующая по программе команда является командой вывода, то по этой команде из памяти 25 в регистр 1 выводится информационное слово, которое затем передается через вход 6 на входной регистр абонента внешнего устройства 22, Одновре- . 10 менно процессор 24 выдает через выход 18 на вход 20 внешнего устройства 22 синхронизирующий сигнал, который поступает на приемный вход...
Микропроцессор
Номер патента: 1257657
Опубликовано: 15.09.1986
МПК: G06F 15/00
Метки: микропроцессор
...признаков операционного блока 5.Сигнал с выхода признаков опера,ционного блока 5 поступает на ин формационный вход блока 9 проверки условий, на управляющий вход которого поступает поле проверки условий операционной части микрокоманды с. третьего выхода мультиплексора 9. зоВ поле проверки условий содержит- . ся номер проверяемого условияи бит, . указывающий на предлагаемое значение проверяемого условия. Номер проверяемого условия поступает на управляющий 5 Входные сигналы (откуда поступают, их смысловое значение) 8вход мультиплексора 55, в результате чего последний подключает на первый вход сумматора 56 по модулю два сигнал соответствующего условия. На вто.рой вход сумматора 56 по модулю два поступает бит, указывающий на предполагаемое...
Устройство для реализации логических функций
Номер патента: 1257658
Опубликовано: 15.09.1986
МПК: G06F 17/16
Метки: логических, реализации, функций
...Хки Твектора И=И;1=1, и+ш). Переменные, нзменившйе свои значения по отношению к предшествующим значениям, фиксируются "единицами" в разрядах регистров 9 и 1 О и определяются, по следующему правилуч с ю1013= п+шВыполнение операции суммирования по модулю два осуществляется в устройстве с использованием сумматоров 6 и 7. Для определения номеров функ1257658 3ций СЛФ, выполняемых на текущем шаге, формируется матрица вхождения И размерности пк(п+ш). Элемент матрицы ш равен "1", если в логическуюЦфункцию для вычисления у, входит пеРеменная я 1 щ 1,п, нлн пепеменная У.1 йе 1,п+и В ппатнннпм случае ш =О, Составленная таким образом матрица И хранится в блоке 11. Решаемые на текущем шаге логические Ю Уравнения определяются отличными от нуля...
Устройство для вычисления углеродного потенциала
Номер патента: 1257660
Опубликовано: 15.09.1986
Авторы: Гилерович, Костюк, Кузенко, Мелешкин
МПК: G06F 17/00
Метки: вычисления, потенциала, углеродного
...в счетчик 8 адреса иэ шифратора 5 адреса параллельным кодом по сигналу с выхода элемента ИЛИ 4, После записи младшей декады измеренного параметра печной атмосферы на выходе элемента ИЛИ 30 появляется сигнал, по которому триггер 31 переключается, и счетные импульсы вновь начинают поступать на счетный вход счетчика 15; Таким образом, на время записи измеренного параметра в соответствующие ячейки блока 1.2 блок синхронизации притормаживает работу счетчика 15, затем измерение параметров печной атмосферы продолжается.Об окончании измерения всех указанных параметров свидетельствует сигнал на выходе элемента И 6, который формируется в момент, когда5 1257переключаются все триггеры группы 3триггеров, Но сигналу на выходе элемента И 6...
Процессор для цифровой обработки сигналов
Номер патента: 1257662
Опубликовано: 15.09.1986
Авторы: Каневский, Некрасов, Сергиенко
МПК: G06F 17/14
Метки: процессор, сигналов, цифровой
...на второй вход сумматора-вычитателя 16, а исходные данные х 1 записываются в четвертый 8 узел регистров в каждом такте.Если считать, что сумматор-вычитатель 16 выполняет пропуск операнда по второму входу (с вьгкода второго коммутатора 11), то операнд, записанный в узле 5 регистров блока 3.0, за шесть тактов проходит по циклическому маршруту через блоки 3.1, 3.3, 3,7, 3,6, 3.4 и возвращается в узел 5 регистров блока 3.0 Меняя соответствующим образом содержание регистра 24 сдвига и узла 14 постоян - ной памяти, можно получать циклические маршруты любой длины, а также циклическую свертку с любым операндом, меньшим или равным.Рассмотрим процесс вычисления циклической свертки, начиная с нулевого такта.Все вычислительные блоки ири этом...
Устройство для вычисления производной корреляционной функции
Номер патента: 1257663
Опубликовано: 15.09.1986
МПК: G06F 17/15
Метки: вычисления, корреляционной, производной, функции
...до ; = 1 = 1,Содержимое блока 6 умножения делится на значение текущего интервалавремени в блоке 7 деения.55 Третье значение хзаписывается во второц 4- элемент памяти. Впервый регистр 5 записывается х(С).На вход 16 устройства поступает те 1257 бб 3кушая разность ь Я):11-11 и перемножается с содержимым первого ч 1 и второго ч элемента памяти. На вход215 устройства поступает текущий интервал времени Ьт, :1 1 , который 5 записывается во второй регистр 8, а информация, которая была записана во втором регистре 8 Ь 1 , =1,- 11, поступает на входы каждого сумматора 11 и т.д. 1 ОТаким образом, по синхроимпульсам входного процесса х, поступающего с входа 1 ч устройства через элемент И 2 на третьи входы блоков 10, -10 коммутации, каждый блок...
Устройство для оценки амплитуды узкополосного случайного процесса
Номер патента: 1257664
Опубликовано: 15.09.1986
Авторы: Алексеев, Андреев, Скворцов
МПК: G06F 17/18
Метки: амплитуды, оценки, процесса, случайного, узкополосного
...импульсы с периодом, равным периодуузкополосного случайного сигнала(величине, обратной центральной час- ЗОтоте этого сигнала), определяющемупериод формирования одной оценки, тоза этот период Т умножитель 6 сформирует на своем выходе И импульсов.Задним фронтом импульса с выхода генератора 2 сбрасывается счетчик 3 иначинается измерение. Тактовые импульсы с выхода умножителя б поступают на страбирующий вход компаратора и проходят на его выход, если в 40этот момент времени входное напряжение больше опорного, что вь 1 полняетсядля моментов времени С-, Такимобразом, число импульсов, подсчитанное счетчиком 3 Ф+, зависит от амплитуды и не зависит от частоты, таккак Б = сопя,Вследствие того, что зависимостьполучается нелинейной, наиболее...
Запоминающее устройство
Номер патента: 1257700
Опубликовано: 15.09.1986
Авторы: Антоненко, Горбель, Околотенко, Петренко, Семененко
МПК: G06F 12/00
Метки: запоминающее
...на входной регистр 11, При этом в регистр записывается новая информацияВеличину задержки ь, инеобходимо выбирать, исходя из того, что сначала необходимо сформи ровать адрес, по которому запишется информация, затем после окончания переходных гроцессов в регистре адреса, переписать в накопитель, имеющий основные и дополнительные раз ряды ячеек памяти, информацию с входного регистра 11 и двичного счетчика 7, после чего обнулить счетчик и записать во входной регистр новую информацию. ЗОЕсли входная информация остается 1неизменной столь длительно, что счетчик 7 под воздействием многократных тактов импульсов записи достигает своего конечного состояния - на выходах всех его разрядов устанавливаются высокие логические уровни, то дополнительный...
Программируемое логическое устройство
Номер патента: 1257702
Опубликовано: 15.09.1986
Авторы: Брезгунов, Долгов, Плахтеев, Приходько
МПК: G06F 7/00, G11C 15/04
Метки: логическое, программируемое
...происходит перезапись в регистр 5 входной информации и устанавливаются в ноль регистры 28,28 блока 15,На конкретном примере рассмотримфункционирование устройства с х, =3,1" =3,=4 и порогом декодированияМ=2. +1, (где 1. = 1) при воэникнове) 1 О нии отказов.Пусть реализуются следующие функ ции 0001 1110 0011 1100 0111 1000 0111 1011 1100 0011 11010110 1001 1110 1001 1110 0111 1001 01001011 1100 0011 1201 1010 1101 1110 0011 1000 0111 1001 0110 101 1100 1011 1101 0110 В режиме настройки на вход 3 поступает единичный сигнал. При этом в(2 х + Р ) разрядный регистр 10 вводится настроечная информация с входа 2 под воздейсгвием сигналов син -хронизации на входе 4. Коммутаторы7 - ,7 д,одключают (в режименастройки) выходы регистра 5 к вхо 3дам...
Квадратор
Номер патента: 1258826
Опубликовано: 23.09.1986
Автор: Баранов
МПК: G06F 7/552
Метки: квадратор
...14 на второй вход сумматора 3 сдвигается двоичный код аргумента 4 хПоследовательная задержка элементагж 12 и 13 задержки на два тактаобеспечивает сдвиг на два разрядадвоичного кода х; аргумента на предыдущем шаге вычислений по отношениюк двоичному коду функции 2 х. , сдви 2гаемому с выхода регистра 1 сдвига,Сумматор 3 формирует согласно соотношению (1) двоичный код квадратичнойФункции 2 х; на 1-ом шаге вычислений,который последовательно начиная смладшего разряда, сдвигается с выхода сумматора 3 в регистр 1 сдвига.Сигнал двух единиц младшего разряда поступает с четвертого выходаблока 15 синхронизации через элементы ИЛИ 7, И 9, элемент 13 задержки икоммутатор 14 иа второй вход сумматора 3,В это время в регистре 2 двоичный код величины...
Устройство для ввода информации
Номер патента: 1259239
Опубликовано: 23.09.1986
МПК: G06F 3/02
Метки: ввода, информации
...сигналов, который вырабатывает импульс отрицательной полярностиотносительно напряжения питания длительностью Т,При этом блокируются генератор 1и счетчик 3, перебрасывается КБ-триггер 7, на выходе элемента И 8 появляется напряжение логического нуля,После этого на выходе формирователя10 появляется напряжение логическогонуля, разрешающее считывать информацию со счетчика 9, содержащего кодпереданной команды, После появленияна выходе формирователя 6 управляющих сигналов напряжения логической25 единицы весь процесс повторяетсявновь,Значения Т, и Т, задаваемые постоянными времени формирователя 6 управляющих сигналов и формирователя1 О, должны удовлетворять неравенствуТ, Т,)ТЯ,где Т - период тактовых импульсов,вырабатываемых генератором 11И -...
Устройство для ввода информации
Номер патента: 1259240
Опубликовано: 23.09.1986
Авторы: Долятовский, Проселков, Радзиковский
МПК: G06F 3/02
Метки: ввода, информации
...счетчика 17 появляется управляющий сигнал которыйпоступает на второй вход элемента З 0И 13, При поступлении на его первыйвход управляющего сигнала от формирователя 11 появляется выходной сигнал элемента И 13, который подаетсяна третий вход блока 6 индикации,производя гашение индикации признакаошибки, и на вход второго элементаИЛИ 15, После этого устройство продолжает работать в том порядке, какпри случае совпадения кодов символов 0первого и второго наборов,При появлении на выходе старшего разряда регистра 28 сигнала (символ 1) строка информации на клавиатуре 1 набирается один раз. Сигнал на выхо де регистра 28 блокирует поступление синхроимпульсов через блок 10 элементов запрета в формирователь 11,проходя через второй инвертор 35,...
Устройство для ввода информации
Номер патента: 1259241
Опубликовано: 23.09.1986
Автор: Мазаник
МПК: G06F 3/02
Метки: ввода, информации
...обеспечивающего минимальную задержку начала записи. Для предлагаемого устройства (работа анализатора 5) Т = п 1, где и- количество свободных кусков МБ; Г - период повторения импульсов с. генератора 7, Т,1= МГ.3 125924 и Для известного устройства Т := в1 н= су, Тх = М, где=3 Г/4/ - в время выполнения операций сравнения. н Относительный выигрьпп при исполь- в л/гу зовании изобретения составит Т = 5 в 3 разав Таким образом, использование изо- р бретения в вычислительных комплексах с позволит сократить время для поиска н области памяти в 3 раза. Это, в свою 10 л очере,ць, приводит к сокращению сис- в темных потерь на управление Файлами ч и повышению производительности вы- р числительных комплексов в целом, в5формула изобретения 1, Устройство...
Универсальный логический модуль
Номер патента: 1259242
Опубликовано: 23.09.1986
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...и 12. По этим сигналам записывается информа ция с входов 2 в преобразователь 1 и с входов 6 в блок 4. После снятия сигнала запуска (например, размыканием ключа) преобразователь 1 выдает тактовые импульсы в генератор 4, на 20 выходах 16 которого в каждом такте появляются элементы РБ-последовательностей. Блок 15 при этом формирует значение логической функции, После выдачи всех импульсов, соответствую щих набору переменных, преобразователем 1 на выходах блока 4 находятся нужные члены РЫ-последовательйостей, от которых блок 15 формирует значение логической функции. Приио- з 0 даче сигнала низкого уровня на стробирующий вход 19 результат появляется на выходе 20 модуля.Преобразователь 1 работает следующим образом. 35При включении питания и...
Многофункциональный логический модуль
Номер патента: 1259243
Опубликовано: 23.09.1986
Авторы: Айзенберг, Герго, Иваськив
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...действительная часть и коэффициент при мнимой части веса принимают значения из 40 множества 0,1,-1,.для представления букв этого множества используются двоично-кодированные сигналы 00, 01 и 10 соответственно, Поэтому операция . присвоения действительной (мнимой) 45 части веса в блоках 2описывается функцией, зависящей от трех переменных, таблица истинности которой имеет следующий вид (табл.2):50 9Реализуемая функция также представляется двоично-кодированной переменной. Поэтому каждый узел 2 при-: своения веса имеет два выхода, по одному выходу передаются сигналы, представляющие значения Х 3", а по другому - сигналы, представляющие Х,о .,Операция логического сложения действительных частей (коэффициентов при мнимых частях) комплексных...
Цифровой дискриминатор
Номер патента: 1259244
Опубликовано: 23.09.1986
Авторы: Митрофанова, Штейнберг
МПК: G06F 7/02
Метки: дискриминатор, цифровой
...а также производится смена информации в регистрах 3 и 4,Анализ импульсной последовательности, соответствующий исследуемой функции, и принцип выделения участков ее возрастания и убывания с об 125 ч 244ластью экстремальных значений, лежащих между уровнями дискриминации, заключается в следующем.Если значение анализируемой величины монотонно возрастает, то оди ночный потенциал присутствует либо на выходе "Больше" схемы 8 сравнения (при достижении очередного, большего значения уровня дискриминации), либо на выходе "Равно".При этом реализация указанной схемы 8 сравнения может быть осуществлена одним из известных способов, например с использованием сумматоров и элементов И. г 5Если значение анализируемой величины начинает убывать,...
Устройство для определения экстремального из -разрядных двоичных чисел
Номер патента: 1259245
Опубликовано: 23.09.1986
Автор: Сморчков
МПК: G06F 7/02
Метки: двоичных, разрядных, чисел, экстремального
...элементов И-НЕ 4,;, следующего узла 1; сравнения ичерез узлы 2 2, 2переносов на соответствующие элементы И-НЕ 4 ы,2, 4,;+ 4, устанавливает на их выходах сигнал логической единицы, исключив тем самым соответствующие числа А из рассмотрения.В результате на информационных выходах 8, - 8 устройства формируется код максимального из чисел А - А аЭ на одном (или нескольких, в случае равенства нескольких максимальных чисел) из адресных выходов 9, - 9 номер которого соответствует номеру максимального числа, устанавливается сигнал логической единицы.Если на выходы 7 - 7 числа подавать в инверсном коде, то на выходах 8 - 8 формируется инверсный код минимального иэчисел.формула и з о б р е т енияУстройство для определения экстремального...
Устройство для упорядочения данных
Номер патента: 1259246
Опубликовано: 23.09.1986
Автор: Ваврук
МПК: G06F 7/08
Метки: данных, упорядочения
...операндов, содержащихся в регистрах 2 номеров операндов. На второй вход каждой чз схем 4 сравнения подается номер операнда из соответствующего регистра 3, На выходе той схемы 4 сравнения, в которой совпадают номера операндов формируется выходной сигнал, по которому операнд с регистра 3 через выбранный блок элементов И 6 поступает на входы блоков элементов И 5, Одновременно значение выбранного операнда поступает на блок 9 сравнен%я, где сравнивается со значением, записанным в регистре 8. При сравнении на выходе блока 9 вырабатывается сигнал, который вместе с присутствующим тактовым импульсом и сигналом на одном из выходов регистра 1 сдвига формирует на выходе соответствующего блока элементов И 10 единичный уровень, по которому операнд...
Многофункциональное арифметико-логическое устройство
Номер патента: 1259247
Опубликовано: 23.09.1986
МПК: G06F 7/38
Метки: арифметико-логическое, многофункциональное
...переносаустройства и с инверсными выходамивторого и первого элементов ИЛИ логических модулей первого, второго, третьего и четвертого разрядов, инверсные выходы третьих элементов ИЛИ которых являются соответствующими разрядами выхода результата устройстваи соединены с соответствующими входами первого элемента И, выход которогосоединен с первым входом первого элемента ИЛИ, прямой выход которого является выходом результата сравненияустройства, выходы сигнала образова-"ния переноса и переноса которого соединены соответственно с первым и вторым выходами блока ускорения перено 7 125 са, инверсные выходы вторых элементов ИЛИ логических модулей первого, второго, третьего и четвертого разрядов соединены с соответствующими входами второго...
Арифметическое устройство с плавающей точкой
Номер патента: 1259248
Опубликовано: 23.09.1986
Авторы: Борисова, Моисеев, Наумова
МПК: G06F 7/38
Метки: арифметическое, плавающей, точкой
...соединен с выходом второгоэлемента И к с первым входом второгоэлемента ИЛИ, четвертый управляющийвход коммутатора соединен с вторымивходами первого и второго элементовИЛИ и с выходом третьего элемента И,первый вход которого подключен квыходу первого элемента НЕ и к первым входам первого и второго элементов И, второй вход третьего элемента И подключен к выходу второгоэлемента НЕ и к второму входу второго элемента И, третий и четвертыйвходы третьего элемента И подключенык выходу третьего элемента НЕ и квыходу неравенства нулю четвертогошифратора соответственно, выходынеравенства нулю второго и третьего32 12 9248 бб б шифраторов соединены с входом второго элемента НЕ, вторым входом первого элемента И и с входом третьегоэлемента НЕ, с...
Последовательный сумматор кодов с иррациональными основаниями
Номер патента: 1259249
Опубликовано: 23.09.1986
Авторы: Андреев, Лужецкий, Соболева, Стахов, Черняк
МПК: G06F 7/40
Метки: иррациональными, кодов, основаниями, последовательный, сумматор
...с целью расширения функциональных возможностей за счет обеспечения возможности выполнения операции вычитания чисел, представленных кодами с иррациональнымиоснованиями, в последовательный сумматор введен блок формирования знаковых сигналов, первый и второйинформационные входы которого соединены соответственно с входами знаковых разрядов первого и второго операндов последовательного сумматора,шестой выход регистра соединен сшестым адресным входом блока формирования дополнительных сигналов исигнала суммы и с управляющим входомблока формирования знаковых сигналов, первый выход которого соединенс входом знака операции блока формирования дополнительных сигналов исигнала суммы, а второй выход - свходом знака результата текущей операции...
Векторное устройство для деления
Номер патента: 1259250
Опубликовано: 23.09.1986
Авторы: Золотовский, Коробков
МПК: G06F 7/49
...меняются,они записываются в регистр 25, идва следующих младших разряда, которые в следующем шаге сложения могут 20измениться. Эти разряды записываются в регистр 23. Запись в регистры25 и 23 осуществляется по сигналуС,. Одновременно в этом же такте производится анализ на нуль самого стар шего разряда схемой 24 сравнения снулем. Если этот разряд нулевой, токоммутаторы настраиваются так, чтона выход 27 поступает информация сшестого разряда регистра. 16, а на Зовыход 28 - с третьего разряда регистра 25. Полученный в первом шаге разрядчастного в дальнейшем не изменяетсяи по сигналу С поступает на выходячейки. П р и м е р. Рассмотрим деление двух чисел Д = О, 111111 и Э = 0,333333, Ь = 0,10101 После первых двух тактов в регистре 15 имеем 11,...