G06F — Обработка цифровых данных с помощью электрических устройств

Страница 463

Процессорный элемент устройства для быстрого преобразования фурье

Загрузка...

Номер патента: 1288716

Опубликовано: 07.02.1987

Автор: Федоровская

МПК: G06F 17/14

Метки: быстрого, преобразования, процессорный, устройства, фурье, элемент

...производиться одновременно, поэтому из двух длительностей -"умножения" и "сложения", выбирается наибольшая и с этим тактом работает ПЭ, Таким образом, сигналыР 1, Р 2, РЗ одинаковые, имеют толькоразличную первоначальную задержку.При записи информации в регистры 3134 в регистры 15-20 производится запись информации с умножителей 11-14(результат произведений второй парыоперандов на вторые коэффициенты функции "окна"), а на регистры 1-6 происходит запись следующих пар операндов и коэффициентов функции окна После выполнения первой интерации сигналы 0 и 0 изменяют свое значение на инверсное, при этом открытым получается второй вход всех коммутаторов. По сигналу Р 1 через коммутаторы 7 и 8 в регистры 5-6 записываются значения соответственно...

Устройство для дискретного преобразования фурье сигналов

Загрузка...

Номер патента: 1288717

Опубликовано: 07.02.1987

Автор: Шафоростов

МПК: G06F 17/14

Метки: дискретного, преобразования, сигналов, фурье

...8) состоит иэ умножителя 15 с весом (-1)" в 1 пй (21 с+1)/2" - для ,косинусного канала устройства и с весом я 1 пз (2 Е+1)/2для синусного канала устройства, предназначен для формирования сигналов по Формулам: для косинусного канала и,определяет значение сигналов Ъ (д)и ав формулах (10) и (11),лок 1, - 2 (Фиг. 6) суммироваР 5ния второго рода (синусный) состоитиз двух групп по (2" -1) (двухвходовых алгебраических) сумматоров 9и 10. Блок предназначен для Формирования двух групп сигналов из входной,последовательности (2 " -1) сигналов по формуламЬ (ш)=а (ш)+а(2 -ш);15Ь (2 ) а (2 );а+ (ш)=а (ш)-а (2 -ш)ш=1,22 -1,и определяет значение сигналов Ь(1), 20а(з.) в формулах (16) и (17).Блок 2-2 умножения второго рода(фиг. 7) состоит из группы (2...

Статистический анализатор

Загрузка...

Номер патента: 1288718

Опубликовано: 07.02.1987

Авторы: Золотой, Садыхов, Чеголин, Шаренков

МПК: G06F 17/18

Метки: анализатор, статистический

...функций Уолша, блок памяти, сумматор по модулю два, умножитель, коммутатор, два триггера, два элемента И, два элемента ИЛИ и одновибратор, причем входы новременно младшие разряды р иэтих кодов поступают на входы сумматора 13 по модулю два.и, если р 0+ Г = 1, то триггер 2 устанавливается в "1", которая, поступая на вход эдемента ИЛИ 11, запрещает запись информации в накапливающий сумматор 9.В случае р 0+ ь = О триггер 3 установлен в "О", на выходе накапливающего сумматора 9 сформирована ковариация коэффициентов Уолша согласно равенства (7). Знаковый выходГОИФУ 1 управляет работой блока 7преобразования в дополнительный код,на информационный вход которого поступает модуль К(р, 1,й) по форму,Че (б). Далее очередная ординатаК...

Многокаскадный прогнозирующий фильтр

Загрузка...

Номер патента: 1288719

Опубликовано: 07.02.1987

Авторы: Артюшенко, Ключко, Лученко, Рассомахин

МПК: G06F 17/17

Метки: многокаскадный, прогнозирующий, фильтр

...за, меньше, чем дисперсия прогнозируемого случайного сигнала х(с).На фиг. 1 представлена функциональная схема фильтра; на фиг, 2 - каскад прогнозирования; на фиг.З - 55 каскад компенсации, на фиг4 - спектральная плотность прогнозируемого случайного сигнала Я(1 а 1) на фиг.5 - зависимость нормированной дисперсииВ установившемся режиме на выходах каскадов 1-4 присутствуют сигна- лых,(С-Т) ев -- х, (С) -х, (С; (3) 1 й х(С-.) ев -- Г х(С) -х (С;1 й В момент С- на выходе блока 5 имеется сигнал, определяемый суммой всех промежуточных сигналов в момент У(с)- х,(с-) =(4) Йс 19 28 е ошибки прогноза известного - - иС1) х предлагаемого - Фильтров от ееа 2С 2личины(где о, - дисперсия ошибки прогноза, 6 - дисперсия прогнозируемого...

Устройство для контроля монтажа

Загрузка...

Номер патента: 1288720

Опубликовано: 07.02.1987

Авторы: Николаев, Храпко

МПК: G01R 31/02, G06F 11/30

Метки: монтажа

...изделия смонтирован правильно, Если в такой парене включен индикатор контролируемойцепи, то в изделии 1 отсутствует соответствующий фрагмент цепи. Если втакой паре не включен индикатор эта 35 лонной цепи, то в изделии 1 имеется лишняя электрическая связь. Блок 9 индикации обеспечивает поиск ошибок, указывая группы контактов (разъемы), в которых имеются ошибки, Это избав 40 ляет оператора от необходимости просматривать все пары индикаторов, Оператор имеет возможность одновременно выбирать несколько изолированных цепей, последовательно коснувшись их щупом 5, Например, если контролируемая цепь разорвана на несколько фрагментов, то указанным путем оператор может определить число этих фрагментов, Блок 9 индикации служит также для...

Устройство для синхронизации вычислительной системы

Загрузка...

Номер патента: 1290282

Опубликовано: 15.02.1987

Авторы: Гриншпун, Исаченко, Комаров, Макеев

МПК: G06F 1/04, G06F 11/18

Метки: вычислительной, синхронизации, системы

...при питании резервируемых блоков от различных источников триггеры 28 узлов формирования сигнала синхронизации могут оказаться в произвольном состоянии, например даже в состоянии 1, для устранения этого предназначен элемент И 32. На элемент И 32 поступают сигналы гашения с прямого выхода триггера 28 со всех узлов 4 формирования сигнала синхронизации и в случае наличия на всех входах уровней 1 на выходе элемента 32 фор мируется сигнал, который через элемент ИЛИ 31 устанавливает триггер 28 в состояние О, соответствующее запуску задающего генератора в узле 2.Счетчики 6, на которые поступают синхронные импульсы с мажоритарных элементов 5 внутри каждого резервируемого блока 1, обеспечивают получение серии выходных импульсов, необходимых...

Многоканальное устройство для ввода информации

Загрузка...

Номер патента: 1290283

Опубликовано: 15.02.1987

Авторы: Адерихо, Логвин, Якимович

МПК: G06F 3/00

Метки: ввода, информации, многоканальное

...(фиг. 2 г). Сигналс выхода триггера 1 приема поступает на Р-вход триггера 2 выдачи этого канала. При поступлении положительного фронта импульса с синхронизирующего входа 10 устройства (фиг. 2 д) триггер 2 устанавливается в единичное состояние (фиг. 2 з), на информационном выходе 11 будет присутствовать единичный сигнал, и триггер 2 своим инверсным выходом устанавливает триггер 1 приема этого канала в нулевое состояние (фиг. 2 г) а коротким импульсом, выработанным вторым формирователем 6 импульса синхронизации входа 10 (фиг. 2 е), триггер 2 устанавливается в нулевое состояние (фиг. 2 з).При дальнейшей работе устройства по переднему фронту информационного сигнала какого-либо канала триггер 1 этого канала устанавливается в единичное...

Устройство для регистрации аналоговой информации

Загрузка...

Номер патента: 1290284

Опубликовано: 15.02.1987

Авторы: Загорский, Пугачев, Ярусов

МПК: G06F 3/00

Метки: аналоговой, информации, регистрации

...на томвыходе группы 12, который соответствует текущему приоритету данного канала, Например, если по второму каналу установлен период опроса Мо 2 (позиционный код на шине УС - 01000), а по первому каналу - Мо 3 (позиционный код на шине УС - 001000), то заявки на отсчеты появляются в первой группе 12 на третьем выходе, а во второй - на втором. Далее заявки поступают на входы узлов 14 блокировки, количество которых равно М, так, что первые выходы с наибольшим приоритетом групп 12 объединяются первым узлом 14, вторые - вторым и т. д, Узел 14 блокировки работает таким образом, что на его выход проходит только сигнал с наивысшим приори 1290284тетом, все остальные блокируются. Например, если возбуждены первый и второй входы, то 1...

Устройство для управления энергопотреблением микропроцессорной системы

Загрузка...

Номер патента: 1290285

Опубликовано: 15.02.1987

Автор: Никифоров

МПК: G06F 11/22, G06F 3/00

Метки: микропроцессорной, системы, энергопотреблением

...и блок 1 приводятся сигналом Сброс, вырабатываемым средствами системы по входу 6 системного сброса. Счетчик 7 переводится в нулевое состояние и сигнал ТПД на выходе блока 1 отсутствует. Микропроцессор 12 приступает к выполнению программы, хранящейся в ПЗУ 13.По выполнению первого фрагмента основной программы, реализующей основную функцию данной МП-системы (например, сбор данных с датчиков, их обработку и выдачу управляющих сигналов на внешние устройство), на шине 2 выставляется адрес блока 1, что приводит к появлению на выходе дешифратора 11 1, подготав - ливающей к работе элемент И 1 О. На шине 3 формируется код выдержки времени и выдается сигнал Вывод, по которому производится запись кода с шины 3 в счетчик 7 и включение триггера...

Устройство для ввода информации (его варианты)

Загрузка...

Номер патента: 1290286

Опубликовано: 15.02.1987

Автор: Обрезков

МПК: G06F 3/02

Метки: варианты, ввода, его, информации

...шину матрицы. На выходе элемента И 6 присутствует потенциал О, при этом на остальных входах элемента И 6 и информационных входах мультиплексора 5 присутствуют положительные импульсы, поступающие через формирователь 18 с других вертикальных шин клавиатуры 4. Логический ноль на выходе элемента И 6 записывается во второй триггер по отрицательному фронту импульса, поступающего с первого выхода распределителя 17 импульсов.Логический ноль с выхода второго триггера 8 вызывает появление на выходе второго элемента И - НЕ 10 потенциала 1. При этом в регистре 2 записывается двоичный код счетчика 1, соответствующий этой горизонтальной группе коммутационных элементов, а также снимается запрет на переключение первого триггера 7. Счетчик 1...

Устройство для ввода информации

Загрузка...

Номер патента: 1290287

Опубликовано: 15.02.1987

Авторы: Каданский, Королев, Руккас, Сидоренко

МПК: G06F 3/02

Метки: ввода, информации

...4 импульса не возникает (диаграмма 3, 4, фиг. 4), т.е. записи в блок 23 не происходит.Первый счетчик 9 переключается сигналом с первого мультиплексора 5, на первый вход 7 которого поступают импульсы с генератора 13 импульсов через элемент 14 задержки. Эта задержка необходима для правильной записи информации в блок 23 (диаграмма 14, фиг. 4). При переполнении первого счетчика 9 на его выходе 10 переноса появляется сигнал, который переключает второй счетчик 21. С его выходов информация поступает на вторые входы 29 второго мультиплексора 27 и с его выходов - на третьи входы блока 15 элементов задержи. Код на выходах второго счетчика 21 определяет задержку переднего1290287 40 45 50 фронта импульса генератора 13 импульсов, формируемую...

Блок синхронизации для графического дисплея

Загрузка...

Номер патента: 1290288

Опубликовано: 15.02.1987

Авторы: Жуков, Степанов, Фукс

МПК: G06F 3/153, H04N 5/06

Метки: блок, графического, дисплея, синхронизации

...выбирается несколько большей времени Т. Так как следующий импульс управления поступает на вход4 до окончания импульса на выходе элемента 1 задержки, триггер 6 устанавливаетсяв 1 положительным фронтом управляющего импульса. На выходе 7 блока формируется единичный сигнал паузы, которыйпоступает в дисплейный процессор, вызывая приостановку выполнения дисплейногофайла. Высокий потенциал на выходе 7 разрешает прохождение с и ихроим пульса отвнешнего источника с входа 3 через элемент И - НЕ 5. Синхроимпульс устанавливает элемент 1 задержки в О, что вызываетустановку в О триггера 6 и окончаниепаузы. Следующий запуск элемента 1 задержки происходит по снятию низкого потенциала с его входа установки в О, если на других входах присутствуют...

Универсальный логический модуль

Загрузка...

Номер патента: 1290289

Опубликовано: 15.02.1987

Авторы: Аникин, Балалаев, Губка, Дергачев

МПК: G06F 7/00

Метки: логический, модуль, универсальный

...логическом модуле, с учетом весовего входов, обозначением входных переменных и указанным порогом, выражение (1) имеет следуюший вид:1, если Ъ х;2 + Х у;2 ) 2"г:(2)О, в противном случае.Булева функция на выходе элементаРАВНОЗНАЧНОСТЬ 4 имеет видГ= рв у = чу У Фу (3) Предлагаемый универсальный логиче ский модуль, как и прототип, предназначен для реализации Ктипов булевых функций, Типовые булевы функции относительно группы К преобразования однозначно определяются двумя параметрами: рангом и индексом, Рангом булевой функции называется количество конституент единицы в ее совершенной дизъюнктивной нормальной форме (СДНФ). Индексом называется количество пар противоположных конституент единицы в ее СДНФ. Две булевы функции относятся к одному...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1290290

Опубликовано: 15.02.1987

Автор: Шалыто

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...буквописывается табл. 1 и 2 соответственно.Та блица Арифмети- Представитель ческий типа (выход 11)Входы5 1 2 3 4 5 1 О х О х О 1 2 х,х,х 1 О 1 х х Х Х х О х 1 1 1 + 1 х,их 15 х, О 1 х,х,х х, О 1 х, 1 1 ч 1 х, 9 х,хх, 1 Х 9 Х =Х ЮХ 20 30 формула изобретения Многофункциональный логический модуль, содержащий первый и второй элементы СЛОЖЕНИЕ ПО МОДУЛЮ ДВА и элемент И, причем первый и второй входы модуля соединены с первым и вторым входами первого элемента СЛОЖЕНИЕ ПО 40 МОДУЛЮ ДВА, выход которого соединен спервым входом элемента И, выход которого соединен с первым входом второго элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА, второй вход которого соединен с третьим входом модуля, первый выход которого соединен 45 с выходом второго элемента СЛОЖЕНИЕПО...

Ячейка матричного коммутатора

Загрузка...

Номер патента: 1290291

Опубликовано: 15.02.1987

Авторы: Накалюжный, Тарасенко, Торошанко, Швец

МПК: G06F 7/00

Метки: коммутатора, матричного, ячейка

...7между первой и второй информационнымишинами при единичном сигнале на настроечном входе 5. Единичный сигнал на входе 10задания направления разрешает передачу информации с первой 1 информационной шины во вторую 2, а нулевой потенциална входе 10 задания направления разрешает передачу информации с второй 2 информационной шины в первую 1. Во время. настройки каналов связи в матричном коммутаторе на настроечный вход 5 поступаетнулевой потенциал, который действует на протяжении всего времени настройки, и черезэлемент И 4 подается на первый управляющий вход шинного формирователя 7. 40Под воздействием этого сигнала выходышинного формирователя 7 переводятся в высокоимпедансное состояние, при этом запрещается обмен информацией между первой...

Ячейка однородной системы коммутации процессоров

Загрузка...

Номер патента: 1290292

Опубликовано: 15.02.1987

Автор: Максименко

МПК: G06F 15/16, G06F 7/00

Метки: коммутации, однородной, процессоров, системы, ячейка

...запроса на входах 7 ь,7 исправных направлений появляются единичные потенциалы квитирования выявления ресурсов. Отказавшие направления маскируются единичными потенциалами с вы 5 10 15 20 25 30 35 40 45 50 55 ходов элементов НЕ 66 таким образом, что на выходах всех элементов ИЛИ 65 формируются единичные потенциалы, которые включают элемент И 37. Если данная ячейка изолирована (т.е, по всем п направлениям поступают нулевые сигналы контроля), то она блокируется по входу нулевым потенциалом с выхода элемента И - НЕ 36. На фиг. 2 г приведен пример процесса квитирования этапа выявления ресурсов. Формирование единичного потенциала квитирования выявления ресурсов на выходе элемента И 37 ячейки-источника запросов приводит к срабатыванию элемента И...

Устройство для определения экстремальных значений аналогового сигнала

Загрузка...

Номер патента: 1290293

Опубликовано: 15.02.1987

Автор: Панкин

МПК: G06F 7/02

Метки: аналогового, значений, сигнала, экстремальных

...в счетчике 3 с хранимой там разностью (Ь - а): (Х - Ь) + (Ь - а) = Х - а, где (Х - а) - дополнительный код меньшего на данный момент значения аналогового сигнала. В дальнейшем при записи в счетчик 3 дополнительного кода очередного числа в счетчике 3 фиксируется и некоторое время хранится дополнительный код минимального из всех предшествуюших чисел. Нулевой уровень каждого дополнительного кода устанавливает триггер 11 по установочному Р-входу в нулевое состояние. После записи в счетчик 3 прямого кода с третьего цикла преобразования в счетчике будет храниться число (с - а), так как (И - а)+с = с - а. В период записи в счетчик 3 остатка (с - а) содержимое счетчика 3 было меньше хранимого в счетчике 6 числа (Ь - а),поэтому на...

Устройство для выделения многоразрядного кода

Загрузка...

Номер патента: 1290294

Опубликовано: 15.02.1987

Авторы: Буткин, Ярусов

МПК: G06F 7/02

Метки: выделения, кода, многоразрядного

...кода, и-й выход которого соединен с и-м входом шифратора, 1-й выход которого является выходом -го разряда выделенного кода устройства. Формула изобретения55 1 12902Изобретение,относится к автоматике и вычислительной технике,Цель изобретения " расширение области применения за счет обеспече -.ния возможности выделения среднего 5из и кодов, где и - нечетное.На чертеже приведена схема устройства,Устройство содержит и дешифраторов 1,-1 , Сблоков выделения ми Онимального кода 2,-2 , где р;-Си+1число сочетаний из и по , блоквыделения максимального кода 3, шифратор 4, входы сравниваемых кодов5, -5 , где ш - количество разрядовсравйиваемых кодов, выходы 6,-6Блок выделения минимального кодаи+1 1 ы 1содержит -- групп диодов 7 -7по 2021П2...

Устройство для вычисления порядковых статистик последовательности двоичных чисел

Загрузка...

Номер патента: 1290295

Опубликовано: 15.02.1987

Авторы: Грицык, Луцык, Паленичка

МПК: G06F 7/02

Метки: вычисления, двоичных, порядковых, последовательности, статистик, чисел

...поразрядно поступает на вход его первого разряда с выхода элемента ИЛИ 3. Триггеры 5 первой группы устанавливаются в нулевое состояние за исключением триггера, номер которого является номером максимума входной последовательности, т,е, этот триггер остается в едицичцом состоянии, После окончания первого цикла работы на втором выходе блока 11, т,е, 1290295на выходе счетчика 13 появляется управляющий импульс. Частота импуль-, сов на выходе счетчика 13 в т раз меньше частоты генератора 12 тактовых импульсов. Импульс с второго 5 выхода блока 11 поступает на управляющий вход блока 6. В предлагаемом устройстве блок 6 выполняет следующую функцию. При определении максимума последовательности чисел может 10 оказаться, что в этой...

Устройство для сортировки чисел

Загрузка...

Номер патента: 1290296

Опубликовано: 15.02.1987

Авторы: Богданов, Гуляев, Левин

МПК: G06F 7/04

Метки: сортировки, чисел

...группу 3 элементов И записывается в запоминающее устройство по адресу, выдаваемому сумматором 5 через группу 6 элементов.Одновременно по этому сигналу через группы 3 - 3 элементов И каждоеиз сортируемых чисел, находящихся в регистрах 1 - 1, сдвигается в последующий регистр по кольцу, начинается второй такт работы устройства, на котором со всеми числами массива сравнивается число, первоначально находившееся в регистре 1 Дальнейшая работа устройства аналогична рассмотренномувьше.Через И тактов в запоминающем устройстве, начиная с адреса, заданного на входе 8 устройства, записывается отсортированный массив в порядке возрастания. Для сортировки чисел в поряцке убывания необходимо в регистры 1 записывать инверсные значения кодов...

Устройство для определения локальных экстремумов функции

Загрузка...

Номер патента: 1290297

Опубликовано: 15.02.1987

Авторы: Буткин, Маханек, Ярусов

МПК: G06F 7/06

Метки: локальных, функции, экстремумов

...дальнейшем значение функции возрастает (т.е. некоторое а а. ), то триггеры 12, - 12 э устанавливаются в состояние 011. Это соответствует ситуации перегибаФункции и при этом сигнал формируется на выходе элемента 8-, что приво.первого триггера соединен с вторымивходами третьего и четвертого элементов И, инверсный вь 1 ход первого триггера соединен с вторыми входами первого и второго элементов И, прямойвыход второго триггера соединен с третьим входом второго элемента И, а инверсный - с третьими входами первого,третьего и четвертого элементов И,нен с четвертыми входами первого, второго и четвертого элементов И, а инго элемента И, выход первого элемента И соединен с входом установки в прямой выход которого соединен с пятыми входами второго и...

Арифметическое устройство

Загрузка...

Номер патента: 1290298

Опубликовано: 15.02.1987

Авторы: Быков, Гусаков, Корягин

МПК: G06F 7/38, G06F 7/50

Метки: арифметическое

...На выходах 14 получим разность двух чисел, а на выходе 18 - сигнал выходного переноса.Таким образом, результат операции не зависит от вариации поступления чисел на входы А и В, знаки чисел и их величины анализируются самим устройством, операции сложения и вычитания выполняются без применения дополнительного кода. В каждой операции вместе с результатом сложения или вычитания выдается результат сравнения чисел по модулюаУстройство, представленное на фиг.З, осуществляет выдачу прямого12902кода суммы или разности в нечетныхразрядах выхода и инверсного кода вчетных разрядах. формула изобретенияАрифметическое устройство, содержащее узел формирования суммы и разности, узел формирования переноса и первую группу сумматоров по модулю два, причем...

Арифметическое устройство

Загрузка...

Номер патента: 1290299

Опубликовано: 15.02.1987

Авторы: Ваврук, Мельник, Цмоць

МПК: G06F 7/38

Метки: арифметическое

...вход 19 устройства, причем младший разряд второго полуслова поступает на вход первого разряда этого информационного входа. На второй информационный вход 18 устройства поступает ноль. На выходе эле 1290299мента И устанавливается единица, которая поступает на вход триггера 2первого вычислительного блока 1. Потенциал с входа 20 извлечения квадратного корня поступает на установочные входы в единицу третьего, четвертого, , (1+ 2)-го разрядов вторых регистров 4 соответственно первого 1 , второго 1 1-го вычисли Утельного блока и устанавливает дан Оные разряды регистров 4 в единицу.По первому тактовому импульсу втриггер 2 первого вычислительногоблока, записывается единица, а в первый, второй, третий регистры 3, 4 и 155 этого...

Устройство для суммирования двух чисел с плавающей запятой

Загрузка...

Номер патента: 1290300

Опубликовано: 15.02.1987

Авторы: Минченко, Паулин, Полин, Синегуб, Шабадаш

МПК: G06F 7/50

Метки: двух, запятой, плавающей, суммирования, чисел

...сдвига поступает нулевое значение с коммутатора 11. Далее сдвинутая и несдвинутая мантис сы с выходов соответственно сдвигателей 5 и 6 складываются на сумматоре 7 мантисс. При ХУ мантисса первого операнда сдвигается на сдвигателе 6 на величину разности, поступающей с выхода вычитателя 4 через коммутатор 11 на нход кода сдвига сдвигателя 6. Мантисса второго операнда проходит через сдвигатель 5 без сцвига. С выхода сумматора 7 мантисс и коммутатора 10 мантисса и порядок результата поступают н блок 8. В блоке 8 выбирается необходимая старшая или младшая половина суммы, результат корректируется (нормализуется вправо) но избежание переполнения мантиссы суммы и передается на выход 16 устройства.Формула изобретенияУстройство для суммирования...

Устройство для умножения

Загрузка...

Номер патента: 1290301

Опубликовано: 15.02.1987

Автор: Миронов

МПК: G06F 7/52

Метки: умножения

...40Устройство работает следующим образом.Перед выполнением операции умножения устройство находится в начальном состоянии: 451) в регистре 3 множителя находится дополнительный код множителя Ч, при этом старший (и+1) -й разряд уста. - навливается в состояние "0", остальные ь разрядов отведены для кода Х;2) регистр 4 находится в нулевом состоянии3) в регистре 6 находится модифицированный дополнительный код множимого Ч . 55Вычисление произведения г = ху начинается с поступлением управляющего сигнала в устройство по входу 10 через вход запуска блока 2 микропрограммного управления, который вырабатывает на своем втором выходе сигнал, поступающий в счетчик 1 через первый вход. По этому сигналу счетчик устанавливается в начальное...

Устройство для деления нормализованных чисел

Загрузка...

Номер патента: 1290302

Опубликовано: 15.02.1987

Автор: Баклан

МПК: G06F 7/52

Метки: деления, нормализованных, чисел

...2 ИИ 11 И 41 выполнен переключатель кода разряда: если ш=1, тона выход элемента 2 ИИЛИ 41 проходит сигнал с прямого выхода разрядного триггера 35, если же ш= - сего инверсного выхода. Элементы,аналогичные 2 ИИЛИ 40, 41 и 42, И 39,НЕ 38, используются и в остальныхмладших разрядах до и-(1 с)-го разряда блока 2, На первый выход блока 2 подается прямой код содержимого всех его разрядов, а на второйвыход - прямой либо инверсный кодсодержимого 1 с младших разрядов.Перед началом операции делимоеразмещается в блоке 2, делитель - в 40регистре 1, регистр 3 находится внулевом состоянии. Выполнение деления начинается с цикла вычИслениявеличины Е, во время которого на распределитель 11 импульсов вырабатывается временная...

Устройство для деления десятичных чисел

Загрузка...

Номер патента: 1290303

Опубликовано: 15.02.1987

Автор: Саутин

МПК: G06F 7/52

Метки: деления, десятичных, чисел

...С - С - значение делителя 40ив системе 8, 4, 2, 1.Обращение к адресу соответствующейстроки матрицы обеспечивает информация с выхода регистра 2 делителя,а вызов соответствующих промежуточных 45сумм из выбранной строки обеспечивает информация с выхода коммутатора б, причем разряднос;ь результатов промежуточных сумм определяется разрядностью частного и должна 50превышать ее,Распределитель 7 импульсов содерхсит и-разрядный счетчик с входомблокировки счета и схему опознавания начала и окончания вычислений, 55где и - число десятичных разрядовделимого,Устройство работает следующимобразом,2В исходном состоянии в регистрыи 2 занесены значения операндов, а регистр 3 обнулен. В начале цикла вычислений производится запуск генератора 8 и...

Устройство для умножения

Загрузка...

Номер патента: 1290304

Опубликовано: 15.02.1987

Автор: Бруфман

МПК: G06F 7/52

Метки: умножения

...который поступает на второй вход элемента И-НЕ 4. Так как в начальный момент на всех выходах с второго по десятый разряд имеется нулевой сигнал, то в это время на выходе РП 1 разрешения группы прерывания блока 3 приоритетного прерь:;вания имеется сигнал запрета, который поступает на первый вход элемента И-НЕ 4, что исключает прохождение стробирующего импульса на вход стробирования мультиплексора 6.Как только будет записан импульс в третьем разряде Я 3 счетчика 1, на вход ЗП 7 блока 3 приоритетного прерыванияпоступает сигнал прерывания. По этому сигналу на выходе блока 3 КПО-КП 2 Кодпрерывания будет сформирован код вектора прерывания, соответствующий высшему приоритету ЗП 7.Это соответствует двоичному коду 001. После поступления на...

Устройство для вычисления функции

Загрузка...

Номер патента: 1290305

Опубликовано: 15.02.1987

Авторы: Мухопад, Смолов

МПК: G06F 7/544

Метки: вычисления, функции

...16 для внешнего сброса первого триггера 31 в "0" (внутреннийсброс оператором производится автоматически в конце работы, А ,), чтопозволяет, используя входы 16, 17и 19 работать также в режиме внешнего пуска, приостановки и продолжения счета с автоматическим тактированием, начиная с любой промежуточнойточки значения Р (х),Устройство вычисления функций ра- ботает в соответствии с алгоритмом ( фиг.2), согласно которому блок 9 управления находится в ожидании сигнала внешнего тактирования (в данном случае временной метки, частота поступления которой может быть на несколько порядков ниже тактовой частоты работы блока управления), после его получения из счетчика адреса 15 производится вычитание 1. Если при этом расчет производится внутри 1-го...

Устройство для реализации алгоритма волдера

Загрузка...

Номер патента: 1290306

Опубликовано: 15.02.1987

Авторы: Вавилов, Вальшонок, Митин, Сигалов

МПК: G06F 7/544

Метки: алгоритма, волдера, реализации

...послеитераций получаем:=оДля получения истинных значений элементарных Функций в этом устройстве, как и во всех известных устройствах для реализации алгоритма Волдера, требуется уменьшить в К раз значения исходных данных Х Уо оНа сумматорах-вычитателях 1 и 2 Формируются значения, которые отличаются от истинных значений элементарных Аункций на коэффициент деАормации К. Для получения истинных значений элементарных Аункций значения Хили Х У, нужно умножить на величину 1/К,.Однако процесс умножения на /К может быть проведен одновременно с вычислениями по алгоритму Волдера,Представим величину 1/К в виде двоичного кода:Число дополнительных итераций и разрядов К, необходимое для получения погрешности недеформированных коэффициентов, не...