G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для контроля логических блоков
Номер патента: 1262506
Опубликовано: 07.10.1986
Авторы: Дубровская, Клочкова, Компаниец, Никитин, Сизоненко
МПК: G06F 11/26
Метки: блоков, логических
...логическим нулю и единице.Коммутатор 11 обеспечивает соединение выводов объекта 12 контроля с выходами блока 9 порогового уровня и с входами блока 13 компараторов и переключение совмещенных выводов (вход-выход) объекта 12 контроля.Блок 13 компараторов сравнивает реакции объекта 12 контроля с эталонными реакциями, поступающими с второго блока 4 памяти тестов в заданные интервалы времени, и формирует единичные или нулевые сигналы на своих выходах, которые заносятся в первый регистр 15.Блок 16 анализа (фиг. 2) предназначен для анализа результатов контроля. На входы элементов ИЛИ 21 и 22 из регистра 15 поступает напряжение, сформированное в результате сравнения реакций обьекта контроля с эталонными значениями напряжений,...
Устройство для формирования тестовой последовательности
Номер патента: 1262507
Опубликовано: 07.10.1986
Авторы: Бучнев, Зимнович, Карпунин
МПК: G06F 11/26
Метки: последовательности, тестовой, формирования
...формирует стробы записи в сдвиговые регистры 3 и 4 (фиг. 2), причем строб записи в регистры 4 сдвига второй группы осуществляется по переднему фронту входного сигнала, а строб записи в регистры 4 сдвига первой группы - по заднему. Таким образом, пишется параллельная информация 5 10 15 20 25 30 35 40 45 50 55 с блоков памяти в тот регистр сдвига, который в данный полпериол сигнала (с выхода делителя 7) не сдвигает. Мультиплексоры 5, - 5 группы управляются инверсным сигналом с выхода делителя 7, тем самым пропуская на выходы 16 сначала информацию регистров сдвига первой группы, а затем с регистров сдвига второй группы.В начальный момент значение сигнала на входе 15 устройства равно нулю, триггер 14 установлен в ноль, запрещая тем самым...
Многоканальное устройство для контроля цифровых узлов
Номер патента: 1262508
Опубликовано: 07.10.1986
МПК: G06F 11/26
Метки: многоканальное, узлов, цифровых
...Тах КдК 1,х ( ( в (ГЛСых цсмсряемый уровень ньходного напряжения .Игичсского 01, з нвыходе порогового смста 5 устанавливается низкий уро,оц ць. Тдк кдк .)въх(1 и. Благодаря этому д ць:ходе формирователя 17 устандвлива 1 ся низкий уронець, который и устанавливает на выходе элемента И - НЕ 19 высокий уровень.1.сли ожидаемый выходной сигнал соотвегстнует логическому О, тогда на единичном ыходе первого разряда регистра 3 тестов заранее установленный низкий уровень цд иходе элемента И - НЕ 18 установил высокий уровень, благодаря чему на обоих входах и выходе элемента И 20 будет устанавливаться высокий уровень. В случае, если выходной сигнал первого контакта цс соответствует ожидаемому выюдцому сигналу, например, если ожидаемьй выходной сигнал...
Устройство для сопряжения интерфейсов эвм и внешней памяти
Номер патента: 1262509
Опубликовано: 07.10.1986
Автор: Петросов
МПК: G06F 13/00
Метки: внешней, интерфейсов, памяти, сопряжения, эвм
...время состоянием единичного выхода триггера 44. В результате информация с выхода группы 14 элементов И поступает на шины данных внешней памяти (фиг. 5 а).Так как запись информации из ЭВМ в блок 12 осуществляется со скоростью ниже, чем чтение из блока 12 во внешнюю память, то инициирование процедуры чтения по отношению к процедуре записи задерживается на фиксированный интервал времени, который определяется, исходя из разности скоростей передачи данных. Информация об этой разности передается в регистр 5 в начальной фазе обмена, где хранится в течение всего времени обмена.Выход регистра 5, соответствующий разрядам, где хранится указанная информация, для отработки необходимой задержки подключен к одному из входов схемы 28 сравнения, на...
Устройство для сопряжения абонентов с каналами связи
Номер патента: 1262510
Опубликовано: 07.10.1986
Авторы: Голдырев, Ерохин, Кожанов, Никитин, Пустовойтов, Райцис, Соколов, Соломенцева, Филимонов
МПК: G06F 13/00
Метки: абонентов, каналами, связи, сопряжения
...записи с первого счетчика 26. После заполнения второй буферной памяти 5 счетчик 25 вырабатывает сигнал переполнения, который поступает через выход переполнения блока 3 счетчиков в блок 14 обмена, переключает первый ключ 27 на прием импульсов подтверждения приема слова от блока 14 обмена и вторую буферную память 5 в режим считывания.Третий счетчик 30 управляет записью информационных слов от передающего абонентского устройства в первую буферную память 6. Он получает через второй ключ 28 сигналы синхронизации слов от блока 14 обмена. После заполнения первой буферной памяти 6 сигнал переключения переводит ключ 28 на прием импульсов от первого счетчика 26 и переключает память 6 в режим считывания слов в регистр 8. После считывания слов...
Устройство для сопряжения двух вычислительных машин
Номер патента: 1262511
Опубликовано: 07.10.1986
МПК: G06F 13/00
Метки: вычислительных, двух, машин, сопряжения
...адресов интерфейсного блока, куда входит регистр, а младшие разряды - на конкретный регистр, к которому идет обращение. В случае соответствия адресов дешифратора 5 адреса ЭВМ выдает на дешифратор 4 управляющих сигналов сигнал выборки устройства.Дешифратор 4 управляющих сигналов производит выбор необходимого регистра интерфейсного блока и, в зависимости от вида операции, проводимой ЭВМ, производит либо запись информации в выбранный регистр, либо считывание из него данных.Дешифратор 4 управляющих сигналов обеспечивает также выдачу в ЭВМ синхросигнала, позволяющего машине судить о правильности проводимого цикла обращения к устройству,Устройство работает следующим образом При включении питания или по сигналу начальной установки,...
Устройство для сопряжения вычислительной машины с линиями связи
Номер патента: 1262512
Опубликовано: 07.10.1986
Авторы: Арсентьев, Дубровская, Клочкова, Никитин, Свистун, Сизоненко, Сопин, Цуканова
МПК: G06F 13/20
Метки: вычислительной, линиями, связи, сопряжения
...происходитустановка в единичное состояние триггера 145 и формирование. сигнала СИПпри операциях "Ввод" или Вывод",.Сигнал ТГСИП с прямого выхода триггера 145 поступает в дешифратор 9,где на элементах ИЛИ 152, И 160 сигналом с выхода элемента И 156 формируется сигнал СИП, поступающий черезэлемент И узла 88 блока 4 на линиюКСИПН канала ЭВМ. ЭВМполучив сигналКСИПН, заканчивает цикл обращения кВУ. При этом снимается информация синформационных шин КДА и сигналыКВЬВОДН, КБАйтн, КСИАН.Для обеспечения работы устройств14 и 16 в режиме прерывания соответствующая ЭВМ должна размаскироватьзапросы от регистров 1, Каждому сигналу запроса ЗП (К=1,Й)поступающему врегистр 164 запросов блока 1 О, соответствует определенный разряд регистра 163 маски,...
Устройство для обмена информацией между электронными вычислительными машинами
Номер патента: 1262513
Опубликовано: 07.10.1986
Авторы: Бруфман, Попов, Синельников, Сорокин, Сохор, Хватов
МПК: G06F 13/20
Метки: вычислительными, информацией, машинами, между, обмена, электронными
...данному адресному сигналу. Адресные сигналы от ЭВМчерез вход 26 поступают на вход дешифратора 9 и на одном из его выходовбирает направление обмена - формирует иа входе 26 устройства 5 соответствующие адресные сигналы, допустим, к ЭВМ 2. По этим сигналам узел 23 ус-. танавливает на линии 52 разрешающий сигнал высокого уровня, а на линиях 50 - 51 - запрещающие сигналы низкого уровня, дешифратор 9 формирует на выходе 53 разрешающий сигнал высокого уровня, который разрешает прохождение информации, поступающей на вход 36. Через блок 20 адресные сигналы от ЭВМ 1 передаются на выходы 37, 33 и 39.ЭВМ 1 считывает информацию с выхода 30 и по окончании считьвания формирует сигнал на входе 27 устройства 5, который сбрасывает. триггер 13...
Устройство для сопряжения управляющего вычислительного комплекса с внешними устройствами
Номер патента: 1262514
Опубликовано: 07.10.1986
Авторы: Козловска, Мурниеце, Огст, Озолиня
МПК: G06F 13/24
Метки: внешними, вычислительного, комплекса, сопряжения, управляющего, устройствами
...( в конце обмена УВК 1 - устройство сопряжения) ца входах элемента И 17 происходит совпадение сигналов и на выходе3 1 в устройство сигнал требования на обслуживание и одновременно информацию о виде обслуживания и данные,БП 5 осуществляет выбор одного из поступивших требований от ВУ 6 и обслуживание этого требования кодирование адреса данного ВУ 6, запись кода адреса и кода . нида обслуживания, а также информации от ВУ 6 в накопитель. После окончания цикла записи и при отсутствии на входе запрета БП 5 сигнала "Запрет чтения" осуществляется цикл чтения и формируется сигнал "Требование БП", Сигнал "Требование БП" и считанный код адреса ВУ 6 и код вида обслуживания с первого информационного выхода БП 5 поступают в блок 4 форми рования...
Устройство сопряжения с памятью
Номер патента: 1262515
Опубликовано: 07.10.1986
МПК: G06F 13/28
Метки: памятью, сопряжения
...по концу счета.Для работы устройства прямого доступа в память в ОЗУ создается программа работы (адрес начала программы 40и количество байт в программе) в виде,приведенном в таблице. Младший байт счетчика блока 1 Младший байт счетчика блока 2 В начале работы (при первом программировании канала устройства прямого доступа в память) центральный процессор записывает в передающую БИСадрес и длину первого информационного блока, которым должны обменятьсяОЗУ и внешнее устройство.В управляющую БИС записываетсяадрес и длина программы работы канала устройства.При записи байта в регистр управления передающей БИС ее канал настраивается на работу в режиме беэ остановки по концу счета, так как посигналу конец счета управляющая БИСуспевает...
Микропрограммное устройство управления
Номер патента: 1262516
Опубликовано: 07.10.1986
Авторы: Костинский, Мойса, Подгорнов, Шугаев
МПК: G06F 15/00, G06F 9/22
Метки: микропрограммное
...состояние триггер 9 блокировки, который, в свою очередь, блокирует прием новой информации из памяти 3 в выходной регистр 25 и блокирует изменения сос - тояния триггера б выбора слова. Состоянйе этого триггера обеспечивает повторную выборку данной микрокоманды из выходного регистра 25, исключая обращение к памяти 3, Одновре12625 менной сигнал с выхода элемента2 И-ИЛИ 10 поступает на выход 17 дляуменьшения длительности цикла процессора на время, неоГходимое для обра"щения к памяти. Количество повторений данной микрокоманды определяетсясостоянием счетчиков 12 и 13. Приобнулении счетчиков через, выход 17выдается сигнал увеличения циклапроцессора и сбрасывается триггер9 блокировки, который разрешаетприем очередной микрокоманды из О 20...
Децентрализованная система коммутации с приоритетным обслуживанием
Номер патента: 1262517
Опубликовано: 07.10.1986
Авторы: Гонтарь, Касторский, Нураев, Петров, Полковников
МПК: G06F 15/16
Метки: децентрализованная, коммутации, обслуживанием, приоритетным
...30 задержки.Первый и второй входы блока 18 образуют соответственно первый и второй вход элемента И 26, выход которого подключен к первому инверсному входу элемента И 27 и к первому входу элемента И 28. Третий вход блока18 (линия опроса) подключен к вторым входам элементов И 27 и 28, Выход элемента И 27 соединен с первым нходом элемента ИЛИ 29, выход которого является выходом блока. Выход элемента И 28 соединен с входом элемента 30 задержки, выход которого соединен с вторым входом элемента ИЛИ 29.Коммутатор 6 импульса опроса для к -го абонента (фиг.б) содержит элемент ИЛИ 31 и элементы И 32 и 33. Входами элемента ИЛИ 31 является(к - 1) линии 11 блокировки от блоков 16 захвата маршрутов абонентов, приоритет которых выше приоритета...
Устройство для исследования графов
Номер патента: 1262518
Опубликовано: 07.10.1986
Авторы: Васильев, Левина, Макогонюк, Федотов
МПК: G06F 15/173
Метки: графов, исследования
...а полюс 68 - х вершиной, и поэтому модель 1 х -х ориентируется от полю са 67 к полюсу 68, т,е, х;- х. Еслиимпульс ГИ 2 поступает на полюс 68 винцидентной модели 1, то он черезэлемент И 20 устанавливает триггер 8в единичное состояние. Прохождениеимпульса через. элемент И 20 в такихмоделях 1 обеспечивает разрешение,снимаемое с вьмода элемента И 35,т.е. в таких моделях триггер 9 находится в нулевом состоянии. Это свидетельствует о том, что полюс 68 таких инцидентных моделей является х;вершиной, а полюс 67 - х вершиной,и поэтому модель х;-х ориентируется от полюса 68 к полюсу 67, т.е.х, - х,55Одновременно с ориентацией х,-хиицидентных ветвей импульс ГИ 2 сполюса 87 в выбранной и ориентиро 518 8ванной первоначально модели 1 поступает на...
Устройство для логической обработки информации
Номер патента: 1262519
Опубликовано: 07.10.1986
Авторы: Аникин, Артеменко, Дергачев, Куйдин, Лысенко
МПК: G06F 17/10
Метки: информации, логической
...выхода через элемент И 3 импульсы поступают на счечный вход даоичного счетчика 3, меняя его состояние, Значение 1-го разряда двоичного счетчика 3 соответствует значению х , Если х = 1, то открывается 1-ая группа элементов И,4; и на вход операционного устройства 5 поступает двоичное слово А , если х, = О, то А;= О. Операционное устройство 5 вычисляет выражениейутем поразрядного сложения по модулю 2 соответствующих разрядов, поступающих на его входы двоичных чисел.Блок 6 сравнения производит поразрядное сравнение числа С и В, При .В = С на выходе блока 6 сравнения формируется сигнал "1", сбрасывающий триггер 7 в нулевое состояние, При этом закрывается элемент И 13 и импульсы не проходят на счетный вход двоичного счетчика 3 и не меняют...
Устройство для перебора сочетаний
Номер патента: 1262520
Опубликовано: 07.10.1986
Авторы: Глушан, Пришибской, Пупков, Щербаков
МПК: G06F 7/16
...Первый импульс являетсякак бы подготовительным, При переходетриггера 2 из единичного состоянияв нулевое, аналогично описанному,элементы ИЛИ-НЕ 31, ИЛИ-НЕ 36, И 40 25и 45 задержки. сформируют единичныйимпульс, который, пройдя элементы 35и 30, передвинет в регистре 49 единицу с второго разряда в третий. Приэтом, поскольку единичный выход тре- З 0тьего разряда регистра 49 соединенсо входом триггера 1, то он восстановится в ециничное состояние. Такимже образом при переходе в нулевоесостояние триггера 3 на выходе элемента ИЛИ-НЕ 32 сформируется единичный импульс, который, пройдя черезэлементы 36,31,35 и 30, передвинетединицу с третьего разряда в четвертый в регистре 49, и в триггере 2 40восстановится единица. Таким образом,на единичных...
Ячейка интегрирующей структуры для решения уравнения лапласа
Номер патента: 1262521
Опубликовано: 07.10.1986
Авторы: Золотовский, Коробков
МПК: G06F 17/13
Метки: интегрирующей, лапласа, решения, структуры, уравнения, ячейка
...2, Интегрирование. При этом происходит интегрирование уравнений (4) в 25 интервале 0,1.1; Число шагов равно М = -- емкость счетчика, При дости 6 хжении границы 1 Ь-дх 1 состояние счетчика 14 равно (11110). Срабатываетз 0 дешифратор 12 и на его втором выходе появляется сигнал, который поступает на вход установки в единицу триггера 16. По сигналу с первого выхода дешифратора 15 триггер 16 переходит в единичное состояние, при этом разрешается работа умножителя 6, который формирует коррекцию начального значения. Одновременно разность с выхода вычитателя по сигналу с триггера 16 через элемент И 17 поступает на схему 19 сравнения, которая производит сравнение полученной разности с нулем. Если разность равна нулю, то на выходе схемы...
Коррелятор
Номер патента: 1262522
Опубликовано: 07.10.1986
Авторы: Погрибной, Пристайко, Пущаев, Савчин
МПК: G06F 17/15
Метки: коррелятор
...на соответствующие входы первого 9 и второго 10 умножителей соответственно, где на протяжении времени Тд перемножаются с выходными сигналдми сумматоров 5 и 6, поступающих через коммутаторы 7 и 8. Умножители 9 и 10 выдают произведения с периодом ТА/ /(Р+1), которые через распределители 11 и 12 поступают на входы блоков 13 и 14 накопителей. Коммутаторы 7 и 8 имеют по Р+1 входов, Распределители 11 и 12 имеют также Р+1 вход. Адресные входы коммутаторов 7,8 и распределителей 11 и 12 подключены к группе выходов блока 5 синхронизацииБлоки 13 и 14 накопителей реализуют корреляционную функцию для каждого из сдвигов-РО,Р 3 .1Генератор 22 формирует прямоугольные импульсы с периодом повторения Тд/Р+1), Счетчик 23, обеспечивающий деление...
Многоканальный цифровой коррелометр
Номер патента: 1262523
Опубликовано: 07.10.1986
МПК: G06F 17/15
Метки: коррелометр, многоканальный, цифровой
...17 и19. При этом подается "разрешение"на первый вход схемы И 17 и черезинвертор 19 - "Запрет" на один извходов элемента И 16, цепь переноса между соседними триггерами 1) через40 элементы 17 и 18 соответствующей группы разрывается. В других аналогичных элементах, на вторые входы.вф которых из блока 21 подан "О, подан "Запрет" на элемент И 17 и "Разрешение" на элемент И 16 и включена цепь переноса между соседними триггерами 15. Таким образом, при задании параметра ( группа триггеров 15 делится на две части и перенос иэ младшей части в старшую разрывается. Коэффициент пересчета младшей части устанавливается равным Ч, , старшей части -. При формировании кода адреса младшая часть триггеров 15 задает коэффициент к, старшая в , к...
Статистический анализатор отклонений напряжения сети
Номер патента: 1262524
Опубликовано: 07.10.1986
Автор: Ермаков
МПК: G06F 17/18
Метки: анализатор, отклонений, сети, статистический
...процессаизменения отклонений напряжения. Ге.нератором 9 задается тактовая частота анализатора, которая на несколь"ко порядков превышает частоту генератора 8.Устройство работает следующим образом.Для проведения измерений переключатель 17 устанавливается в положение Измерение". В этом случае к управляющему входу коммутатора 4 прикладывается единичный потенциал и врезультате на информационном выходекомМутатора 4 появляется код, приложенный к второму информационному входу коммутатора 4 с информационноговыхода двоичного счетчика 3,Перед началом измерений нажатием 45 на кнопочный выключатель 14 в "0" Обнуляется содержимое ОЗУ 5. Осущест-вляется это следующим образом. Единичный,потенциал через кнопочный выключатель 14 прикладывается к входу...
Устройство для вычисления содержания углерода в жидкой стали
Номер патента: 1262525
Опубликовано: 07.10.1986
Автор: Файнзильберг
МПК: G01N 25/06, G06F 17/00
Метки: вычисления, жидкой, содержания, стали, углерода
...фазе на 1/4 периода. При этом при движении каретки слева направо, соответствующем положительно му приращению температуры, сигнал с выхода фотоприемника 23 на 1/4 периода отстает по фазе от сигнала с выхос единичного и нулевого выходов триггера 41 поступают соответственно навходы элементов И 46 и 47. На вторыевходы этих же элементов поступаюттактовые импульсы от генератора. В1262 результате на выходах укаэанных элементов образуются две серии импульсов з, и Ь , сдвинутых друг отиосительно друга на половину периода. Частотаследования импульсов серан та равна настста Г саааГсваннягимпульсов серии б , причем0,5, где Г - частота следования импульсов, поступающих от генератора.Импульсы серии 5, поступают через делитель 52 частоты на выход...
Аналого-цифровое устройство для вычисления полиномиальной функции
Номер патента: 1262530
Опубликовано: 07.10.1986
Автор: Козлов
МПК: G06F 7/544, G06G 7/20
Метки: аналого-цифровое, вычисления, полиномиальной, функции
...функции 17, н котором Формируется значение кода с 1.,ф О 1 ЬВ следующем такте, пройдя элемент 26 задержки, тактовый импульс поступает через элементы ИЛИ с второго 32 по 1 з -й 33 ца выходы с 40 до 41 блока 18 и далее - на стробирующие входы сумматоров 828 п ( кроме первого 8 ) и сумматоров 9, ,9 приращений (кроме первого 9, ). По этому тактовому импульсу к содержимому сумматоров 8, сумматоров приращений 9, добавляются коды предыдущих сумматоров 81 , умноженные на приращение Ь Х с помощью блоков 7, сдвига, т.е. в сумматорах 8, формируются коды Х +2 Х ЬХ+Х ЬХ +(Х +2 Х ЬХ + + ХЬ Х, а н сумматорах 9 приращений коды ЗХЬХ +ЗХ ЬХ +Х Ь ХТаким образом, во втором сумматоре 82 ( с =2 ) формируется код куба входной величины а но втором...
Устройство для сжатия данных при обмене между электронными вычислительными машинами
Номер патента: 1262550
Опубликовано: 07.10.1986
Авторы: Красникова, Романов, Храбров
МПК: G06F 13/00, G08C 15/06
Метки: вычислительными, данных, машинами, между, обмене, сжатия, электронными
...сигнал, если число в регистре 12 больше числа в регистре 14, т,е, если частота участия в обмене кода понятия иэ секции с большим номером больше частоты участия в обмене кода понятия иэ секции с меньшим номером. Если схема 8 сравнения не вырабатывает сигнал, то блок 10 управления формирует третий сигнал управления, который поступает с выхода блока 1 О управления на вход блока 5 и подает на выход блока 5 следующее по порядку адрес и число (частоту) и повторяет действия, вызванные первым сигналом управления, сравнение адресов в схеме 7 сравнения и подачу сигнала окончания цикла работы либо второго сигнала управления. С выхода схемы 8 сравнения сигнал поступает на вход блока 10 управ. ления, и в последнем формируется чет. вертый сигнал...
Цифровой фильтр
Номер патента: 1262690
Опубликовано: 07.10.1986
Автор: Охлобыстин
МПК: G06F 17/17, H03H 17/00
...2 Б), управляющийэлементами 1 и 13.Благодаря наличию дискретизатора 1и указанного сдвига между тактовымипоследовательностяья, переходные про цессы в пороговых блоках 2-4, счетчике 5 и управляемом усилителе 6 успеют завершиться до Качала моментовсчитывания выходного сигнала П управляемого усилителя 6 эле-З 5ментом 12. Кроме того использованиесдвинутых последовательностей Г, иР для управления элементами 12-14позволяет получить на выходе элемента 14 сигнал 11, (фиг. 36), задержанный на величину периода дискретизации относительнО выходного сигналаэлемента 12. Поскольку тактовая последовательность Г подается также ина тактовый вход регистра 9 сдвига, 45сдвиг отсчетов в группе 8 происходитдвижком двоичны чисел,снимаемых с выхода счетчика 5 в...
Устройство для перебора сочетаний
Номер патента: 1264157
Опубликовано: 15.10.1986
Авторы: Новогрудская, Филиппов
МПК: G06F 7/16
...триггера 3 определяется одним из двух режимов работы устройства. В состоянии "О" осуществляется блокировка элемента И 7 и номер возбужденного выхода 0 ) регистра сдвига 9 остается неизменным. В этом случае сигналы на выходе 13 могут рассматриваться как сигналы окончания работы устройства: в следующем цикле перебирают сочетания той же группы. Если триггер 3 находится в состоянии "1", то сигналы переполнения счетчика поступают через элемент И 7 на синхронизирующий вход регистра сдвига 9,переводя его в следующие состояния,т.е. увеличивая на 1 номер возбужденного выхода. В этом случае после завершения перебора в пределаходной группы сочетаний начинаетсяперебор н следующей-группе и т,д.до л,р=п, Пояление сигнала на выходе старшего...
Устройство для ввода информации
Номер патента: 1264158
Опубликовано: 15.10.1986
Автор: Ткаченко
МПК: G06F 3/02
Метки: ввода, информации
...информации З 5 на выходе элемента И-НЕ 18, Дли.тельность этого импульса определяется импульсом, формируемым третьим Формирователем 16 импульсов.Сигнал "1" с прямого выхода триг гера 21 устанавливает второй блок 4 задержки в исходное состояние.На его выходе устанавливается сигнал1После прекращения воздействия 45 на коммутационный элемент 8 (Фиг,3, б) импульсы на выходе мультиплексора 6 прекращаются, что ведет к прекращению появления импульсов на первом выходе блока 9 анализа (Фиг,З, 50 д). Первый формирователь прекращает запускаться и на его первом и втором выходах устанавливаются сигналы "0 (фиг.З,е,ж).После установления на первом вхо де первого блока 11 задержки сигнала, 0, через время, определяемое первым блоком 11 задержки,...
Устройство для подготовки данных
Номер патента: 1264159
Опубликовано: 15.10.1986
Авторы: Литвин, Матвеев, Тарасов, Шакирзянов
МПК: G06F 3/02
Метки: данных, подготовки
...слово информации, которое сблока ввода данных через блок ИЛИ 2и регистр 3 записывается в блок 4 буферной памяти по сигналу с выхода29 распределителя импульсов 9. Сигнал с выхода 31 распределителя импульсов 9 увеличивает содержимоесчетчика 13 на единицу и через элемент И 23 устанавливает триггер 19в единичное состояние, т.е. устройство вновь переходит в режим проверки, и можно продолжать проверкуинформации, записанной в блок 4 буферной памяти. В конце страницыинформации происходит сравнениесодержимбго счетчика 13 и регистра24, и сигнал с элемента сравнения25 через элемент ИЛИ. 14 и И 16 устанавливает триггеры 18 и 19 в нулевоесостояние, Кроме того, через элементы ИЛИ 14, И 16, И 17 и ИЛИ 20 устанавливает триггер 21 в единичное...
Устройство для вычисления систем логических функций
Номер патента: 1264160
Опубликовано: 15.10.1986
Авторы: Авгуль, Бенкевич, Криницкий, Мищенко
МПК: G06F 7/00
Метки: вычисления, логических, систем, функций
...в 1-й матрице, а переменные х, х, - значение выбранной функции Ч;р, которое совпадает со значением функции Г;(хх,) на данном наборе переменныхЕсли переменные х х подать на первый дешифратор, выход которого подключить к адресным шинам матриц памяти, переменные х ,х подать на второй дешифратор, выход которого подключить к управляющим входам коммутаторов, информационные входы которых соединить соответственно с выходами матриц памяти, то на выходе коммутаторов реализовываются функции Г,(хх,) . Однако, с целью уменьшения аппа -ратурных затрат все попарно тождественные эункции Ч, = (8 = 1,2" ",1,2" ", БФ 1), которым соответствуют сигналы на 8:м и 1=м вькодахвторого дешифратора, размещаются впамяти так, чтобы они занимали одинстолбец. Тогда...
Многофункциональный логический модуль
Номер патента: 1264161
Опубликовано: 15.10.1986
Автор: Шалыто
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...возможностей за счет реализации всех бесповторных формул пяти переменных, включая скобочные 4 формулы.На фиг.1 приведена структурная схема модуля; на фиг.2 - схема логического блока.Иодуль содержит входы 1-8, логические блоки 9 с (= 1-3), входы логических блоков 10 - 13;, выходы логических блоков 14 выходы модуля15, элементы И 1 б;, 17;, элементыИЛИ 18;, 19; в каждом логическомблоке,Структура модуля описываетсясистемой формул:Е=(асча 2 ча 5)а 4 чаа 2 азГ=Ег 1,22 ,Е (25, 24, 25, гь),Е (23,24 ьгрэ 21)3при этом 0 у=1 г ч е ч(гзч 24 ъ г 5) гь чгЭ 24 25(ЕЧ 24 Ч 25 ) Е 5 ЧЕ 5 24 Е 5ьФункционирование модуля при различных режимах настройки описывается таблицей. Номер входа Арифметическиполином Реализуемая фор, мула О 5 О (1+1) 3 О (2+1) 2 О...
Ячейка однородной структуры
Номер патента: 1264162
Опубликовано: 15.10.1986
Автор: Шалыто
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...входы 3 и 4, элемент И 5, элемент ИЛИ б, элемент ЗАПРЕТ 7, мультиплексоры 8 и 9, выходы 10 и 11, элемент И 12, элемент ИЛИ 13.Структура ячейки описывается системой формул: Г,=о,7,2 чО 1,7. ча,а Х -Т ч(а,чо 12,1 формула Г реализуется на выходе 10, Формула Г 2 - на выходе 11.Ячейка путем настройки реализует следующие системы Формул;40 При г,=О, г 2=0 Е,=а,(Фиг.2,а)При г,=О, г 2=1 Г 2=2 функционирование ячейки рассмотрим первоначально для случая реализации одной формулы, 55 функциональная схема иэ двухвходовых элементов И и ИЛИ, соответствующая реализуемой формуле, покас кадно вкладывается в строки структуры.Расширение функциональной возможности ячейки эа счет реализации функции разветвления позволяет одновременно реализовать...
Сумматор по модулю три
Номер патента: 1264163
Опубликовано: 15.10.1986
МПК: G06F 7/49
...сигнал синхронизации на Свходах обоих триггеров равен нулю.В остальных случаях сигнал синхронизации на С-входах триггеров равени триггеры могут изменять своисостояния при поступлении входныхкомбинаций, заданных функциями Ги з30Переходы триггеров сумматора помодулю три иэ всех возможных текущих. состояний сх 2,а,(00, 11, 11) вочередныЕ состояния а 2,а, при различных значениях входных комбинаций"х 4 хэх 2 х приведены в таблице. Тамже приведены значения сигналов синхронизации (С) на С-входах и сигналов на Т- и К-входах первого 11,К 140 и второго Е 2,К 2 триггеров, обеспечивакицих эти переходы. Значения сигналов 11, 12 приведены для тех случаев, когда текущее состояние триг.геров равно ОО", "01", "10", Сигна-.45 лы синхронизации...