G06F — Обработка цифровых данных с помощью электрических устройств

Страница 444

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1269139

Опубликовано: 07.11.1986

Авторы: Рейзин, Рубинштейн, Солдатенко

МПК: G06F 11/25

Метки: узлов, цифровых

...содеркжащее 2 ячеек (к - разрядность сигнатуры), В блоке 8, в ячейке ЗУ, адрес которой соответствует правильной сигнатуре первого контролируемого сигнала записана "1", а в остальных ячейках памяти ЗУ, соответствующего первому контрольному сигналу, записаны "0", Если исправному состоянию первого контролируемого сигнала соответствует несколько возможных сигнатур, "1" записана в нескольких соответствующих ячейках ЗУ.Соответственно, если сигнатура правильная, с выхода 32 блока 8 сравнения сигнатур считывается сигнал "1", в противном случае "0", Этот сигнал поступает на Р-вход триггера 9. Запись информации в триггер 9 производится задним фронтом измерительного строба.Если сигнатура первого контролируемого сигнала правильная, триггер 9...

Устройство для контроля интерфейса

Загрузка...

Номер патента: 1269140

Опубликовано: 07.11.1986

Авторы: Барков, Ковригин, Ярмоленко

МПК: G06F 11/26

Метки: интерфейса

...в этот момент другихсигналов ПУ: УПРА (состояние абонента), ИНФА (информация абонента),5 10 5 20 25 30 35 40 50 55 ная выборка) является ошибочным. Ошибочным, кроме того, является отсутствие ожидаемого сигнала АДРА в течение времени, превьпцающего допустимое установленное соглашением об интерфейсе ввода-вывода.В качестве примера рассмотрим работу устройства для контроля интерфейса в состоянии Е автомата блока сопряжения В этом состоянии ожидается сигнал АДРА. Если приходит ожидаемый сигнал, автомат переходит в состояние Г. Если приходит ложный сигнал, например УПРА, конъюнкция Е и этого ложного сигнала приводит к установке в "1" четвертого разряда регистра 6 кода ошибки, что приводит к появлению на шинах 12-16 кода 00010...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1269141

Опубликовано: 07.11.1986

Авторы: Жихарев, Могутин, Тимонькин, Ткаченко, Улитенко, Харченко

МПК: G06F 11/26, G06F 9/22

Метки: блоков, логических

...выходе появляется тогда,когда на его входы с выхода переполнения счетчика 24 и с выходов блока25 поступает хотя бы один единичныйсигнал.Блок 12 анализа функционирует следующим образом.На его входы поступают выходныереакции контролируемого блока 15 иблока 16 хранения эталона, Блок25 поразрядно сравнивает их и формирует на своем выходе код, которыйпоступает на входы элемента ИЛИ 26и на информационные входы регистра23, куда он записывается по заднему фронту импульса, поступившего свыхода цифрового элемента 5 задержки.Если выходные реакции не совпадают,12691 5код, сформированный на выходе блока25, содержит хотя бы одну единицу,и на выходе элемента ИЛИ 26 появляется единичный сигнал, который является сигналом "Ненорма" блока 12анализа, Код,...

Многоканальная система управления распределением ресурсов в вычислительном комплексе

Загрузка...

Номер патента: 1269142

Опубликовано: 07.11.1986

Авторы: Солохин, Степченков, Филин

МПК: G06F 13/00

Метки: вычислительном, комплексе, многоканальная, распределением, ресурсов

...канала соединены с периферийным выходом разрешения прямого доступа и входом запроса прямого доступа блока реконфигурации этого же канала соответственно, выход запрета ко. торого соединен с входами запрета первого и второго блоков элементов запрета этого же канала, первый и второй информационно-управляющие входы-выходы которых соединены с первым и вторым информационно-управляющими входами-выходами двунаправленного коммутатора этогоперийерийного канала.2,Система по и. 1, о т л и ч а ю - щ а я с я тем, что блок реконфигурации каждого периферийного канала содержит две схемы сравнения, пять триггеров, три переключателя, два элемента 2 И.-ИЛИ, пять элементов ИЛИ, семь элементов И, пять элементов задержки, десять элементов НЕ, при-...

Устройство для ввода информации

Загрузка...

Номер патента: 1269143

Опубликовано: 07.11.1986

Авторы: Вертлиб, Гордон, Царев

МПК: G06F 13/00

Метки: ввода, информации

...устройства к выдаче информации. По сигналу нГотовность" ЭВМ выдает на первый анализатор 3 сигнал считывания,который, через открытый ключ 11 поступает на стробирующий вход блока 2Формирователей. При этом информацияоб адресе и данных выдается на шиныадреса и данных (ША и ЩЦ). В качестве блока 2 формирователей могут использоваться, например, шинные формирователи, которые при отсутствии стробирующего сигнала (сигнала считывания) находятся в высокоимпедансном состоянии и не влияют на работу других модулей и устройств, подключенных к шине ЭВМ, Импульс считывания на другие модули 18 не проходит благодаря ключу 12, закрытому нулевым потенциалом с второго выхода триггера 10. После считывания информации об адресе и состоянии датчиков,...

Устройство для ввода информации

Загрузка...

Номер патента: 1269144

Опубликовано: 07.11.1986

Авторы: Гайдук, Дорофеев, Шпиньков

МПК: G06F 13/00

Метки: ввода, информации

...10 автоматически обнуляется после выдачи в ЭВМ последнего слова из данного блока памяти.После, переключения триггера 7 (в том числе и во время выдачи информации в ЭВМ) данные, поступающие в устройство, записываются в блок 2 па- мяти. Адрес записи поступает с выхода счетчика 9 через второй выход коммутатора 4 на адресный вход блока 2 памяти, Импульсы стробирования с входа 16 через второй выход коммутатора 5 поступают на вход записи блока 2 памяти, 126914411 ри заполнении блока 2 памяти вторично обнуляется счетчик 9 меняется состояние триггера 7, а следовательно, и всех коммутаторов. При этом в ЭВМ вторично выдается сигнал 5 "Прерывание по заполнению блока памяти". Поступающие в устройство данные записываются в блок 1 памяти, а ЭВМ...

Микропроцессорное вычислительное устройство

Загрузка...

Номер патента: 1269145

Опубликовано: 07.11.1986

Автор: Табашников

МПК: G06F 15/00

Метки: вычислительное, микропроцессорное

...опе- .рации записан на место исходного (первого) операнда в буферную память 7,а в регистре 27 находится признак результата операции,По пятой микрокоманде формируетсяадрес следующей команды, а по шестой - чтение команды иэ основной памяти (не показана) на регистр 1 команд и сброс триггеров 10-12,Блок 3 формирует начальный адресмикропрограммы, соответствующийвновь принятому коду операции, и циклработы устройства повторяется.Выполнение вычитания отличаетсяот выполнения сложения только первоймикрокомандой. В операции вычитанияпо первой микрокоманде значение второ,го операнда, определяемого полем А 2команды, передается в аккумулятор блока 8 в дополнительном коде, а в триггер 11 через элементы И 20 и ИЛИ 24записывается прямое значение...

Устройство для вычисления систем логических функций

Загрузка...

Номер патента: 1269146

Опубликовано: 07.11.1986

Авторы: Куклин, Павучук

МПК: G06F 17/16

Метки: вычисления, логических, систем, функций

...4 триггеры первой.и второй ступени блока 14 хра,нения номеров вычисляемых функций, регистры входных и выходных сигналов в блоке 1 ввода-вывода, регистр 2 но вых значений входных сигналов, регистр 3 новых значений выходных сигналов, регистр 4 старых значений входных сигналов, регистр 5 старых значений выходных сигналов, первый 30 6 и второй 7 блоки сумматоров по модулю два, регистры измененныхсостояний входных 10 и выходных 11 сигналов, устанавливается в единичное состояние триггер 18 признака Я . В начале каждого нового шага в регистре 3 новых значений выходных сигналов записаны значения выходных сигналов, соответствующиеокончанию предшествующего шага, 40а в регистре 4 старых значений входных сигналов и в регистре 5 старых значений...

Устройство для предварительной обработки операндов переменной длины

Загрузка...

Номер патента: 1269147

Опубликовано: 07.11.1986

Авторы: Запольский, Лопато, Мойса, Орлова, Подгорнов

МПК: G06F 13/10

Метки: длины, операндов, переменной, предварительной

...в группе, поступающим по входу 5, этот триггер сбрасывается, разрешая модификацию адресов байтов,Считанные иэ внешней памяти три старших байта второго слова записываются в три старших байта заданного в Микрокоманде двадцать первого слова, а младший третий байт записывается в двадцатое слово местной памяти на место третьего "чужого байта.В третьей микрокоманде считывания иэ внешней памяти запись в двадцать второе и двадцать первое слова памяти операндов производится аналогично. В двадцать третье слово записывается только три старших чужих байта, а третий младший байт записывается в третий байт двадцать второго слова местной памяти. Таким образом, первый операнд размещается в трех словах памяти операндов.При считывании...

Устройство для обработки данных сейсмических колебаний (его варианты)

Загрузка...

Номер патента: 1269149

Опубликовано: 07.11.1986

Авторы: Балюк, Каневский, Самофалова

МПК: G06F 17/00

Метки: варианты, данных, его, колебаний, сейсмических

...степени упорядоченности сейсмической записи; 57 -запись установленных начального иконечного значений временных интервалов в счетчиках 21 и 6 соответственно; 58 - ввод данных через коммутатор 3 в сейсмостанцию и их оцифровкаАЦП 3 59 - уменьшение содержимогосчетчиков 21 и 6 на единицу по синхроимпульсу, поступающему из коммутатора 3; 60 - проверка на нуль содержимого счетчика 21; 61 - установка триггера 10 при равенстве нулюсодержимого счетчика 21; 62 - установка триггера 8, если с выхода коммутатора поступает признак работы 40первого канала; 63 - запись информации в регистры 12-15 и одновременные сдвиги их содержимого, которыеосуществляются по синхроимпульсу, поступающему с выхода коммутатора 3; 4564 - подсчет числа импульсов совпадения...

Процессор программируемого контроллера

Загрузка...

Номер патента: 1269150

Опубликовано: 07.11.1986

Авторы: Андерсон, Катков, Хохлов

МПК: G06F 9/22

Метки: контроллера, программируемого, процессор

...состояние совпадает со значением, указанным на лестничной диаграмме, и имеется сигнал "Ответвление справа вниз , если,действительное состояние аргумента3не совпадает со значением, указаннымна лестничной диаграмме и отсутствует сигнал "Ответвление справа вниз ,то на выходе сумматора по модулю двапоявляется сигнал, увеличивающий на"1" через элементы ЗИ-ИЛИ 18 и 2 И-ИЛИ 150 Ь19 значение содержимого узла 17 подсчета числа ответвлений диаграммы,а значение сигнала Ответвление спра"ва вниз" запоминается в триггере 16.Когда значение содержимого узла17 подсчета числа ответвлений диаграммы становится отличным от исходного, то значение его выходного сигнала, а следовательно, и функции становится равным 0",При этом элементы ЗИ-ИЛИ 18 и2...

Устройство для решения дифференциальных уравнений

Загрузка...

Номер патента: 1269151

Опубликовано: 07.11.1986

Авторы: Кириллова, Петров, Степанов

МПК: G06F 17/13

Метки: дифференциальных, решения, уравнений

...задач с шагом и) из процессоров 5 -5 ц через блоки 3, -3 1 ,двунаправленной передачи данных последовательно передается в узел 21 памяти блока 2 управления, который через блоки 3-3 р,щ двунаправленной передачи данных последовательно пересылает значения на дополнительных границах в блоки 4, -4 ь конечнораэностных моделей, где осуществляется расчет поля итерационным мето 151 бдом по алгоритму, приведенному на фиг, 9. Результат расчета поля из процессоров 19 пересылается в блок 2 управления для вывода в блок 1,Формула из обретенияУстройстводля решения дифференциальных уравнений, содержащее ЗИ процессоров, где М - порядок локально-одномерной схемы, с первого по ЗИ-й блоки двунаправленной передачи данных первой группы, с второй по Ц.+1)-ю...

Двумерный линейный интерполятор

Загрузка...

Номер патента: 1269152

Опубликовано: 07.11.1986

Авторы: Захаренков, Козлов, Корнеев, Красных, Шумилин

МПК: G06F 17/17

Метки: двумерный, интерполятор, линейный

...сумматора подается уровень логического "0", на выходе трехвходового сумматора отбрасываются два младших разряда, т.е. происходит деление на 2 , в результате чего навыходе интерполятора в соответствиис выражением (5) получается значе-ние 2 . Так как в это время сигналС 4=1, значение Е записывается в регистр 4,В третьем такте сигнал С 4=0, чтозапрещает в дальнейшем запись врегистр 4, положительный фронт импульса С 2 снова устанавливает насчетчике 1 значение , а на счетчике 2 - значение 3 + 1. Так как вэтом такте сигнал СЗ=1, выбранноеиз блока 8 памяти значение Е;44 4записывается в регистр 3. В четвертомтакте положительный фронт импульсаС 1 устанавливает на счетчиках 1 и2 значения+ 1, 1 + 1, что приводит к извлечению из блока 8...

Система для контроля и управления

Загрузка...

Номер патента: 1269154

Опубликовано: 07.11.1986

Авторы: Павлов, Решетников, Суярко, Тимонькин, Ткаченко, Харченко

МПК: G05B 19/418, G06F 11/14

...М; режимы М, аналогичные режимам Мь, режимы М управляющие сигналы которых формируются в виде последовательности импульсов заданной длины. В этом45 случае единичный сигнал присутствует на выходе элемента ИЛИ 50 блока 3 коммутации.Кроме того, полное множество режимов. М = М .Ч М может быть разде 50 лено на несколько подмножеств в зависимости от того, какие сигналы блокировок (сигналы от каких датчиков объекта) необходимо учитывать перед началом функционирования и в ходе выдачи управляющих сигналов.В простейшем случае таких подмножеств может быть выделено,цва М 54и М , Множеству М соответствует единичный сигнал на выходе элемента ИЛИ 63, который разрешает пуск системы при отсутствии нулевого сигнала частичной блокировки с входа 19, а...

Параллельное устройство для вычисления двухмерной свертки

Загрузка...

Номер патента: 1269237

Опубликовано: 07.11.1986

Авторы: Выжиковска, Выжиковски, Каневский, Лозинский, Мичорек

МПК: G06F 17/17, H03H 17/06

Метки: вычисления, двухмерной, параллельное, свертки

...с нечетным индексом Я=п=й+1=Е+ (так как е=1), которые поступают с регистра сдвига, образованного буферными регистрами 3.13.К/2+1, Если же номер и столбца - четный, тогда в формировании у (ш.п) участвуют отсчеты входного массива, при= надлежащие столбцу с четным индексом Я(:(п=+Р+1=+2, которые поступают с регистра сдвига, образованного буфер 237 4ными регистрами 4.14.К/2+1, Вдальнейшем описание работы устройства ведется по тактам,Такт Я. В первый 8,1 и второй 9.регистры множителя поступают соответственно отсчеты х(ш+1,п) и х(ш,п)Такт Я+1. Множители х(ш+1,п) их(ш,п) с выходов регистра 8.1 и 9.1поступают на вторые входы умножителей 0,1 и 11. соответственно, напервые входы которых с выходов первого 12,1 и второго 13.1 регистровкоэффициента...

Устройство для цифровой фильтрации

Загрузка...

Номер патента: 1269238

Опубликовано: 07.11.1986

Авторы: Бочаров, Демков, Немшилов

МПК: G06F 17/17, H03H 17/06

Метки: фильтрации, цифровой

...значений Х (1-1)Г и С(1.) поступает н умцожитель 4, а результат пересылается в блок 5, где проиэводитгя гуммировацие с пре 11 ыдущцм произведением. После всщГОлнеццятактов и накапливающем сумматоре 5, Образуется сумГеа произведений 211(1)= 5 10 15 20 25 мереццого зцачецця ги 1 11 ала ца Ги Гходе кацала гнязц 7.; (входе устройства 13) г. иц 11 ертцрс 1 ваццым эцачецием преЛ- сказаццого сигцала 7.р(1). Результат сложеция Г 1 Х = 7. (1) -7, (1) (ОпГибкаГцифровой г.цс.темы ) через мультиплексор 10 постуГГает в умцожителг. 4, в котором производится умцожецие его ца коэАФиснсецт Калмаца К(1), поступающего цз блока регистров 1 через мультцп.1 ексор 9. Произведецие К(1.) Лчерез лемультиплекг.ор 12 поступает в сусматор 6, где осусяествляется его...

Сумматор

Загрузка...

Номер патента: 1270756

Опубликовано: 15.11.1986

Авторы: Дьяченко, Коваленко

МПК: G06F 7/50

Метки: сумматор

...в многоразрядных сумматорах. формула изобретения Сумматор, содержащий шесть МДП- транзисторов п-типа, шесть МДП-транзисторов р -типа и два элемента НЕ, причем затвор первого МДП-транзистора р -типа соединен с истоком вто" рого МДП-транзистора р -типа, с первым информационным входом сумматора и с входом первого элемента НЕ, выход которого соединен с затвором первого и с истоком второго МДП-транзисторов п-типа, вход второго элемента НЕ соединен со стоками первого и второго МДП-транзисторов р -типа, со стоками первого и второго МДП-транзисторов п-типа, с истоком 2, 5, 6 7 и 12 являются транзисторами-типа а остальные п-типа,элементы НЕ 13 и 14, первый информационный вход 15, вход переноса 16, 5 второй информационный вход 17, выход 18 суммы...

Устройство для суммирования двоичных чисел

Загрузка...

Номер патента: 1270757

Опубликовано: 15.11.1986

Авторы: Домбровский, Дуда, Немиш, Узлова

МПК: G06F 7/50

Метки: двоичных, суммирования, чисел

...15 ное, а число 4 положительное или отрицательное, то на выходе элемента И 5, а следовательно, и на выходах элементов ЗАПРЕТ 14, ИЛИ 10, 11, будут нулевые сигналы. При этом на выходе параллельного сумматора 2 будет результат суммирования числовой части числа 4 с числом 00. При поступлении сигнала на вход25 18 разрешения суммирования в накапливающем сумматоре 1 будет осуществляться суммирование числа В , хранящегося в накапливающем сумматоре 1, с числом, числовая часть которого сформирована на выходе параллельногоЗО сумматора 2, а знак тот же, что .и у числа 4 . При этом единичный сигнал на входе 24 переноса младшего разряда накапливающего сумматора 1 есть только в том случае, если на выходе 22 переноса накапливающего сумматора 1 и на...

Устройство для деления двоичных чисел

Загрузка...

Номер патента: 1270758

Опубликовано: 15.11.1986

Авторы: Еремеева, Черепов

МПК: G06F 7/52

Метки: двоичных, деления, чисел

...если на вход анализа элемента ИЛИ 29 поступает высокий уровень, т.е, если делимое не меньше делителя. В первом случае входной код делимого, а во втором - код разности делимого и делителя записывается в регистр 13 делимого. Если в некотором цикле деления делимое меньше делителя, то на вход анализа поступает низкий уровень, который запрещает прохождение сигнала Т на второй выхоц блока управления и разрешает его прохождение на выход элемента И 30, т. е, на выход блока управления, при этом производится один сдвиг влево в регистре 13 делимого.Управление количеством циклов депения производится счетчиком 21, перед началом деления, в который низким уровнем с выхода 1)-триггера 26 (до момента его включения) осуществляется ввод кода числа циклов...

Устройство переменного приоритета

Загрузка...

Номер патента: 1270759

Опубликовано: 15.11.1986

Автор: Самарский

МПК: G06F 9/48

Метки: переменного, приоритета

...9 микропрограммы, включающее регистр адреса микрокомандыи память микрокоманд, дешифратор 10кода операции, дешифратор 11 кодаусловий, генератор 12, блок 13 проверки условий, представляющий собойкомбинацию иэ элементов И, ИЛИ, НЕ,а также входы-выходы блока: выход14 на регистр 1, выход 15 на счетчик 2, вход 16 от блока 3; выход 17на регистр 4; вход 18 от блока 5;выход 19 на регистр 1; вход 20 оттриггера 7; выход 21 на счетчик 2,Устройство работает следующимобразом,В регистр 1 программно заноситсякод, соответствующий номеру разрядарегистра 4 и сигналу прерывания,имеющему в данный момент высший прио" ритет, регистр 4 и счетчик 2 устанавливаются в 0. Одновременно в триггер 7 заносится код "0" или "1". При коде "0" работа...

Сигнатурный анализатор

Загрузка...

Номер патента: 1270760

Опубликовано: 15.11.1986

Авторы: Борщевич, Жданов, Клисторин, Сидоренко

МПК: G06F 11/25

Метки: анализатор, сигнатурный

...5 сигнатур запрещено, В указанномрежиме работа анализатора совпадаетс работой известного сигнатурногоанализатора, что обеспечивает, например, применимость таблиц сигнатур,полученных при помощи известного анализатора для работы с предлагаемыманализатором без переформированияэтих таблиц. Кроме того, режим может использоваться тогда, когдаимпульсное поведение анализируемогосигнала 26 в межтактовом интерваленосит неустойчивый характер, не влияет на поведение элементов контролируемого дискретного объекта и должноигнорироваться,В режиме чИмпульсчая сигнатурачсигнал логического нуля поступаетчерез вход 14 анализатора на первыйвход второго элемента И 10 запрещаяпрохождение анализируемого сигнала26 с информационного входа 7 анализатора...

Устройство для обработки диагностических сигналов

Загрузка...

Номер патента: 1270761

Опубликовано: 15.11.1986

Авторы: Городецкий, Кривуля, Немченко, Тыдыков

МПК: G06F 11/22

Метки: диагностических, сигналов

...блоке выделения признака неисправности (Фиг. 2) элемент 11 задержки обеспечивает задержку, равную временному интервалу между двумя тестовыми наборами каждой пары .Поскольку вход каждого такого элемента подключен к одному из выходов диагностируемой системы, реакции этого выхода ца пару тестовых наборов од 30 новременно поступят на входы элемента 12 сложения по модулю 2,на инверсном выходе которого образуется логическая 1 при отсутствии переключения на выходе диагностируемой системы на данпой паре тестовых наборов. 5,35 и логический 0 - при наличии такого переключения, Если в исправной диагностцруемой системе на данном ее выходе при подаче пары тестовыхнаборов имеется переключение, то40 на вход элемента И 13 из блока 5 памяти эталонных...

Устройство для вывода информации

Загрузка...

Номер патента: 1270762

Опубликовано: 15.11.1986

Авторы: Кучеренко, Ценных

МПК: G06F 13/00

Метки: вывода, информации

...сигналу.По окончании последнего импульса25 формирователя 12 и сигнала "Вывод"устройство переходит в исходное состояние.Для нормального Функционированияустройства сигнал "Вывод" должен3 О быть длительностью не менее двух периодов частоты разрядных сигналов,в противном случае возможен вывод невсех разрядов информации,Код знака ныводится аналогично разряду числовой информации. При использовании устройства для вывода такой информации, код запятой у которой выводится в отдельном такте, а синхросигналы представлены число-импульсным кодом, необходимо обеспечить подачу на входы элеменИ 1 т тон И 8 и 9 сигнала логического 0 В этом случае код запятой будет выводиться аналогично разряду числовой информации.Преобразователь кода 10 (фиг. 2)...

Устройство для исследования графов

Загрузка...

Номер патента: 1270763

Опубликовано: 15.11.1986

Авторы: Головин, Змачинский, Липницкий, Лопатов, Никонов, Ранчинский, Черников, Шпаковский

МПК: G06F 15/173

Метки: графов, исследования

...триггера 59 единица с входа 33появится на выходе либо первого 58, 1 Олибо второго элемента И 63. Если навходе 33 будет О, то в формированиисостояния выхода 34 принимает участиевход 43 через элемент ИЛИ 56, Рассмотрим описанный процесс для (6 +1)- 15го узла связи 1-го столбца. В этомслучае на первом входе 33 будет 1,а на втором - 0 (линии 16 и 17).Тогда на выходе с номером (2 М +1)появится 1, а на выходе 23 с номером 20(З( +2) - 0 (линии 18 и 19) . В случае1 через элемент ИЛИ 50 в счетчик 51добавляется 1 и производится чтениеследующей исходящей связи из запоминающего устройства 49 на выходы 22, 25В то же время через элемент ИЛИ 11на вход 28 подается 1, которая сбросит в О триггеры 59 и 62 (линии 20, 11и 12) и разрешит запись...

Устройство для определения выборочной медианы

Загрузка...

Номер патента: 1270764

Опубликовано: 15.11.1986

Авторы: Борисов, Толпарев, Хохлачев

МПК: G06F 17/18

Метки: выборочной, медианы

...до тех пор гока на счетчике 40не будет записано число п,Результаты сравнения считываютсяподачей импульса с выхода формирователя 7, в котором формированиепроизводится по переднему фронтуимпульса, поцаваемого с выхода дешифратора 16 через элемент ИЛИ 12. Еслиранг т совпадает с рангом медианы2то блок 61 сравнения вырабатываетимпульс, которьгй подается на входыгруппы ключей 48 блока 2 измерениявременных интервалов, из которыхбудет открыт только ключ 48-1, таккак на другой его вход будет поданположительный потенциал, В результате двоичный код, соответствующийвременному интервалу, будет подаваться с выходов счетчика 49-1через открытый ключ 48-1, элементИЛИ 46 в регистр 47, где будут храниться медианы временных интерваловг , ,...

Статистический анализатор

Загрузка...

Номер патента: 1270765

Опубликовано: 15.11.1986

Авторы: Вердиев, Мякочин, Тургиев, Шейтман

МПК: G06F 17/18

Метки: анализатор, статистический

...и через элементы ИЛИ 11, И 17 и ИЛИ 13 вновь производит запуск 4 О АЦП 1. Затем описанный процесс повторяется до тех пор, пока на входе Вв/Выв находится вывший потенциал (логическая 1), Пррропределении интегрального закона распределения 45 (иа входе И/Д - логическая 1) не только первый запуск АЦП 1, а все последующие происходят под действием сигнала переноса Р с выхода второго счетчика б, а запуски распределителя 50 3 сигналов происходят под действием импульса конца преобразования (КП) с выхода АЦП 1 и а 4 с выхоДа распРеделителя 3 сигналов. Первый Р после обнуления ОЗУ 4 запускает АЦП 1 по 55 цепи: И 18 и ИЛИ 13. Код с выхода АЦП 1 посредством сигнала КП с выхода АЦП 1 заносится во второй счетчик 6 и тем же сигналом КП по цепи...

Устройство для аппаратурной трансляции языков программирования

Загрузка...

Номер патента: 1270766

Опубликовано: 15.11.1986

Авторы: Мельников, Неклюдов

МПК: G06F 17/27, G06F 9/44

Метки: аппаратурной, программирования, трансляции, языков

...с выходов элементов группы 49 поступают на вход элемента И-ЯЕ 51 (фиг.5), На выходе элемента И-НЕ 51 появляется уровень логического нуля, который приходит на вход элемента И 52, Импульс с выхода регистра 41 (фиг.З) поступает на вход элемента И 52 (фиг.5) и через элемент ИЛИ 11 (фиг.1) - на вход установки в нулевое состояние регистра 6 выдачи. Так как на первом входеэлемента И 52 (фиг,5) находится уровень логического нуля, то изменений состояния в блоке 5 (фиг.1) не произойдет.При неправильной работе узлов 45 памяти (фиг.5) проверка на четность выполнена не будет (хотя бы по одному из слогов) и на выходе элемента И-НЕ 51 появится единичный сигнал.В этом случае импульс с выхода регистра 41 (фиг,З) пройдет через элемент И 52 (фиг.5)....

Устройство для возведения в квадрат -разрядных двоичных чисел

Загрузка...

Номер патента: 1270769

Опубликовано: 15.11.1986

Авторы: Джирквелишвили, Евдокимов, Плющ, Стеканов

МПК: G06F 7/552

Метки: возведения, двоичных, квадрат, разрядных, чисел

...результата снимается с выхода 18 устройства, и так какпри возведении в квадрат знак числа.всегда положительный, то выход 19устройства, с которого снимается;значение знакового разряда резульгата, соединяется с нулевой шиной устройства. Выходы 13 и 14 устройства, с которых снимается значение младших разрядов результата, из-за простоты получения значений этих результатов соединены соответственно с нулевой шиной устройства с входом устройства на который поступает значение младшего разряда. При поступлении, например, на входы 16, 1-4 устройства дополнительного кода Х - 0,1100 положительного числа Х = 12, на выходах 19 и 18, 8-14 устройства по окончании переходных процессовфв схеме устанавливается значение кода у - 01001000 . -...

Устройство для вычисления показателя экспоненциальной функции

Загрузка...

Номер патента: 1270770

Опубликовано: 15.11.1986

Автор: Баранов

МПК: G06F 7/556, G06G 7/24

Метки: вычисления, показателя, функции, экспоненциальной

...на информационном входе 30 устройства. Поэтому очередной импульс на выходе делителя 18 частоты сформируется после окон чания действия импульса на выходе преобразователя 9 аналог-длительность импульса. Выходной импульс делителя 18 частоты через элемент ИЛИ 20 вновь запускает преобразователь 9 аналог- длительность импульса, который вновь Формирует импульсный сигнал, длительность которого пропорциональна текущему значению напряжения на информационном входе 30 устройства, На пер- вый вход сумматора 16 через элемент И 21 вновь поступает пачка импульсов первого разряда распределителя 34 импульсов блока 29 управления, количество импульсов в которой пропорционально длительности выходного импульса преобразователя 9 аналог-длительность импульса,...

Генератор случайных последовательностей

Загрузка...

Номер патента: 1270771

Опубликовано: 15.11.1986

Автор: Карасов

МПК: G06F 7/58

Метки: генератор, последовательностей, случайных

...к работе второй стробированный шифратор 12, ко торый срабатывает аналогично описанному после второго тактового импульса генератора. 7, Вследствие этогово второминдикаторе 14 индицируетсячисло, "выпавшее" вторым. Далее про цесс продолжается до окончания циклаФормирования случайной перестановки,В конце цикла сигналом с последнего выхода регистра 11 сдвига оста 1270771навливается генератор 7 тактовых импульсов и сбрасывается вероятностный (1,К)-полюсник 1, устанавливаются в исходное состояние все триггеры 4 и регистр 11 сдвига. 5Очередной цикл начинается по истечении задержки времени элемента 9 подачей сигнала на второй вход элемента ИЛИ б.Блок автоматической идентификации заданных перестановок работает следующим образом. Номера...