G06F — Обработка цифровых данных с помощью электрических устройств
Распределитель импульсов
Номер патента: 1241220
Опубликовано: 30.06.1986
Автор: Чистяков
МПК: G06F 1/04
Метки: импульсов, распределитель
...состояние счетчика б, и очередной тактовый импульс проходит .по этому дешифрированному каналу на выход 20, по окончании выдачи которого сбдержимое счетчика 6 увеличивается на единицу. Каналы, в которых присутствуют нулевые уровни выходов регистра 8, олокируются.Дальнейшее обслуживание каналов аналогично обслуживанию начального . канала. После обслуживания очередно1241220 го канала содержимое счетчика 6 каждый раз увеличивается на единицу. Придостижени счетчиком 6 кода, равногокоду группы 18, на выходе блока 10сравнения появляется единичный уровень, кОторый поступает на второйвход элемента И-НЕ 14 Дешифратор 7дешифрирует код счетчика 6, соответствующий последнему обслуживаемому каналу,и очередной тактовыйимпульс про Оходит по...
Устройство для вывода информации
Номер патента: 1241221
Опубликовано: 30.06.1986
МПК: G06F 3/00
Метки: вывода, информации
...включается генератор 7 импульсов. Одновременно начинают считать счетчики 1 группы, а также счетчики 3 и 8. Перенос показаний в регистр 4 происходит в момент переполнения того из счетчиков 1, которыйподключен коммутатором 2 к входу "Перенос" регистра 4. Так как счетчик 30 3 - вычитающий, в регистр 4 поступает число, записанное в том счетчике 1 группы, который .подключен к выходу коммутатора 2, При переполнении счетчика 3 указанное число переходит врегистр 5 и высвечивается на одном из индикаторов 10 группы до следующего переполнения (перехода из "0" в "9") счетчика 3. В регистр 5 при каждом переполнении счетчика 3 поступает новая цифра от одного из счетчиков 1. г 2Одновременно счетчик 8 переключае индикаторы 10 группы.Исключение блока...
Устройство для ввода информации
Номер патента: 1241222
Опубликовано: 30.06.1986
Авторы: Балабанов, Букреев, Гончаров, Самородов, Хабаров
МПК: G06F 3/02
Метки: ввода, информации
...кодов клавиатур и далее проходит через элемент ИЛИ 10 навход П триггера 14, обеспечивая установку его в единичное состояние первым поступавшим из устройства считывания информации (например, ЭВМ) навход синхронизации С тактовым импульсом. Сфсрмированный при этом на выходе триггера 16 сигнал записи кодапоступает на вход элемента И 13, навтором ьходе которого также присутствует сигнал с выхода элемента ИЛИ 4,с выхода элемента И 13 проходит навход синхронизации С регистра 3,обеспечивая запись в него двоично-десятичного кода оценки фактора с выходов шифратора 2 и номера факторас выходов счетчика 8, и по окончаниизаписи увеличивает содержимое счетчика 8 на единицу, автоматически устанавливая для оценки номер следующегоФактораСигнап с прямого...
Клавиша
Номер патента: 1241223
Опубликовано: 30.06.1986
Автор: Чурляев
МПК: G06F 3/023
Метки: клавиша
...устройство пример реали З 5 зации; на фиг. 4 - клавиша, пример конструктивной реализации.В клавише по фиг. 4 упругая мембрана 1 прямоугольной формы закреплена в пазах корпуса 2. В центре мемб раны закреплен толкатель 6, связывающий ее со штоком и проходящий через отверстие диафрагмы 5 корпуса. Толка- тель выполнен с опорным элементом 7, установленным в направляющих пазах 8 45 штока. Между диафрагмой корпуса и клавишной головкой установлен меха низм 3 возврата, К выступу 12 в нижней части корпуса крепится доньпнко корпуса, в котором на выступах устанавливается датчик 9 положения.Клавиша работает следующим образом.При нажатии на клавишную головку 4 начинает сжиматься механизм 3 возврата В точке Ь опорный элемент 7 толкателя 6...
Устройство связи для вычислительной системы
Номер патента: 1241224
Опубликовано: 30.06.1986
Автор: Меркуль
МПК: G06F 13/00
Метки: вычислительной, связи, системы
...однако на входе 5 преобразователя 18 нулевой сигнал запрещаетпередачу информации в ЭВМ 3, так какадрес адаптера, установленный на регистре 9, не сравнился на блоке 12сравнения с адресом абонента на выходах блока 13 задания адреса, т.е.ответное слово в системе не предназначено для данной ЭВМ 3.Набор 17 соответствует команде"Занято 1, однако ЭВМ 3 не может принять ответного спова, так как находится в состоянии "Занято" (нулевойсигнал на входе 6 преобразователя18) .Набор 18 соответствует команде"Недействительный адрес", однако адрес адаптера не определен (нулевойкод на входе 5 преобразователя 18).Рассмотрим наборы таблицы, прикоторых осуществляется однократныйобмен информациеи между ЭВМ 3 и системой (наборы 1,8,9,11 и 13).Набор 1...
Устройство для определения параметров импульсных сигналов
Номер патента: 1241225
Опубликовано: 30.06.1986
МПК: G06F 11/28
Метки: импульсных, параметров, сигналов
...этом режим регистрации заканчивается и начинается обработка,В режиме обработки блок 1 под управлением генератора б тактовых импульсов выдает в начале каждого ма 4 Эшинного цикла на шину 8 данных кодсостояния, который фиксируется в регистре 9 состояний по входу выборкис помощью генератора б тактовых импульсов, В начале обработки блок 1Явыдает на адресные входы постоянногозапоминающего блока 2 нулевой адрес,так как в режиме регистрации счетчиккоманд блока 1 был установлен в нуле"все состояние, В постоянном запомина 124122формирует регистр 9 состояний. Этотсигнал поступает через элемент ИЛИ 10на вход выборки оперативного запоминающего блока 3 и через элемент ИЛИ 11на счетный вход счетчика 13 адреса,который переключается по спаду...
Многофункциональный логический элемент
Номер патента: 1241226
Опубликовано: 30.06.1986
Авторы: Быков, Володарский, Медведев
МПК: G06F 7/00, H03K 19/23
Метки: логический, многофункциональный, элемент
...И 2 через восьмой ключевой элемент 12, выход третьего эле- фмента И 3 соединен с четвертым выходом 21 устройства через девятый клю",.чевой элемент 13, а выход элементаИЛИ 4 подключен к пятому выходу 22устройства через десятый ключевойэлемент 14.Управляющие входы 23 ключевых элементов соединены с соответствующимиуправляющими входами устройства,Многофункциональный логический . 50элемент работает следующим образом. Под действием управляющих сигналов, подаваемых на входы 23 управле. ния, ключевые элементы переключают информационные входы, а также выходы логических элементов, настраивая многофункциональный логический элемент на выполнение той или иной логической функции.Примеры выполнения некоторых логических функций представлены в таблице...
Устройство определения локальных экстремумов функции
Номер патента: 1241227
Опубликовано: 30.06.1986
Авторы: Буткин, Маханек, Ярусов
МПК: G06F 7/04
Метки: локальных, функции, экстремумов
...переполнения с выходасчетчика 4, задержанный элементом 9задержки на величину, достаточнуюдля окончания анализа в блоках3, и .2 , устанавливает триггеры 14, -г14 н 191 - 19 в нулевое состояние,начинается анализ следующего значения выборки функции. Формула изобретения Устройство для определения локальных экстремумов функции, содержащее буферные регистры последующего, текущего и предьдущего значений функции, первый и второй блоки сравнения, первый регистр экстремума, счетчик адреса экстремума и управляющий счетчик, причем информационный вход устройства соединен с информационным входом буферного регистра последующего значения функции, выход которого соединен с первым входом первого блока сравнения и с информационным входом буферного...
Устройство для упорядочивания чисел
Номер патента: 1241228
Опубликовано: 30.06.1986
Авторы: Анисимов, Самойленко
МПК: G06F 7/06
Метки: упорядочивания, чисел
...через элементы ЗАПРЕТ 54, И 55 и ИЛИ 52 прохождение остальных "1", на выходы блока 33 и разрешает прохождение 1 на 3 - й выход блока. 33тт тт 35 через элементы И 53 и И 49. Если на 1-и информационном входе ттОтт, он через элементы ЗАПРЕТ 54, ИЛИ 52, И 55 разрешает прохождение на выход блока 33 только следующей х-й 1 . Триггерн тт тт4 О 51 служит для запрещения появления "1" на 3 -м выходе блока 33 на остальных итактах данной серии тактовых импульсов. Таким образом, если на 1-м информационном входетт 45 она будет на 3-м выходе блока 33 до )-го такта, причем на остальных (1 - 1)-х выходах будут "О". На 1-м такте на инверсном выходе триггера 51,1 устанавливается "О", который поступает на элемент И.49.1, запрещая прохождение 1-й тт 1...
Устройство для вычисления -функции
Номер патента: 1241229
Опубликовано: 30.06.1986
МПК: G06F 7/38
Метки: вычисления, функции
...из сумм: 1 од(х) од(х+с) , хО ( 1) 1 о 8 ход(х+1 с), х0 и х1,-2,41229 4который устанавливает триггер 22, внулевое состояние и останавливаетработу генератора 23. Этот сигналподается также на тактирующий входсумматора-вычитателя 8. При этомв сумматоре-вычитателе 8 вычитаетсясумма(1 одГ(х)+О. Затем в преобразователе 9 вычисляется значение экспоненты и результат передается О на выход устройства.Если аргумент х2, то Г (х) вычисляется следуюшим образом: Г=(х(х хГ(х 1=5 - ЕР 1 О (-) ".1 О ХРО Г(ХВ этом случае начальный процессаналогичен процессу, когда аргументположительное целое число, до техпор, пака в сумматоре 2 не останется20 значение (1,2). При этом дешифратор33 Формирует управляющий сигнал,который останавливает работу генератора 23 и...
Арифметическое устройство с фиксированной точкой
Номер патента: 1241230
Опубликовано: 30.06.1986
МПК: G06F 7/38
Метки: арифметическое, точкой, фиксированной
...на второй (Р 2(4/34 регистр 2, а разряды (32/63) второго операнда записываются на четвертый (Р 4(0/31 регистр 4. Кроме того, разряды(60/63) второго операнда, которые являются кодом знака десятичного числа, поступают на дешифратор 20 знака (ДЗ), после чего происходит запись знака с дешифратора 20 знака (ДЗ) на регистр 21 знака (РЗН),Далее информация с второго Р 2(0/34 регистра 2 поступает на выход коммутатора 18, а затемна выход блока 8. В конце первого такта информация с блока 8 записывается на шестой (Рб) (О/31 регистр б, аинформация с четвертого (Р 4(0/31регистра 4 заносится на седьмой(Р 7(0/31 регистр 7. Один разрядчетвертого (Р 4(27 регистра 4, который представляет собой младший битмладшей десятичной цифры и...
Устройство для вычисления обратной величины
Номер патента: 1241231
Опубликовано: 30.06.1986
Авторы: Золотовский, Коробков
МПК: G06F 7/49
Метки: величины, вычисления, обратной
...старший разряд не ранен нулю, 4 Отриггер 14 по сигналу с входа 16 переходит в единичное состояние и сигнал появляется на выходе схемы 15совпадения, По этому сигналу содержимое регистров 1 и 13 сдвигается на 45два разряда в сторону младших разрядов, т,е., восстанавливается состояние на начало шага, Одновременно величина с. выхода сумматора 11 склады:вается с содержимым сумматора 3 и,сумматор 11, а также элементы задерж Оки обнуляются (шина сброса в нуль непоказана). Далее первые такты шагаповторяются. И так до тех пор, покастарший разряд не станет равным нулю,Это свидетельствует о том, что теку чщии разряд результата найден лравильно, Соответственно триггер 14 по сигналу с входа 16 устанавливается в нулевое состояние и сигнал на...
Устройство для подсчета числа нулей в двоичном коде
Номер патента: 1241232
Опубликовано: 30.06.1986
Авторы: Сахаров, Тихановский
МПК: G06F 7/50
Метки: «нулей», двоичном, коде, подсчета, числа
...(ш+1)-входового элемента И 29,. закрытого низким уровнем потенциапа с прямого выхода триггера 33.3 241Одновременно тактовьп 1 импульс поступает на вход 26 узла 24 задержки, устанавливает в нулевое состояние триггер 36 и проходит на вход элемента 34 задержки. По истечении времени задержкиТ = (в+1)т,3где 1 - время задержки электрическа ОЬго импульса в элементахИ/ИЛИ,импульс, пройдя через открытый высоким уровнем потенциала с инверсноговыхода триггера 36 элемент И 34, поступает на выход 28 узла 14 задержки.Тем самым элементы И 11 группы подготовлены к приему информации сосчетчика 8. Таким образом, следующееслово, записанное в счетчике 8, пос- отупает в триггеры 16 на место предыдущего,Допустим, что это слово имеетединицу во втором разряде,...
Двоично-десятичный сумматор
Номер патента: 1241233
Опубликовано: 30.06.1986
Авторы: Запольский, Каленчиц, Мойса, Подгорнов
МПК: G06F 7/50
Метки: двоично-десятичный, сумматор
...на сумматоре 2 как дополнение, которое получается уже с избытком "6". Поэтому добавления "6" к вто - рому операнду не производится, т,е, через коммутатор .5 передается второй241233 ъ 5 О 5 20 25 30 35 40 45 50 55 операнд с входа 10 по отсутствии управляющего сигнала на входе 16, После двоичной операции вычитания, как и при десятичном сложении, если не возник перенбс из данной тетрады, от результата вычитается "6" (добавляется "О") с разрывом переносов между тетрадами (за результат принимается значение на выходе сумматоре 3). В противном случае за результат принимается значение на выходе сумматора 2,При выполнении операции двоичного суммирования на входе 15 отсутствует управляющий сигнал, поэтому при получении результатов этой операции...
Вычислительное устройство
Номер патента: 1241234
Опубликовано: 30.06.1986
Авторы: Ковалев, Сурженко, Чернов
МПК: G06F 7/52
Метки: вычислительное
...выполнении четырехместногоумножения в четвертом такте произведения аЬ и сй через элементы ИЛИ .5 и 6 записываются в регистры 8 и 9.В пятом такте происходит суммирование операндов аЬ+сд и аЬ-сд. Результаты суммирования подаются напервый и второй адресные входы блока19 памяти. В шестом такте происходитобращение к блоку 19 памяти, В седь(аЬ+сс 1) (аЬ-сй)мом такте операнды ---- и4 4с первого и второго выходов блока 19памяти поступают на сумматор 16, свыхода которого через элементы И 20и ИЛИ 7 произведение аЬсй поступаетна выход 22 устройства,При необходимости, можно увеличить количество сомножителей. Дляэтого в четвертом такте на входы 3и 4 устройства подаютсясомножителие,Й, которые по сигналам, приходящимс входов 25 и 26...
Устройство для деления десятичных чисел
Номер патента: 1241235
Опубликовано: 30.06.1986
Автор: Шостак
МПК: G06F 7/52
Метки: деления, десятичных, чисел
...выполнения трех операций удвоения на первом, втором и третьем узлах 31 - 31 удвоения. По управлению сигналом, образованным на выходах 29 первой группы блока 12, коммутатор 11 выбирает в качестве очередного остатка результат одного из вычитателей 1-8 или результат сумматора 9, или содержимое регистра 13 делимого. Каждый разряд коммутатора 11 может быть реализован на одном логическом элементе 2 И 10 ИЛИ.Блок 12 по знакам вычисленных в устройстве разностей формирует на своих выходах 30 одну десятичную1241235 цифру частного, а также управляет го, представленной в коде 8421; Р3 выборкой через коммутатор 11 той значение энако:вого разряда вычитатеразности, которая должна быть исполь - ля или сумматора с порядковым номезована в следующем...
Вычислительное устройство
Номер патента: 1241236
Опубликовано: 30.06.1986
Автор: Партала
МПК: G06F 7/544
Метки: вычислительное
...прочесть как 46,64,или 2985 в зависимости от учета запятой перед дробной частью. Действительно, 46664= "(24 ЕАВа а 2985 можно считать первым приближением к модулю 3022,865.На первый умножитель 2 подаются числа А=24 и а=:31. Их произведение 744 в двоичном коде выглядит как 001011,101000. Если взять старшие 6 разрядов то 001011=11. На второй умножитель 3 подаются числа В=40 и Ь=25. Их произведение равно тысяче в двоичном 12-разрядном коде 00111.101000, Старшие разряды 00111=15. Итого А а + В Ь .= 11 + 15 = 26,На третий умножитель 4 подается с группы 7 элементов НЕ инверсия от старших разрядов блока 1 памяти. Инверсия от 46 = 101110 представляет собой число 17.Рассмотрим устройства поэтапно.На первомтора 5 находтак как на в. эа работы блока...
Устройство для логарифмирования двоичных чисел
Номер патента: 1241237
Опубликовано: 30.06.1986
Автор: Миронов
МПК: G06F 7/556
Метки: двоичных, логарифмирования, чисел
...У = ---2 является содержимое (Ь.2) старших разрядов (01 а,а а) числа Х,Х+оХ = 0.1 а,а, Х = 0а а Значение величины 1,Х - Х ) прио Для дополнительного кода представления двоичных чисел величина - Д Химеет вид 1237 4где (01 а,а а ) - старшие разрядычисла Х;(Ь с с с ) - младшие разряды1 г1 В,.Р.числа Х .Тогда опорное значение ар гументаХ имеет в идоХ = 01 а а а 1000 (5)о т г иИз представлений чисел Х; Хо в соответствии с (4) и (5) видно, что содержимое .разрядов (а,а а) является адресом для выборки величины2 о = 1 п Х из блока 3 памятиНаходят величину прямое и инверсное значение ЬЬ и содержимое остальных младших разрядовчисла Х а само чис - ло Ы стало (и+1)-разрядным.Находят величину (Х - Хо) при Х ХИз выражения (7) и (8) видно, что...
Генератор случайного напряжения
Номер патента: 1241238
Опубликовано: 30.06.1986
Авторы: Колобаев, Корявов, Крюков, Куликов
МПК: G06F 7/58
Метки: генератор, случайного
...20 (фиг,2 е); открывая по вторым входам элементы И 23 и 26 и закрывая эле вменты И 24 и 25, Триггер 21 переходит в единичное состояние (фиг.2 ж), сигнал с триггера, поступая на пер вый управляющий вход переключения. коэффициента усиления усилителя 2, уменьшает его коэффициент усиления в число раз равное отношению амплитуд треугольных напряжений в течение вто рого и первого эталонных интервалов времени, соответственно уменьшается крутизна треугольного напряжения (фиг.2 и, участок 46)1238пульс с выхода первого компараторатакже обнуляет триггер 22, прекращаядействие формирователя 36. Далееидет процесс формирования треугольного напряжения на выходе интегратора с полной амплитудой при поочередном срабатывании первого 5 и второго6...
Стохастический преобразователь
Номер патента: 1241239
Опубликовано: 30.06.1986
Автор: Прихоженко
Метки: стохастический
...2. Логическая единица с прямого выхода элемента ИЛИ-НЕ 26 поступает на вход элемента И 15, поэтому тактовый импульс с генератора 17 проходит на вход записи Н блока 4 памяти и происходит запись числа с регистра 2 по адресу с генератора 10 случайных чисел, В конце такта информация с регистра 1 переписывается в регистр 2, а счетчик 18 переводится тактовым импульсом в состояние "11", что соответствует третьему такту.В третьем такте на входах элемента ИЛИ-НЕ 27 присутствуют "0", поэтому элемент И 22 открыт, а элемент И 23 закрыт, значит к адреснымвходам блока 4 подключаются выходысчетчика 9. На третьем выходе дешифратора 19 присутствует "1", поэтому на прямом выходе элемента ИЛИНЕ 26 также "1", которая открывает элемент И 15 для прохождения...
Устройство для деления чисел в интервально-модулярном коде
Номер патента: 1241240
Опубликовано: 30.06.1986
Автор: Коляда
МПК: G06F 7/72
Метки: деления, интервально-модулярном, коде, чисел
...соответственно,На каждом такте работы устройствапо сигналу, подаваемому на тактовыйвход 1 устройства, содержимое. счетчика 6 увеличивается на единицу, асодержимое регистра 7 сдвигается наодин бит вправо при этом выдвинутоезначение о нулевого разряда подаетося на вход обнуления счетчика 6, ус-танавливая его в нулевое состояние,если б :=1. В первый раз это произойдет на (Т+4)-м такте.з 1241держки. Если Б=1 (АВ), то на выходе элемента И 18 и соответственнона выходе 22 устройства по входнымвеличинам б, =1 и Б =1, поступающимсоответственно на первый и второй5входы с выходов первого разряда сдвигового регистра 7 и Формирователя 8знака числа соответственно, формируется единичный сигнал, указывающийна то, что процесс деления чисел А и 0В...
Микропрограммное устройство управления
Номер патента: 1241241
Опубликовано: 30.06.1986
МПК: G06F 9/22
Метки: микропрограммное
...импульсом 20 производится сдвиг сдвигового регистра 4 и сигнал 22 принимает нулевое значение, Управляемый генератор 8 вырабатывает импульсы 20 с максимальной частотой до тех пор, пока восемнадцатый разряд поля управления не поступит на выход сдвига сдвигового регистра 4. Сигнал 22 аналогично принимает единичное значение, в результате чего вырабатывается сигнал 26,После отработки последнего третьего микроприказа содержимое сдвигового регистра 4 оказывается равным нулю. Поэтому при дальнейшем поступлении импульсов 20 сигнал 22 единичного значения не принимаег.Счетчик 5 переполняется и сигналом 21 в регистр 3, сдвиговый регистр 4 и счетчик 9 записываются поля микрокоманды Г 12, а в регистр 15 адреса записывается сформированный адрес АЗ...
Устройство для формирования сигнала прерывания
Номер патента: 1241242
Опубликовано: 30.06.1986
Автор: Кулаков
МПК: G06F 9/48
Метки: прерывания, сигнала, формирования
...15сдвига выполняет генератор 11 импульсов.В блоке 14 памяти значение запроса записывается с выхода триггера13, что обеспечивает использованиезначение запроса в следующие перио- . 20ды проверки,После четырех операций обращенияк блоку 14 памяти в регистре 15 сдвига имеют трехразрядное слово, содержащее значение за три предыдущих 25периода проверки, Информация с выхода регистра 15 сдвига параллельным трехразрядным кодом поступаетна дешифратор 20 и мажоритарный элемент 21, 30С выхода мажоритарного элемента21 сигнал поступает на второй входэлемента 22 сложения по модулю два.Элемент 22 сложения по модулю двасравнивает состояние триггера 13,равное текущему значению запроса, ссигналом с выхода мажоритарного элемента 21 и Формирует на...
Трехканальное устройство для мажоритарного выбора асинхронных сигналов
Номер патента: 1241243
Опубликовано: 30.06.1986
Авторы: Евсеев, Еременко, Ефременко, Ойкин
МПК: G06F 11/18, H05K 10/00
Метки: асинхронных, выбора, мажоритарного, сигналов, трехканальное
...устройства формируется импульс, совпадающий по переднему фронту с выходными сигналами. По окончании входного сигнала устройство находится в исходном состоянии.Вариант второй, Сигналы трех источников совпадают частично (фиг 2,11),Сигналы, поступившимипервыми,например первого 1 и третьего 3 источников (фиг,2, 11 а,в) устанавливают в единичное состояние первыеКБ-триггеры 4,2 и 6 первогои третьего каналов (фиг.2, 11,г,е), Высокиепотенциалы их прямых выходов откры-.вают первый элемент И 12 и импульсс его выхода устанавливает в нулевоеположение второй КБ-триггер 8 второго канала (фиг2, 11 с); высокийпотенциал с прямого выхода которогочерез элемент ИЛИ 16 поступает навыход устройства (фиг,2,11 л) и наэлемент 17 задержки,Импульс с выхода...
Мультимикропрограммная управляющая система
Номер патента: 1241244
Опубликовано: 30.06.1986
Авторы: Благодарный, Дашковский, Калъченко, Тимонькин, Ткаченко, Харченко, Чигрин
МПК: G06F 11/26
Метки: мультимикропрограммная, управляющая
...микерокоманд микропрограмм, реализуемых . блоками 3 .1 - 3 .К МПУ. Регистр 13 служит для запоминания информации о состоянии каждого блока З.М МПУ нижнего уровня. Счетчик 14 участвует в организации выбора блока З.М МПУ для контроля. Эту же функцию выполняют элементы И группы 30.1 - ЗО.К элементов И, элемент ИЛИ-НЕ 36 и дешиф- ратор 19.Счетчик 15 задает время контроля (в исходном состоянии в нем записан25нулевойкод)Время контроля каждого блока МПУ определяется частотой следования синхроимпульсов с и кодом переполнения счетчика 15. При достижении со- .3 О держимым счетчика 5 этого кода на его выходе появляется сигнал переполнения. При этом контроль блока З.М МПУ 35прекращается и осуществляется переход к контролю блока 3.(М+1) МПУ.,Триггер...
Устройство для сопряжения многопроцессорной вычислительной системы с внешними устройствами
Номер патента: 1241245
Опубликовано: 30.06.1986
Авторы: Аграновский, Бабенко, Николаев, Омаров, Тищенко
МПК: G06F 13/00
Метки: внешними, вычислительной, многопроцессорной, системы, сопряжения, устройствами
...эле"ментов 2 может осуществляться как пован на связь с внешними устройствами. В этом случае по шине 37 устанав-.ливается в единичное состояние триггер 33, сигнал с этого триггера пошине 18 поступает в соответствующийблок 5. Блок 5 в случае поступленияв него нескольких запросов от коммутирующих элементов данной строки дает разрешение на использование интерфейса с внешними устройствами, старшему по приоритету. При этом он по выходу 19 выдает сигнал разрешения,обмена, т,е, устанавливается триггер 32соответствующего элемента 2 в единичное состояние. Триггер 32 и 33 остаются в единичном состоянии все времяработы коммутирующего элемента 2,Единичный сигнал с выхода триггера32, выдаваемый по шине 45, осущест.- 20вляет (через элемент ИЛИ 51)...
Устройство для сопряжения поцессоров с общим блоком памяти
Номер патента: 1241246
Опубликовано: 30.06.1986
Автор: Уваров
МПК: G06F 13/00
Метки: блоком, общим, памяти, поцессоров, сопряжения
...запроса от второго процессора 9 обработки через устройство 7 не пройдет синхронизирующий импульс, который задним фронтом сбросит первый триггер 1 в состояние "О". Сброс триггера 1 в "О" осуществляется посредс.твом триггера 2 и элемента И 3,Установкой потенциала "О" на входе блокировки устройства 7 второй процессор 9 обеспечивает монопольное использование устройства памяти, при этом и мультиплексор 11 настраивается на передачу информации .от процессора 9. Предлагаемое техническое решение обеспечивает работу одного из процессоров с общей памятью с минимальной задержкой, что особенно важно, когда частота обращений этого процессора преобладает над частотой обращении другого. В этом варианте задержка минимальна для второго процессора...
Устройство для ввода информации
Номер патента: 1241247
Опубликовано: 30.06.1986
Авторы: Бантюков, Гончарук, Дерфель
МПК: G06F 13/00
Метки: ввода, информации
...еще какой-либо дат-.чик блока 3, то аналогично описанному срабатывает соответствующийэлемент ИСКЛЮЧАЮЩЕЕ ИПИ группы 5,элемент ИЛИ 6, селектор 7 и триггер11 устанавливаются в единичное состояние, выдавая на выход 15 сигнало новом изменении состояния датчиков 3. Однако сигнал с выхода селектора 7 не пропускается на выход блока 1 синхронизацби, так как триггер24 находится в единичном состоянии,После окончания выдачи информациитриггер 24 устанавливается в нулевое состояние импульсом с выхода13. Далее аналогично описанному про.изводится запись нового состояниядатчиков блока 3 в регистр 4,Если импульс на вход 12 "Начало .ввода" подается во время действиясигнала с выхода селектора 7, то вблоке синхронизации 1 триггер 24остается в нулевом...
Устройство для сопряжения приемника данных с магистралью источника данных
Номер патента: 1241248
Опубликовано: 30.06.1986
Авторы: Варшавский, Маевский, Мараховский, Розенблюм, Тимохин, Яковлев
МПК: G06F 13/14
Метки: данных, источника, магистралью, приемника, сопряжения
...соответственно в "1", 0, 1, 0, причем установка в "0" элемента НЕ 35 приводит к сбро су в "0" сигнала на линии 12. Затеи коммутатор 7.1 устанавливает в "1" сигнал на линии 14. Фазу завершают последовательные события: сброс в "0" сигнала на линии 10 (элемента 50 И-НЕ 17) и установка в "1" сигнала на линии 11 (соответственно сброс сопровождения и подтверждение приема использованного сообщения).Подключение коммутатора 7. (для 55- 1,2,3; 1 = 3,1,2 соответственно) приводит к тому, что на шинах 20 1-й ячейки 16 блока 6 устанавливается 1 , вследствие чего начинаетсяФаза отключения коммутатора .7. 1 отлинии 1, Последовательно выполняются переключения элементов И-НЕ 31,И-ИЛИ-НЕ 32, И-НЕ 29 и 30 и НЕ 34 соответственно в О ,1 , 0 , 1"О", причем...
Устройство для сопряжения двух магистралей
Номер патента: 1241249
Опубликовано: 30.06.1986
Авторы: Ермаков, Козловский
МПК: G06F 13/14
Метки: двух, магистралей, сопряжения
...МАЗ - МАО черезбуфер 13 выдаются на шину 30, откуда поступают на входы коммутатора 52.Так как сигнал ОБР, поступающий пошине 31, в данный момент отсутствует,то разряды адреса АМЗ - АМО коммутируются на выходы коммутатора 52. Свыходов коммутатора 52 разряды адреса АДЗ - АДО выдаются на шину 28.Процесс обращения к регистрамустройства со стороны УМ аналогиченпроцессу обращения к ним процессораОШ, за исключением работы бюка 12,который в данном случае работаетследующим образом.С блока 16 на блок. 12 поступаетсигнал ВМ 1, сопровождаемый сигналомЗП .или ЧТ йо входу-выходу 22. Этисигналы поступают на адресные входыППЗУ 95, а сигнал ВМ 1 поступает также и на вход элемента НЕ 93Сигнал с выхода элемента НЕ 93,разрешает работу ППЗУ 95, которое...