G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для определения значений булевых функций
Номер патента: 1262475
Опубликовано: 07.10.1986
Авторы: Вавилов, Вальшонок, Митин, Сигалов
МПК: G06F 7/00
Метки: булевых, значений, функций
...триггера 6 приэтом не меняется, а состояние триггера 9 становится эквивалентным инверсному значению дизъюнкции.3. Производится обнуление триггера 6 по п. 3 вычисления функции вДНФ.254. Производится повторение действий по и. 1-3 столько раз, сколькоосталось невычисленных дизъюнкций.В результате, если хотя бы одна извычисленных дизъюнкций равна "Лог.О",30триггер 9 переключается в состояние"Лог, 1", в противном случае он останется в нулевом состоянии . Таким образом, его состояние эквивалентно инверсии результата вычисления функ 5. На второй вход элемента 1 СЛОЖЕНИЕ ПО МОДУЛЮ ДВА подается сигнал"Лог. 1", на нулевой вход триггера 9и второй вход элемента И 8 - сигнал 40"Лог, О. При этом на выход устройства в прямом виде поступает...
Устройство для выделения максимального числа
Номер патента: 1262476
Опубликовано: 07.10.1986
Авторы: Белков, Братальский, Златников
МПК: G06F 7/02
Метки: выделения, максимального, числа
...50следующего разряда, На выходе 5 формируется старший разряд кода максимального числа,При этом те числа А;, для которыхсигнал с выхода элемента ИЛИ 10 раьен О, исключаются из последующегоанализа и на выходах соответствующихузлов 2, с помощью элементов И 8 и 9 и элемента ИЛИ 10 формируется сигнал "0". Те узлы 2;, на входе которых сигналы с выхода узла 2 анализа равны "1", производят анализ вторьгх разрядов а , массива чисел. В этих узлах через элементы И 8 проходят сигналы а; для проверки условия "все ИЛИ" средй 11 разрешенных 1 разрядов а; с помощью элемента ИЛИ. 3На выходах элементов ИЛИ узлов 2 анализа формируется код признаков максимального числа по результатам анализа двух старших разрядов массива чисел. При этом сигналы с выходов...
Устройство для вычисления обратной величины
Номер патента: 1262477
Опубликовано: 07.10.1986
Автор: Анишин
МПК: G06F 7/49
Метки: величины, вычисления, обратной
...а получается оп с задержкой надва разряда, поэтому окончательныйрезультат формируется за (и+2) циклов вычисления, Каждый цикл состоитрегистра 1. Это осуществляется самими входными сигналами (если они "1" или - "1"), поступающими на управляющие входы сумматоров 2 и 3, В результате в третьем сумматоре 5 обра зуется значение И , а в первом сумматоре 2 - значение Х . Содержимое третьего сумматора 5 поступает на вход преобразователя 7, который пре - образует дополнительный код в прямой,0 если на его управляющем входе уровень, соответствующий "1" в знаковом разряде 6 третьего сумматора 5. И, наоборот, при уровне соответственно "О" на управляющем входе преобразо ватель 7 не меняет содержимого разрядов, пропуская их на свой выход.а далее на...
Устройство для вычитания десятичных чисел
Номер патента: 1262478
Опубликовано: 07.10.1986
Авторы: Перетятько, Семеновская, Фертик
МПК: G06F 7/50
Метки: вычитания, десятичных, чисел
...чисел с помощьюгрупп элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 9-1происходит инвертирование сигналов,поступающих с выходов сумматоров 4-6и производится коррекция кодом 010того разряда разности двух чисел,где инвертировалась меньшая цифра. Таким образом, на выходах 16 устройствах формируется разность двух чисел в пржчом коде,Формула и зоб рет енияУстройство для вычитания десятичных чисел, содержащее в каждом десятичном разряде первый двоичный сумматор и в каждом разряде, кроме старшего, второй двоичный сумматор, причем первая группа входов первог ивов ичного сумматора является входом соответствующей тетради десятичного разряда первого операнда устро".ства, выход переноса первого двоичного сумматора соединен с входом переноса первого двоичного сумматора...
Накапливающий сумматор
Номер патента: 1262479
Опубликовано: 07.10.1986
Автор: Власов
МПК: G06F 7/50
Метки: накапливающий, сумматор
...на шину 17 подаетсяисполнительный импульс.Если значения кодов триггера 12и переноса из младшего разряда несовпадают, то сигнал с выхода элемента ИЛИ 3 поступает на первые входыэлементов И 6 и 7. При этом, еслив триггере 11 хранится код единицы,то в данном разряде формируется сигнал переноса в старший разряд, т.е.на выходе И 4 будет высокий (низкий 1потенциал, который обеспечивает прохождение исполнительного импульсачерез И 6 на К-вход триггера 11. Если в триггере 11 хранится код нуля,то сигнал переноса из данного разряда не вырабатывается, элемент НЕ 14закрыт и исполнительный импульсчерез И 7 поступает на Б-вход триггера 11.Кроме инвертирования значениякода триггера 11 по третьему переменному такту в предлагаемом сумматоре...
Устройство для деления
Номер патента: 1262480
Опубликовано: 07.10.1986
Авторы: Матясова, Чайковский
МПК: G06F 7/52
Метки: деления
...(+2) или инвертированное (-1)значение кода, поступающего на егоинформационные входы, либо блокирует 1 Опередачу (О),Устройство работает следующим образом,На регистры 1 и 2 заносятся соответственно делимое и делитель. Семь 15разрядов делителя со 2-го по 8-й поступают на адресный вход блока 11 постоянной памяти. На выходе блока 11постоянной памяти появляется 18-разрядный код, который поступает на управляющий вход 17 блока 12. Далеекаждая пара разрядов этого кода поступает на управляющий вход соответствующего ей формирователя кратных.Разряды с 1-го по 8-й регистра 2 25поступают на первый информационныйвход 18, блок 12 и далее на первыеинформационные входы всех формирователей 16 кратных.Инверсные выходы группы разрядов 30с 9-го по 19-й...
Устройство для умножения
Номер патента: 1262481
Опубликовано: 07.10.1986
Автор: Шостак
МПК: G06F 7/52
Метки: умножения
...передаются в его (в+1)-ю тетраду.С целью уменьшения значений двоичных сумм, Формируемых на выходах узлов 11,-11 блока 8 суммирования тетрадных переносов при умножении в устройстве чисел большой разрядности, узлы 11 -11 , суммирования тетрадных переносов соединены цепью десятичного переноса. Это позволяет существенно упростить блок 9 коррекции и блок 10 десятичного суммирования. Для обеспечения при этом высокой скорости работы блока 8 значения десятичных переносов узлов 11, -11должны зависеть только от значений суммы поступивших на их входы тетрадных переносов с равновесовых выходов 18, в .18 д блока 7 и не зависеть от значений их входных переносов. А это означает, что десятичньй перенос, сформированный на выходе переноса 1-го узла 11 (1...
Последовательное устройство для умножения
Номер патента: 1262482
Опубликовано: 07.10.1986
Авторы: Лужецкий, Малиночка, Стахов, Черняк
МПК: G06F 7/52
Метки: последовательное, умножения
...в нашем примере записывается единица, а в первый разряд статическогорегистра 2 последовательного приближения множителя записывается старшийразряд кода множителя, в нашем примере записывается ноль, в триггера5,1-5.6 и последовательные сумматоры 6.1-6.3 записываются нули,С приходом третьего положительного перепада на тактирующий вход 8устройства содержимое динамическогорегистра 1 множителя сдвигается наодин разряд вправо, а в первый егоразряд записывается значение второго.разряда кода множимого, в нашем примере записывается ноль, во второйразряд статического регистра 2 последовательного приближения множителязаписывается значение второго разрядакода множителя, в нашем примере записывается единица, в триггера 5.1 --5.6 и...
Конвейерное устройство для деления итерационного типа
Номер патента: 1262483
Опубликовано: 07.10.1986
Автор: Варакин
МПК: G06F 7/52
Метки: деления, итерационного, конвейерное, типа
...элемента И соединенс вторыми входами десятого и третьего, четвертым входом двадцать шестого элементов И, инверсные выходывторого и девятого элементов И сое" динены с. первым входом двадцать девятого элемента И, выходы первого,тринадцатого и четырнадцатого элементов И соединены соответственно свходами с первого по третий первого элемента ИЛИ, выходы восемнадцатого и двадцать восьмого элементов Исоединены соответственно с первым и вторым входами второго элемента ИЛИ, выход девятнадцатого элемента И соединен с первым входом третьего эле 62483 Ь 53015202530354550 мента ИЛИ, выходы четвертого, пятого, две надцато го и двадцато го элементов И соединены соответственно свходами с первого по четвертый четвертого элемента ИЛИ, инверсный...
Устройство для умножения
Номер патента: 1262484
Опубликовано: 07.10.1986
Автор: Шостак
МПК: G06F 7/52
Метки: умножения
...двум50и т.д, При этом должны корректироваться определенным образом выходные двоичные суммы узлов 11.-1блока 7.йети-ЭБлок 8 коррекции содержит узлы5512 -12 2 умножения на шесть, узлы13 -3"21,-2 сумммирования и преобра 484 4 зователи 14 -4 двоичного кода1 21 т 1- 2в десятичный, По значениям сумм тетрадных переносов, полученным на выходах узлов 11 112 2 блока 7, в блоке 8 с помощью узлов 12 -12, 2 умножения на шесть формируется коррекция для результата, образовавшегося на выходах узлов О, - 10 , суммирования тетрад блока 6 тетрадного суммирования. Такой принцип формирования коррекции объясняется тем, что при двоичном суммировании в блоке 5 десятичных слагаемых для получения правильного конечного результата необходимо всякий раз, когда...
Вычислительное устройство
Номер патента: 1262485
Опубликовано: 07.10.1986
Автор: Черников
МПК: G06F 7/544
Метки: вычислительное
...логические сигналы С=1 и С =О, При этом коммутаторы 6 и 8 пропускают на входы 19 и 20 блока 12 информацию иэ регистров 4 и 5, а коммутатор 7 пропускает на третьи входы сумматоров 11 блока 10 информацию из регистра 2. В каждом такте в регистры 2 и 3 записываются очередные значения коэффициентов Л к и аргумента Х , подаваемые на входы 14 и 15 устройства. На выходах 22 и 23 блока 12 формируются старшие разряды двух операндов Ч и У; Ч+ =1 (У+Е, ), где У и Е , - значения, поступившие с выходов регистров 4 и 5 в предыдущем такте. Блок 10 осуществляет поразрядное сложение операндов 7 и У и коКэффициента А , записанного в регистре 2. На выходах блока 10 формируются операнды Е и У , которые записываются в каждом такте в регистры 4 и...
Устройство для вычисления тригонометрических функций
Номер патента: 1262486
Опубликовано: 07.10.1986
Авторы: Ваврук, Захарко, Мельник, Цмоць
МПК: G06F 7/548
Метки: вычисления, тригонометрических, функций
...в счетчике 8 содержитсяноль, поэтому. из блокд 9 памяти вмлддшие разряды блока 1 О памяти поступдют значения младших разрядовсоах 2 и з:.пх 2, т.е. а,и Ь-ц(старшие разряды блока 10 памятипоступает значение из регистра 6.На выходе блока О памяти получается1 1код Г,(или Г ), который проъ 1 т 1ходит через сумматор 11 на вход регистра 7.На второй итерации по входу 4 поступает сигнал, по которому в регистр 7 записывается значение, полученное на первой итерации, а в счетчик 8 - "1". Из блока 9 памяти считы.ваются значения а и Ь а из блока10 памяти - значения Г, ., (илиУ, ). Нд сумматоре 11 выполняет"2ся сложение содержимого регистра 7,сдвинутого на один разряд вправо(сдвиг осуществляется путем жесткогосоединения разрядов регистра 7 и...
Устройство для извлечения корня четвертой степени
Номер патента: 1262487
Опубликовано: 07.10.1986
Авторы: Арсени, Бабаков, Бородянский, Неценко, Сурженко
МПК: G06F 7/552
Метки: извлечения, корня, степени, четвертой
...выбирает начальное значение; не использует трудоемкой операции деления; благодаря единообразию вычислительных действий работаетв параллельном режиме.П р и л о ж е н и е 1. Вводятчисло х и начальное приближение у 9.1 У Э А2 8890625 64 7726 321, 745323 32 1. 736603 32 1, 733635 32 1. 732604 32 1, 732245 32 1. , 732119 32 1. 732075 32 1. 732059 32 1. 732054 32 1, 732052 32 1 732051 32 1, 732051 32 Количество итераций 15 П р и л о ж е н и е 2. Вводят число х и начальное приближение у.х=17368.00 у=40,0000030,0678422.7106317.4036413.8764312.0323431.5367813,4800611.47988Количество итераций 8Ньютон30.0678422,7106117.4836413,87643 .32.0323431.5167811.4800611,47988Количество итераций 8.Ъ1. Устройство для извлечения корня...
Устройство для вычисления квадратного корня из суммы квадратов трех чисел
Номер патента: 1262488
Опубликовано: 07.10.1986
Авторы: Ваврук, Мельник, Цмоць
МПК: G06F 7/552
Метки: вычисления, квадратного, квадратов, корня, суммы, трех, чисел
...регистры 1 к 2. Далее происходитвычитание на вычитателе 10 содержимого регистра 2 от регистра 1, т.е,Формируется значение (х+х-о,которое в момент 1 записывается в3регистр 1,Далее через коммутаторы 5 и 8 наумножителе 11 формируется (6)11поступающий на один из входов делителя 12, на другой вход которого по-ступает значение 2(.х, +х-о )Умножение на два сделано монтажнона коммутаторе 8, т.е. в момент 1в регистр 2 записывается значениеБ,3 = в, , полученное12 2 Цх 1 +хгс делителя 12. Потом формируетсяна вычитателе 10 значение кл, которое записывается в момент. 1 в ре 5гистр 1, После этого через коммутатор4 проходит информация с регистра 3.Работа устройства происходит аналогично рассмотренному с той разницейчто вместо х,1 -2, вместо х х 1,...
Устройство для вычисления логарифма
Номер патента: 1262489
Опубликовано: 07.10.1986
Автор: Гаврилин
МПК: G06F 7/556
Метки: вычисления, логарифма
...элементах И и ИЛИ, Значенияпеременных Х, Х, Х+, Х, Х+, Х1 2 фпоступают на первый вход блока 11анализа с регистров 1 и 2, Переменная, которая представляет собой первый разряд К-разрядного унитарногопараллельного кода номера итерации Р,поступает на второй нход блока 11анализа с дешифратора 12.Счетчик 13 тактов предназначендля счета номеров р итераций, т.е.количества тактовых импульсов, поступивших по тактовому входу 14 устройства, Дешифратор 12 преобразует позиционный код р в унитарный,Блок 16 памяти служит для хранения и выборки К-разрядных логарифмических констант вида 2 п 11+Е 2 (по значениям р, Е , С, поступающимна адресные входы блока,Предлагаемое устройство для вычисления логарифма двоичных чисел у=6 0 0 1,0 0 0 0 0 0 0 0 О...
Цифровое логарифмирующее устройство
Номер патента: 1262490
Опубликовано: 07.10.1986
Авторы: Грачев, Гречухин, Королев, Семенов
МПК: G06F 7/556
Метки: логарифмирующее, цифровое
...мантиссы логарифма по основанию два осуществляется например так: если старший значащий разряд будет третий, то с выхода элемента И 5 на первые входы элемен" тов И 19 и 2 О дается разрешение на прохождение входного кода первого и второго разрядов регистра 1 на входы первого и второго разрядов блока 25, В результате на выходе блока 25 сформируется код мантиссы логарифма пооснованию два, определяемый двумя двоичными разрядами входного кода. еНа выходе блока 26 сформированкод логарифма числа два по заданному (выбранному) основанию. Выходноезначение кода, соответствующее логарифму входного кода по заданномуоснованию, Формируется как произведение логарифма входного кода по основанию два и кода логарифма числадва по заданному...
Генератор случайных импульсов
Номер патента: 1262491
Опубликовано: 07.10.1986
Авторы: Дорух, Ермоленко, Криуленко, Рыбинский
МПК: G06F 7/58
Метки: генератор, импульсов, случайных
...который поступает на первый выход генератора, на входы управления ключа 11 и интегратора 8 и на вход формирователя 4, Ключ 11 открывается на время, равное дли 50 тельности импульса формирователя 6, и случайный по амплитуде и по моменту появления сигнал с выхода масштабного блока 1 О через ключ 11 поступает на второй выход генератора (Фиг. 2). Интегратор 8 под действием сигнала с пихал формиронателя 6 обнуляется на промежуток времени, ранний длительности импульса формирователя 6. Спад импульса с выхода формирователя 6 запускает формирователь 4, который формирует короткий импульс (фиг. 2 с ), переводящий блок 3 в режим заполнения очередного отсчета сигнала о выходе блока 2. Ло окончании импульса на выходе формирователя 6 напряжение на...
Генератор случайных чисел
Номер патента: 1262492
Опубликовано: 07.10.1986
Автор: Бухало
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...вновь повторяется. Элементы 2 и 3 задержки служат для согласования временных задержек в блоке 7.Узлы и блоки, входящие в состав блока 7, выполняют следующие функции.Вычитатель 11 вычисляет разность У.- -Х+ при этом на выходах МОР появляется значение модуля разности, а на выходе 501 М - код знака, причем потенциал логической единицы означает положительное значение разности, а потенциал логического нуля - отрицательное,Двухадресные элементы 12 и 13 памяти содержат в своих регистрах по два двоичных числа. При нулевом потенциале на входе ЮК(КР они находятся в режиме чтение и выдают на выход то из чисел, адрес которого (единица либо ноль) присутствует на их адресном входе. При единичном потенциале на входе %К/КР они находятся в режиме...
Устройство для определения разности двух чисел
Номер патента: 1262493
Опубликовано: 07.10.1986
Автор: Бантюков
МПК: G06F 7/62
...(вычитаемое), то в момент окончания второго измерения в счетчике 8 импульсов будет записан код числа п - п, а нулевой сигнал на выходе элемента 11 (на выходе 17) свидетельствует о положительной разности. Импульс, подаваемый на вход 13 в момент окончания второго измерения, через элементы И 10 выдает на шины 16 код разности п- ии устанавливает в нулевое состояние триггер 1. По заднему фронту импульса с прямого выхода триггера 1 триггер 2 устанавливается в нулевое состояние и устройство возвращается в исходное состояние.Если число и, окажется меньше числа п, то после окончания импульса генератора 5 (из импульсов второго измерения), записавшего в счетчик 8 число О (п, -го импульса), появляется сигнал на выходе заема при вычитании счетчика...
Устройство для управления обращением к памяти
Номер патента: 1262494
Опубликовано: 07.10.1986
МПК: G06F 9/00
Метки: обращением, памяти
...началом работы устройства происходит обнуление счетчиков 1 и 5.Предположим для конкретности, что в первой секции микросхемы дефектен нулевой регистр хранения, а во второй - первый, При записи информации СИ поступают на 2счетчик 1, информация на выходе которого определяет адрес ячейки блока 2, к которой в данный момент производится обращение. Еще один адресный разряд блока 2 задает номер секции блока 2; к которой производится обращение, и определяется сигналом на выходе триггера 4. Первоначально на выходе этого триггера О, а следовательно, обращение идет к ячейкам 1-й секции блока 2. Сразу после приема 1-го СИ на счетчик 1 из блока 2 памяти на схему 3 сравнения будет считан код 00000000, что соответствует дефектному регистру хранения с...
Микропрограммный процессор
Номер патента: 1262495
Опубликовано: 07.10.1986
Авторы: Аникеев, Берковец, Долгов, Евстратенко, Солдатов
МПК: G06F 9/22
Метки: микропрограммный, процессор
...микроопераций, управляющие выполнением команды в процессоре: сигналы 4 О 39 и 40 чтения соответственно блоков 1 и 2памяти, сигналы 41 и 42 управления соответственно мультиплексорами 3 и 43, сигналы 44 - 49 записи информации соответственно в регистры команд 4, кода опера ции 20, адреса 27 и 28, счетчик 22 команд,инденсный регистр 8, сигнал 51 увеличения содержимого счетчика 22 команд на единицу.Если данная команда арифметическаяи значения признаков числа и команды не совпадают (например, признак числа О, а 5 О признак команды 1), то по адресу, записанному в регистре 28 адреса, из блока 2 памяти, выбирается операнд и через выход 50 процессора подается в арифметическое устройство ЦВМ, а по адресу, записанному в регистре 27, из блока 1...
Устройство управления
Номер патента: 1262496
Опубликовано: 07.10.1986
Авторы: Павлов, Решетников, Суярко, Тимонькин, Ткаченко, Харченко
МПК: G06F 9/22
...состояние триггеры 5 и 6 (фиг. 1).Через элемент И 7 с выхода генератора 4 синхроимпульсов начинают поступать тактовые импульсы заданной частоты. Они поступают на первый вход синхронизации блока 3 коммутации и счетный вход счетчика 2. После записи в счетчик 2 первого импульса появляется единичный сигнал на его выходе 20. 5 10 15 20 25 30 35 40 45 50 55 Когда в счетчик 2 запишется К, импульсов (К - коэффициент пересчета), происходит выдача сигнала переполнения на выходе 19, По этому сигналу срабатывает следующий разряд счетчика 2 и далее работа продолжается до тех пор, пока на выходе 22 блока 3 коммутации не появится сигнал, который поступает в блок 1 и произ. водит останов или перезапуск схемы. Это происходит следующим образом....
Устройство переменного приоритета
Номер патента: 1262498
Опубликовано: 07.10.1986
Авторы: Ларченко, Фурманов, Холодный, Ялинич
МПК: G06F 9/50
Метки: переменного, приоритета
...о самом приоритетном запрашивающем абоненте. Гроисходит это следующим образом. В соответствии со значением кода в регистре 1 на соответствующем выходе дешифратора 2 будет единичный сигнал, отпирающий по первым входам элементы И 6 соответствующего блока. Сигналы запросов с выходов регистра 3 поступают на вторые входы соответствующих элементов И 6 блока (в соответствии с позициями, занимаемыми абонентами в последовательности приоритетов, закодированной кодом в регистре 1), при этом самый приоритетный запрос блокирует все остальные запросы, запирая соответствующие элементы И 6 блока, и проходит на выход соответствующего элемента ИЛИ 8 группы.По заднему фронту импульса с выхода генератора 11 устанавливается триггер 5, единица на его...
Устройство для перезапуска процессора при сбое
Номер патента: 1262499
Опубликовано: 07.10.1986
МПК: G06F 11/07
Метки: перезапуска, процессора, сбое
...работе процессора.В случае нормального перезапуска программы сигнал о начале работы программы с первого выхода формирователя 4 сигнала ошибки поступает на вход начала работы программы блока 2 фиксации отказа и сбрасывает сигнал об отказе, который может поступать на систему сигнализации для обслуживающего персонала либо на резервную ЭВМ (не показаны).Периодические контрольные сигналы о прохождении контрольной команды в программе либо об адресе используемого программной внешнего устройства поступают с контрольного разряда выходной адресной шины процессора на соответствующий вход элемента ИЛИ 5. Период обращения программы к этому адресу меньше длительности импульса, вырабатываемого одновибратором 7, поэтому последний постоянно находится в...
Многоканальный сигнатурный анализатор
Номер патента: 1262500
Опубликовано: 07.10.1986
Автор: Ткачук
МПК: G06F 11/25
Метки: анализатор, многоканальный, сигнатурный
...точки объекта контроля передается мультиплексором 2 на информационный вход формирователя 5 сигнатур, а содержимое первой ячейки блока 4 поступает на информационные входы параллельной записи формирователя 5 сигнатур. Затем под действием импульсов генератора 13 счетчик 16 сов 1262500местно с дешифратором 14 и элементом И 25 вырабатывает микрокоманды:Запись в регистр, по которой код предыдущего состояния регистра данной контролируемой точки, выставленный блоком 4, записывается в формирователь 5;Сдвиг, по которой состояние данной контролируемой точки сдвигается в формирователь 5, формируя новый код текущей сигнатуры;Запись в ОЗУ, по которой полученное 1 О в результате сдвига новое состояние формирователя 5 записывается в блок 4...
Сигнатурный анализатор
Номер патента: 1262501
Опубликовано: 07.10.1986
Авторы: Костюкевич, Толочанов
МПК: G06F 11/25
Метки: анализатор, сигнатурный
...входе 19 сигнала с нулевым уровнем.При появлении на информационном входе 19 сигнала с нулевым уровнем на выходе амплитудного компаратора 3 устанавливается нулевой уровень, и так как выход 20 соединен с входом 21, то этот уровень устанавливается на первых входах элементов 12 и 14, в связи с чем счетчик 7 устанавливается в нулевое состояние, на всех выходах дешифратора 9 (кроме нулевого) также устанавливаются нулевые уровни, а счетчик 8 начинает подсчет импульсов, так как на его входе установки в нуль устанавливается нулевой уровень, в работу включается дешифратор 10. Дальше работа сигнатурного анализатора происходит аналогично рассмотреннойпри поступлении на вход 21 импульса с единичным уровнем.В синхронном режиме выход 20 не подключают...
Устройство для поиска перемежающихся неисправностей
Номер патента: 1262502
Опубликовано: 07.10.1986
Автор: Белов
МПК: G06F 11/14
Метки: неисправностей, перемежающихся, поиска
...неисправностей. Если при этом тумблер 25 Останов по неисправности находится в положении Останов, то сигнал неисправности из блока 5 регистрации неисправностей через элемент И 22 установит в единичное состояние триггер 17 и произведет сброс триггера 16 Пуск. Подача СИ в устройство прекратится, на счетчике 11 сдвигов будет установлен номер СИ, на котором произошла неисправность. Контролируемый прибор остановится и по индикации можно определить операцию и адрес команды, при которой ложно вырабатывается сигнал Переход.Если в первых 1 х тактах контролируемой импульсной последовательности неисправность не будет обнаружена, то следует приступить к контролю следующих тактов с номера Х + 1 по 2 Х. Для этого в блоке 13 цифровой задержки...
Устройство для округления чисел
Номер патента: 1262503
Опубликовано: 07.10.1986
МПК: G06F 7/60
Метки: округления, чисел
...2сравнения с отбрасываемыми разрядамичисла, поступающими с регистра 5 черезэлементы И 4 группы.Если округляемые числа больше случайных, то на входы элемента ИЛИ - НЕ 1030и первого элемента И - НЕ 8 из схемы 2сравнения выдается значение 1, а еслиокругляемые числа меньше случайныхчисел - значение О.Состояние знакового разряда регистра 1инвертируется элементом НЕ 12 и поступаетна входы элемента ИЛИ в1 О и первогоэлемента И - НЕ 8.Информация с выхода элемента ИЛИ -НЕ 10 поступает на старшие разряды сумматора 6, а информация с первого элемента И - НЕ 8 - на второй элемент И - НЕ 9, 40где она сравнивается с информацией с элемента ИЛИ - НЕ 10. Результат сравненияпоступает в младший разряд сумматора 6.В сумматоре 6 производится...
Устройство для контроля цифровых блоков
Номер патента: 1262504
Опубликовано: 07.10.1986
Авторы: Руденко, Рябко, Садовский
МПК: G06F 11/22
...блок 2 управления увеличивает на единицу содержимое счетчика 5 номера команд. Производится считывание из блоков 10 и 11 памяти очередной тестовой комбинации и проверка на отработку ее в контролируемом объекте. Если она отработалась верно, то опять изменяется содержимое счетчика 5 номера команд. Этот процесс будет продолжаться до выполнения последней команды данной подпрограммы. Затем произойдет переход на новую подпрограмму (увеличится на единицу содержимое счетчика 4 номера подпрограмм и обнулится счетчик 5 номера команд и повторится командный цикл проверок). При переборе таким образом всех подпрограмм произойдет переход к исполнению новой программы (увеличится на единицу содержимое счетчика 3 яомера программ и обнулятся счетчики 4 и 5...
Устройство для контроля информации по модулю три
Номер патента: 1262505
Опубликовано: 07.10.1986
Автор: Гребенников
МПК: G06F 11/08
Метки: информации, модулю, три
...через элемент И 3 устанавливает триггер 7 в единичное состояние, а триггер 8 сохраняет свое нулевое состояние. К этому времени на схемы 10 и 11 сравнения поступают контрольные разряды по информационным входам 19 и 20. Если контрольные разряды, приходящие из канала связи, сравнились с контрольными разрядами, сформированными на триггерах 7 и 8, то на выходах схем 10 и 11 сравнения будут присутствовать нулевые потенциалы, которые поступают на элемент ИЛИ 12 и далее на элемент И 13. На элементе И 16 будет присутствовать единичный потенциал, тогда приходящий по управляющему входу 22 сигнал Опрос сбоя пройдет через элементы И 16 и ИЛИ 17 на установочные входы счетчика 14 и триггеров 1, 2, 7 и 8, Если же хотя бы один контрольный разряд...