Цатрян
Вычислительное устройство
Номер патента: 1531091
Опубликовано: 23.12.1989
Авторы: Цатрян, Цатурян
МПК: G06F 7/552
Метки: вычислительное
...нормали- соответствующим межацементным нием. 1 ил. п = 2"; 1 с = 1,2,3,Предполагается, что операндмализован и не равен нулю, По змантиссы тп операнда из блокамяти логарифма выбирается значелогарифма 1 орш и подается навые входы сумматора 2. Одновремс этим на вторые входы сумматорпоступает порядок Рл операндада устройства. В сумматоре 2 вычется сумма (Р+ 1 оя ш), которатупает на информационные входы3 сдвига, а на его управляющийзначение К с входа устройства.3 осуществляет сдвиг результатаченного в сумматоре 2, вправо на1531091 оставитель К, ИатрянТехред И.Ходанич Корректор Л 0 бручар Шу кто Заказ 8028/50 Тираж 668 ПВНИИПИ Государственного комитета по изобретения113035, Иосква, Ж, Раушская дписн м и открытиям принаб., д. 4/5...
Устройство для вычисления бета-функции
Номер патента: 1474672
Опубликовано: 23.04.1989
Авторы: Цатрян, Цатурян
МПК: G06F 17/14
Метки: бета-функции, вычисления
...50, Этому состояниюсчетчика 50 соответствует сигнал на 74672 6 втором выходе дешифратора 48, который подается на первый вход элемента И 71 и на вход группы элементовИ 12. Одновременно сигнал с выходаэлемента ИЛИ 66 после задержки черезэлемент ИЛИ 68 устанавливает в единичное состояние триггер 52, и сигнал с его прямого выхода устанавливает в единичное состояние генератор20 факториала и в нулевое состояниесумматоры 18 и 17, триггер 51 исчетчик 49.Этот же сигнал после задержки,пройдя через элемент И 71, подаетсяна вход группы элементов И 9 и разрешает прием с входов 27 устройствааргумента в сумматор 17. Начинаяс этого момента процесс вычислениязначения Г(у) аналогичен описанномупроцессу вычисления значения Г(х).После того, как на выходах...
Устройство для вычисления полинома -й степени
Номер патента: 1464156
Опубликовано: 07.03.1989
Авторы: Цатрян, Цатурян
МПК: G06F 7/544
Метки: вычисления, полинома, степени
...вычитания единицы счетчика 10 и в нем получаетсязначение (и), соответственно кото-. рому на (и)-м выходе дешифратора 11 формируется сигнал, Этот сигнал подается на управляющие входы коммутатора 13 и разрешает передачукоэффициента а на входы первого слагаемого первого сумматора 9, в котором вычисляется сумма В = ехр-(1 о А + 1 од х) + а . После этого сигнал с (и)-го выхода дешифратора 11 после задержки на первом элементе 19 задержки подается на вторые входы элементов И 15 четвертой группы и разрешает передачу значения В с выходом первого сумматора 9 на адресные входы первого блока 4 памяти. По значению В из первого блока 4 выбирается значение логарифма 1 оргВ и посылается на входы первого слагаемого второго сумматора 14. Одновременно с...
Вычислительное устройство
Номер патента: 1462302
Опубликовано: 28.02.1989
Авторы: Цатрян, Цатурян
МПК: G06F 7/552
Метки: вычислительное
...содержит сумматор 1,блок 2 сдвига, экспоненциальный преобразователь 3, логарифмические пре образователи 4 и 5. и соответст венно с первого по п-й,Устройство функционирует следующим образом.Вычисление среднего геометрического значения чисел, представленных : в форме с плавающей запятой, с использованием операций логарифмирования и экспоненцирования реализуется по следующему алгоритму: 25(Р -, +Р ) блока 2 сдвига а на его управляющий вход поступает значение К с входа устройства. Блок 2 сдвига осуществляет сдвиг полученного результата вправо на К разрядов, т,е. на выходах старших разрядов блока 2 получается-Кзначение Р =2В, а на выходахк младших разрядов - значение 0 2 А. Значение Р с выходов старших разрядов блока 2 сдвига подается на...
Вычислительное устройство
Номер патента: 1399735
Опубликовано: 30.05.1988
Авторы: Цатрян, Цатурян
МПК: G06F 7/552
Метки: вычислительное
...Бшляются сдвиги соответственно значений ехр (2 1 од т) и ехр (2 1 од,ш)Вправо или влево в зависимости от знакон Р и Ру на число разрядов, равных соответственно 2 Р и 2 Р . Таким образом, на выходах сдвигателей 5 и 6 устанавливаются соответственно значения ехр(2 Р 2 1 од в) и ехр(2 Р+ +2 1 одр), которые поступают соответственйо на входы первого и второго слагаемых сумматора 7. В сумматоре 7 вычисляется сумма А=ехр(2 Р + +2 1 од п 1) +ехрд(2 Р +2 1 од гп,). Затем по значению А на третьем логарифмическом преобразователе 8 вычисляется значение 1 од А, которое со сдвигом1(т.е. значение - 1 од А) поступает навходы третьего экспоненциального преобразователя 9, где вычисляется зна(1чение ехр( - 1 од А), поступающее на выходы 14 результата...
Устройство для вычисления -функции
Номер патента: 1241229
Опубликовано: 30.06.1986
Авторы: Кургаев, Цатрян
МПК: G06F 7/38
Метки: вычисления, функции
...из сумм: 1 од(х) од(х+с) , хО ( 1) 1 о 8 ход(х+1 с), х0 и х1,-2,41229 4который устанавливает триггер 22, внулевое состояние и останавливаетработу генератора 23. Этот сигналподается также на тактирующий входсумматора-вычитателя 8. При этомв сумматоре-вычитателе 8 вычитаетсясумма(1 одГ(х)+О. Затем в преобразователе 9 вычисляется значение экспоненты и результат передается О на выход устройства.Если аргумент х2, то Г (х) вычисляется следуюшим образом: Г=(х(х хГ(х 1=5 - ЕР 1 О (-) ".1 О ХРО Г(ХВ этом случае начальный процессаналогичен процессу, когда аргументположительное целое число, до техпор, пака в сумматоре 2 не останется20 значение (1,2). При этом дешифратор33 Формирует управляющий сигнал,который останавливает работу генератора 23 и...
Устройство для возведения в степень
Номер патента: 1228101
Опубликовано: 30.04.1986
Авторы: Кургаев, Цатрян
МПК: G06F 7/552
Метки: возведения, степень
...+ 1 о 8 о(1, М + 1 ояв + ехр (1 о 8 г ьв г 3 Ь 1 Жфй. + 1 о 8 Ьщ )=1 од (1 М)+1 о 8 3271 Значение К из старших разрядов нор,мализатора 16 поступает на третьи входы 47 суммирования сумматора 24. Порядок р с входов 55 устройства поступает на информационные входы групп памяти И 19 и И 21. Если порядок р положительный, то сигнал с входа 54 устройства открывает группу элементов И 19 и порядок р по 3 ступает на входы 45 вычитания сумматора 24. Если порядок р положитель 3ный, то сигнал с вхЬда 54 устройства через элемент НЕ 20 открывает группу элементов И 21 и порядок р поступает на пятые входы 46 суммирования3 сумматора 24. Таким образом, в старших разрядах сумматора 24 вычисляется разность Н = К -Р + Р или сумма5Ь= К уР + П, где П -...
Устройство для возведения в степень
Номер патента: 1171788
Опубликовано: 07.08.1985
Авторы: Кургаев, Цатрян
МПК: G06F 7/552
Метки: возведения, степень
...как дробную ча:ть С, тогда знак з 1 пР порядка результата, порядок Р 2 и мантисса ю 2 резулыата определяются выражениями51 р Р = 51 о Р О+ 51 о пх 1 и = саню, если з 1 п Р:0;1-Ао, если з 1 п Р =1; Числа х инормализованы, не равны нулю и мантисса гпположительная (для отрицательных внет действительного значения ЕЮ%2 т. В блоках 1 2 и 13 памя 20 ти (логарифма) хранятся значения логариф. мов нормализованных чисел и выбираются соот- ВЕтСтВЕННО ЗНаЧЕНИЯВ 2 т Хо 2 тп И Ро 1, м (эти блоки памяти взаимозаменяемы), а в блоках 21 и 19 памяти (экспонен; ты) хранятся значения экспоненты и выбира. ются соответственно значения ехр 2 А и ехр 20 (эти блоки также взаимозаменяемы).Знаки з 1 пРх и зп Рэ порядков Ри Ру подаются соответственно на вход 34...
Устройство для вычисления -функций
Номер патента: 1124321
Опубликовано: 15.11.1984
Авторы: Кургаев, Цатрян
МПК: G06F 17/10
Метки: вычисления, функций
...к информационным входам второго и шестого блоков элементов И, выходы младших информационных разрядов сумматора подключены к адресным входам бло-, ка,постоянной памяти, выходы блока постоянной. памяти подключены к инфор мационным входам пятого и седьмого блоков элементов И, выходы разрядов первого умножителя подключены к информационным входам восьмого блока . элементов И, выходы шестого и вось мого блоков элементов И подключены к первой и второй группам входов второго блока элементов ИЛИ, выходы седьмого блока элементов И и выходы второго блока элементов ИЛИ подклю чены к входам разрядов делимого и делителя блока деления, выходы разрядов которого подключены к третьей группе входов первого блока элементов ИЛИ, входы первого дешифратора 10...