Двоично-десятичный сумматор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1241233
Авторы: Запольский, Каленчиц, Мойса, Подгорнов
Текст
СООЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 1191 (111 241233 511 4 С 06 ВСГОВЩ 1 ОПИСАНИЕ ИЗОБРЕТЕНН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Г) е) 4 НИЮТЙИ с Я ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(56) Электронная вычислительная машина ЕС/Под ред. В,А.Комарницкого, Г.П,Сорокина. М,:Машиностроение, 1982, с.69, рис. 36.Патент Великобритании В 1484149, кл. С 06 Р 7/50, опублик.1977.(57) Изобретение относится к областивычислительной техники, Его целью .является повышение быстродействия.Предлагаемый двоично-десятичный суьматор отличается от прототипа наличием двух коммутаторов. Изобретениеможет быть использовано в процессорЭВМ, 1 ил,1 1Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ.11 ель изобретения - повышение быстродействия двоично в десятично сумматора.На чертеже приведена функциональная схема одного разряда двоично-десятичного сумматора.Двоично-десятичный сумматор содержит в каждом разряде входной коррек -тирующий сумматор 1, основной сумматор 2, выходной корректирующийсумматор 3, узел 4 управляющий инверсии, коммутаторы 5 и 6, вход 7 переноса, выход 8 переноса, вход 9 первого операнда данного разряда, вход 1 Овторого операнда данного разряда ивыход 11 результата данного разряда.Двоично-десятичный сумматор содержиттакже шину 12 "Константа 0110", ши -ну 13 "Константа 1010", вход 14 управления видом операции, вход 15 управления видом кода и вход 16 управ -ления десятичным сложением. Результаты двоично-десятичного сумматорамогут быть. выведены на регистр 17.Сумматор 2 и узел 4 могут быть выполнены в виде единого арифметикологического блока 18,Для операции сложения десятичныхданных, представленных в коде 8421,необходимы две коррекции. Для этогов каждой тетраде второго операнда,поступающей по входу 10, на сумматоре 1 добавляется "б" (0110), Полученный на сумматоре 1 результат посигналу с шины 16 поступает на входсумматора 2, где складывается с пер -вым операндом с учетом входного переноса. На выход 11 результат будетпередан в зависимости от выходногопереноса сумматора 2. Если переносотсутствует, то через коммутатор 6на выход 11 передается информация свыхода сумматора 3, где к полученнойсумме сумматора 2 добавляется "10"(вычитается "6"). При наличии переноса из сумматора 2 на выход 11 передается информация с выхода сумматора 2,При операции десятичного вычитания второй операнд участвует в обработке на сумматоре 2 как дополнение, которое получается уже с избытком "6". Поэтому добавления "6" к вто - рому операнду не производится, т,е, через коммутатор .5 передается второй241233 ъ 5 О 5 20 25 30 35 40 45 50 55 операнд с входа 10 по отсутствии управляющего сигнала на входе 16, После двоичной операции вычитания, как и при десятичном сложении, если не возник перенбс из данной тетрады, от результата вычитается "6" (добавляется "О") с разрывом переносов между тетрадами (за результат принимается значение на выходе сумматоре 3). В противном случае за результат принимается значение на выходе сумматора 2,При выполнении операции двоичного суммирования на входе 15 отсутствует управляющий сигнал, поэтому при получении результатов этой операции минуются сумматоры 1 и 3. Формула изобретения Двоична-десятичный сумматор, содержащий в каждом разряде входной корректирующий сумматор, основной сумматор, выходной корректирующий сумматор, узел управляемой инверсии, причем первый вход входного корректирующего сумматора соединен с шиной Константа 0110 н двоично-десятичного сумматора, выход узла управ - ляемой инверсии соединен с первым информационным входом основного сумматора, вход переноса основного сумматора соединен с входом переноса в данный разряд двоично-десятичного сумматора, выход переноса основного сумматора соединен с выходом переноса из данного разряда двоично-десятичного сумматора, управляющий вход узла управляемой, инверсии соединен с входом управления видом операции двоично-десятичного сумматора, о тл и ч а ю щ и й с я тем, что, с целью повышения быстродействия, в каждый разряд двоично-десятичного сумматора введены два коммутатора, причем второй информационный вход основного сумматора соединен с входом первого операнда данного разряда двоично в десятично сумматора, вход второго операнда данного разряда которого соединен с вторым входом входного корректирующего сумматора и пер - вым информационным входом первого коммутатора, второй информационный вход которого соединен с выходом входного корректирующего сумматора,. а выход подключен к информационному входу узла управляемой инверсии, выход основного сумматора соединен с17 Составитель В . Б ер ез кинТехред 0.Гортнай Корректор Г.Решетни едактор А,Огар 490/44 ВНИИПИпо д 113035,Зака 671 Подтета СССРкрытийая наб., д, 4/5 Тираственного кообретений и с судам оск 5, Раушс роиэводственно-полиграфическое предприятие,г,ужгород,ул.Проектная,4 первым входом выходного корректирунщего сумматора, второй вход которогосоединен с шиной "Константа 1010"двоично-десятичного сумматора, первый и второй информационные входывторого коммутатора соединены с первым входом и выходом выходного корректирующего сумматора соответственно, управляющий вход первого ком -мутатора соединен с входом управле 242 ЗЗ 4ня д е с я ти ч ным сл ожени ем двоич но-десятичного сумматора, первый управляющий вход второго коммутатора соединен с входом управления видом кода двоично-десятичного сумматора, выход переноса основного сумматора соединен с вторым управляющим входом второго коммутатора, выход которого является выходом данного разряда двоич- О но в десятично сумматора.
СмотретьЗаявка
3728293, 16.04.1984
ПРЕДПРИЯТИЕ ПЯ М-5339
ЗАПОЛЬСКИЙ АЛЕКСАНДР ПЕТРОВИЧ, ПОДГОРНОВ АНАТОЛИЙ ИВАНОВИЧ, МОЙСА РОМУАЛЬД СТАНИСЛАВОВИЧ, КАЛЕНЧИЦ ИРИНА ИВАНОВНА
МПК / Метки
МПК: G06F 7/50
Метки: двоично-десятичный, сумматор
Опубликовано: 30.06.1986
Код ссылки
<a href="https://patents.su/3-1241233-dvoichno-desyatichnyjj-summator.html" target="_blank" rel="follow" title="База патентов СССР">Двоично-десятичный сумматор</a>
Предыдущий патент: Устройство для подсчета числа нулей в двоичном коде
Следующий патент: Вычислительное устройство
Случайный патент: Ротор центробежного очистителя