Патенты с меткой «логарифмирования»

Устройство для быстродействующего логарифмирования

Загрузка...

Номер патента: 146096

Опубликовано: 01.01.1962

Автор: Сливицкий

МПК: G06G 7/24

Метки: быстродействующего, логарифмирования

...триггера. Входное (логарифмируемое) напряжение подается на другой вход схемы совпадения. В момент совпадения напряжения экспоненты и входного напряжения, схема совпадения дает импульс, передний фронт которого возвращает триггер в исходное состояние. длительность выходного импульса14 б 096 триггера пропорциональна логарифму величины входного напряжения.Прямоугольные импульсы отрицательной полярности подаются на интегрирующую цепочку Я,С 2, формирующую экспоненту, и через дифференцирующую цепочку СЯой 9 на вход триггера, построенного на транзисторах Т, и Тз. Экспоненциальный разряд конденсатора С после окончания импульса является рабочим. Задний фронт прямоугольного импульса запускает триггер, этот момент совпадает с моментом начала...

Устройство для логарифмирования мгновенных значений синусоидальных электрических сигналов

Загрузка...

Номер патента: 297048

Опубликовано: 01.01.1971

Автор: Храмов

МПК: G06G 7/24

Метки: значений, логарифмирования, мгновенных, сигналов, синусоидальных, электрических

...формы усиливается каскадом 1 линейного усиления и подается на вход первого из и последовательно включенных каскадов 2 усиления и двуполярного ограничения. На выходах каскадов 2 усиления в ограничен за счет усиления фронтов и ограничения амплитуды импульсного напряжения получаются импульсные напряжения, Синусоидальное напряжение, полученное на выходе каскада 1 линейного усиления, и импульсные выходные напряжения каскадов 2 усиления в ограничен поступают в блок 3 суммирования. Полученное в этом блоке результирующее напряжение подается на много297048 оАпд Составитель Л, А. МасловРедактор Ю. Д. Полякова Техред Е. Борисова Корректор В. И. Жолудев Тираж 473 Подписное п открытий при Совете Министров СССР шская наб., д. 4/5 пография, пр....

Устройство для амплитудной дискриминации и логарифмирования

Загрузка...

Номер патента: 336789

Опубликовано: 01.01.1972

Автор: Семенов

МПК: H03K 5/24

Метки: амплитудной, дискриминации, логарифмирования

...входного сигнала напряжения в сигнал тока, подаваемого на эмиттертранзистора 1.Логарифмирующий диод 5 преобразуегтоковый сигнал в выходной сигнал напряже.15 ния, пропорциональный логарифму токовогосигнала. Диод б дискриминирует свойстваустройства и в начальном состоянии смещается током прямого направления, при этомтранзистор 2 закрыт, благодаря чему обеспе 20 чивается неизменность начального уровня нап ряжения и тока логарифмирующего диодаи их сохранение при малой сважности входных сигналов,336789 Предмет изобретения Составитель К, Виноградов Редактор Т. Морозова Техред Т. Курилко Корректоры Е. Исаков и О, ТюринЗаказ 224/1064 Изд. Мз 582 Тираж 448 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров...

Устройство для логарифмирования мгновенных значений электрических сигналов синусоидальной

Загрузка...

Номер патента: 391571

Опубликовано: 01.01.1973

Автор: Автор

МПК: G06G 7/24

Метки: значений, логарифмирования, мгновенных, сигналов, синусоидальной, электрических

...которого подключены через суммируюший блок 3 к схеме задержки 4, соединенный с одним из входов частотного селектора 5, управляющий усилитель б и частотный детектор 7.5 Устройство работает следующим образом,Входное сицусоцдальцое либо импульсно-модулированное синусодальцое напряжение усиливается входным усилителем 1 и подается на вход первого из последовательно включенных 10 каскадов и-каскадного усилителя-ограничителя2. На выходах каскадов и-каскадного-усилителя 2 за счег усиления фронтов и ограничения амплитуды получаются импульсные напряжения. Эти импульсные напряжения с выходов 10 каскадов усилителя-ограничителя 2 поступаютв суммирующий блок 3. Полученное на выходе этого блока результирующее напряжение подастся через схему...

Устройство для логарифмирования частотных сигналов

Загрузка...

Номер патента: 438993

Опубликовано: 05.08.1974

Авторы: Залялов, Лызин, Сергеев, Тарасов

МПК: G06G 7/24

Метки: логарифмирования, сигналов, частотных

...повышения точности логарифмирования требуется усложнять оборудование.Цель изобретения заключается в упрощении устройства для логарифмирования частотных импульсов.Эта цель достигается тем, что предложенное устройство содержит функциональный частотный преобразователь, входы которого соединены соответственно с задающим генератором и через первый формирователь импульсов с источником входного сигнала, а его выход через второй формирователь - с управляющим входом ключа.На чертеже представлена функциональная схема устройства.Устройство состоит из формирователя 1 импульсов, функционального частотного преобразователя 2 частоты в частоту, прямо пропорциональную периоду исходной, задающего генератора 3, формирователя 4 импульсов, ключа 5 и блока 6...

Цифровое устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 448459

Опубликовано: 30.10.1974

Авторы: Немытов, Оранский

МПК: G06F 7/38

Метки: двоичных, логарифмирования, цифровое, чисел

...мое Годер Науграсууе- СдЮигаувиийугиеуггрйа рюгисуутр С У 1 Ут а Утг ц Р оао,юаат 11 ттюгга : д;оаа, т 1111 О т увюпа = х+ тт у, 1 тт тпююю вОт ттт, 1Оаааютс+ ают, ОООО татас 1 + ту, тууаапюато Овт юю цоп в та У 01+ 111, тттт ттт г т ттт 1 а 12 ООО ттгтттттттгт Сумматор Оат,споаюа 1 сттотпас,саююааюаоюао аоа,сааюповооопо ООО,О 1111 пт 1000 тгт,;спасоОтав 111, ттт Оюоаа тцтп тг , 1 угюоааатот ттг, тттгтааоюцгг 11, тгтгттююсюат ааа,ююовюаатт ттт 11 11 тттт 1 тююпг Оса,воааоссоаттт ттт,ттгтттгттта 1 ттт,тутУто гтг, тттгтттттттт аао, Ооппюсаоопап пап, Оаппооасцооооао, а тт тат таюв т т т,та овцс та 1 ца 1 т, т г тпвоаотаус гтт,ттттааааотог тут, тттгггвовоцт впп,ппвоввс 111 1 1, 1 тт т 1 т 1 тсювт аао,псоаассвсттт ту,тт г т т 1 1 1 11 ют...

Устройство для логарифмирования

Загрузка...

Номер патента: 450190

Опубликовано: 15.11.1974

Автор: Карпов

МПК: G06G 7/24

Метки: логарифмирования

...Т который при известных параметрах исходного сигнала Увыбирается в соответствии с общеизвестной теоремой Котельникова.О Эти импульсы запускают генераторы экспоненциального напряжения 2 (фиг. 2 б - напряжение У,) и линейно изменяющегося напряжения 3 (фиг. 2 в - напряжение Уэ).Напряжение генератора экспоненциального 15 напряжения подается на первый вход диоднорегенеративного компаратора 4, на второй вход которого поступает преобразуемое напряжение, В момент наступления равенства преобразуемого и экспоненциального напряжений 20 компаратор генерирует импульс, подаваемыйна импульсный вход ключа 5 с запоминающим элементом 6 на его выходе, Так как потенциальный вход ключа 5 подключен к выходу генератора 3 линейно изменяющегося напряже ния, то...

Вероятностное устройство для логарифмирования чисел

Загрузка...

Номер патента: 489112

Опубликовано: 25.10.1975

Автор: Яковлев

МПК: G06F 15/20

Метки: вероятностное, логарифмирования, чисел

...устройства соелинен с чправяю 2 цим входами схемы сравнения 3 и датчика случайных чисел 4, нулевой выход трггера 1 соединен с выходом 8 устройства, а его нулевой вход - с входом 9 пуска устройства,Работа устройства начинается с занесения кода р но числовому входу 6 устройства в счет ик 2 и подачи импульса на вход 9 пуска устройства, в резупьтлт 1 ео на холе це 2 он11" 5 с 1 е 122 о 21 ном с нуте 21 м 211 ходом трГгера 1.цо лается 1 азрешаюпц 2 й сигнал. Выхолные .;у ьсы от схемы сравнения 3 ностун 21гпе М = 2 ( Я - разрядность счетчика 2)1(пя математического ожидания содержимого счетчика 2 в (, -м такте можно зап 11 сать следующее рекуррентное соотношенце Учитывая, что 110 = 8, из выражения (1) получаем И, =Р (1.-), М,:рИ (1-),ЭО 35...

Устройство для логарифмирования и потенцирования двоичных чисел

Загрузка...

Номер патента: 523408

Опубликовано: 30.07.1976

Авторы: Леусенко, Морозевич, Немытов

МПК: G06F 5/02

Метки: двоичных, логарифмирования, потенцирования, чисел

...число, равное количеству разрядов, отводимых для отображсния целой части числа х, По сигналу пуск, поступающему на вход триггера 6, триггер 6 устанавливается,в единичное состояние, в рсзуль523408 чению антилогарифма для заданного логарифма. Время выполнения указанных операций определяется разрядностью устройства и значением операндов.5 Предлагаемое устройство позволяет осуществлять те же преобразования над числами, что и известные, при меньшем объеме оборудования. 10 Устройство для логарифмирования и потенцирования двоичных чисел, содержащее гене ратор тактовых импульсов, выход которогосоединен с первым входом первого элемента И, второй вход которого соединен с инверсным выходом триггера, элемент ИЛИ, регистр сдвига, счетчик, выходы...

Цифровое устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 593212

Опубликовано: 15.02.1978

Авторы: Потапов, Флоренсов

МПК: G06F 7/38

Метки: двоичных, логарифмирования, цифровое, чисел

...Этот блок осуществляет табличное преобразование значения мантиссы 1 од,х"/х в 25соответствующее значение10 я, (1+ 2 х"/х),где д - такое целое число, что 2 -(2 г х"/х(2 - ф". 30 Число /г при этом удовлетворяет условию 2 Й)а=1, где )г - число двоичных разрядов аргумента.Значение знакового разряда сумматора 8 з 5 при сложении мантисс ( - 1 одх) и 1 одх" запоминается на триггере 10 знака промежуточного результата.Блок 12 управления сдвигателем представляет собой комбинационную схему, подсчи тывающую число нулевых разрядов слева до первого единичного разряда в регистре 2 младших разрядов аргумента и суммирующее это число со значением триггера 10 знака промежуточного результата, что дает зна чение требуемого числа сдвигов д в...

Устройство для логарифмирования

Загрузка...

Номер патента: 615486

Опубликовано: 15.07.1978

Авторы: Кадук, Рудковский

МПК: G06F 15/20

Метки: логарифмирования

...выхода блока 4появится сигнал на включение триггера в регистре 5, соответствующегочислу 1. Этому сигналу соответствуетсдвиг кода числа Н на (-е + к )= +2на 2 разряда вправо и в дешифратор 7введется код числа 0 2 С + 0.2 + 125которому соответствует соответствующая выходная шина, соединенная черезэлементы ИЛИ блока 8 с единичнымивходами трех триггеров регистра 6,соответствующих числу 585, окончательный результат 1 оф 3=1,585.21 3П р и м е р 2. Для Нф 12+1 2+ 1 2++ 0 2 + 0 2 + 1.2143 показательстаршего значащего разряда щ 7, значит Ьф 143= 7, Сигналу с соответствующего выхода блока 4 соответствует сдвиг кода числа )( влево на (-й/+ К )=4 разрядов и в счетчик 9 запишется часть кода числа И а именно0 2" + 0 "2+ 0 2 = О Одновременно...

Устройство для логарифмирования чисел

Загрузка...

Номер патента: 684539

Опубликовано: 05.09.1979

Автор: Примиский

МПК: G06F 7/38

Метки: логарифмирования, чисел

...того, предложенное устройствоне требует логических развязок междуразрядами входного счетчика, чтобы входные импульсы могли непосредственно попасть на вход любого разряда счетчика.Таким образом, предложенное устройствосущественно проще известных устройств.аналогичного назначения. 6845 Пятый, шестой, седьмой входные им 1пульсы не изменяют состояния .выходногосчетчика, так как возникающие ймпульсы55переноса с выходов триггеров 2 2 не,0 упроходят на выходной счетчик так какэлементы И 4 е, 41 закрыты нулевымипотенциаламис единичных выходов триг 3Первый импульс пеоебрасывает в состояние "1" триггер 2 , При этом выходной счетчик по-прежнему находится в состоянии "0", т,е, Ц 1=0.При приходе второго ймпульса триггер 2 переходит в состояние 0", и...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 696445

Опубликовано: 05.11.1979

Авторы: Котов, Полковников, Эглитис

МПК: G06F 7/38

Метки: двоичных, логарифмирования, чисел

...сдвига поступает врегистры 9 и 10.При заполнении емкости счетчика 12на его выходе возникает сигнал переполнения, который совершает следующиеоперации: триггеры 4 и 5 устанавливаются в состояние 0, в резуль тате чего закрываются элементы И 6,7 и 8; код числа, содержащегося врегистре 9 заносится в счетчик 13;триггер 16 устанавливается в состояние 1, открывая тем самым элементы Я И 17 и 18.В этот момент счетчик 2 содержиткод числаы,= ки+),35 где п - значение характеристик искомого логарифма, счетчик 13содержит код числаЗ = 2 -2 л х40 где ц - число разрядов счетчика 13и регистра 10, а регистр10 содержит код числа2 п С этого момента через элемент И 45 17 и управляемый делитель 15 импуль -сы генератора поступают на вычитающий вход счетчика 2,...

Устройство для логарифмирования

Загрузка...

Номер патента: 708343

Опубликовано: 05.01.1980

Авторы: Кравченко, Примиский, Цуканова

МПК: G06F 5/00

Метки: логарифмирования

...чертм обозначены: вход устрой й регистр 2, регистр сдвиеления старшего разряда 4 блок элементов ИЛИ 6, третья и четвертая группь 6-1, 6-2, 6-3 и 6-4 сорегистр результата 7, аеретья и четвергвя группы,34 ,35 883 8 5 70836-1, 6-2 и 6-3 запишутся в соответствующие триггеры регистра результата 7.Окончательный результат по декадам110, 0111, 0110, 1001, т.е,109 = 6,769,Рвссмотрям случай ММПусть необходимо найти 6 р 284.284 = 12 + 0 2 + 0 2" + 02+1 23+12 +ОДвоичная запись 1000113.00,Блок 4 определит М=8 и запишетэто значение через блок элементов ИЛИ6 в регистр результата 7. Нв второйвход блок 4 выдаст сигнал о сдвиге наК-и 1 разрядов вправо кода числа 15100011100 в регистре сдвига 3. В результате сдвига .код примет вид 1000111,Первые...

Устройство для логарифмирования

Загрузка...

Номер патента: 711560

Опубликовано: 25.01.1980

Авторы: Асатиани, Кублашвили, Мирианашвили, Смородинова, Чачанидзе

МПК: G06F 5/02

Метки: логарифмирования

...уровень, поступая через элементы И 22 и ИЛИ 12,также подсчитывается в счетчике 1 изапускает распределитель 2, в результате этого в счетчике 1 окажется за"писанной характеристика искомого логарифма. Укаэанный разрядный единич 71156025 Формула изобретения 0,00000000001 0,000000010111 0,000000111011 0,000001101100 0,000010100111 0,000011101001 0,000100110031 60 65 ный уровень на следующем такте черезэлемент 28 устанавливает триггер 11в единичное состояние, вследствие чего блокируются элементы И 20, 22 иразблокируется элемент И 23, На последующих. четырех тактах на выходеэлемента ИЛИ 16 образуется единичныйуровень, который через элемент И 23разрешает запись логических уровнейпоследующих четырех разрядов двоичного кода. Вследствие этого...

Устройство для логарифмирования и потенцирования

Загрузка...

Номер патента: 711561

Опубликовано: 25.01.1980

Авторы: Асатиани, Кублашвили, Мирианашвили, Панцхава, Смородинова, Чачанидзе

МПК: G06F 5/02

Метки: логарифмирования, потенцирования

...импульсов на регистры блока 4. Через выбранный элемент И 8 иэлемент ИЛИ 12 информация с соответствующего регистра блока 4 падаетсяна вход сумматора 9, на другой входкоторого через элемент ИЛИ 10 подается информация с выбранного узла б.На выходе сумматора 9 образуется мантисса логарифма двоичного числа последующей системе уравнений:у, = 1,011 ОО 11 ОО 1 ах + О,ОООООООООО 1у = 1,01010001101 х + 0,000000010111у = 1,00111111011 х + 0,000000111011у = 1,00101111000 х + 0,000001101100у = 1,00100000010 х + 0,000010100111, : 1,0.О 1.О 1 О 111. + О,ОООО 111010 О 1у", = 1,ООООО 1101 О 1 Х + 0,00010011 ООПуц =,Х+О,ООООО 1 ОО 1 ООХ+ О,ООО 1 ОО 111 ОО 1у, =Х+0,00001110110 Х+ О,000011100111у= Х+О, 00011000010 Х+ О., 000010100100у= Х+О,...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 717760

Опубликовано: 25.02.1980

Авторы: Кононович, Май

МПК: G06F 7/38

Метки: двоичных, логарифмирования, чисел

...выходной код2 группыхарактеристика мантиссаПримерЗ.00000011 - входное число1 О 00110000 - выходной код1 группыО О 1 11000000- выходной код2 группы 7мационные входы коммутаторов второйгруппы. Сигналы с выходов первых четырех коммутаторов первой группы поступают на дешифратор характеристики,Если старшим значащим разрядом выход.ного кода первой группы коммутаторов,является восьмой, то с выхода дешифраторв характеристики на первый входуправления коммутаторов второй группыпоступит сигнал логической 1, разрешающий прохождение нв выходы коммутаторов информации, поступающей на первые информационные входы, то есть навыходах коммутаторов второй группы появится выходной код первой группыкоммутаторов.Если старшим значащим .разрядом выходного...

Устройство для логарифмирования частотных сигналов

Загрузка...

Номер патента: 732910

Опубликовано: 05.05.1980

Автор: Фесенко

МПК: G06G 7/24

Метки: логарифмирования, сигналов, частотных

...щее, логическому "нулю", в счетчике 14 импульсов записано некоторое постоянное число, генератор 3 ступенчатого напряжения не формирует напряжения, так как блокирован вторым триггером 50 5 по своему дополнительному (установочному) входу.После появления на одном из входов компаратора 2 экспоненциального напряжения и одновременно видеоимпуль са на входе блока 6 задержки и на первом входе второго триггера 5 последний переключается и на выходе генератора 3 10формируется ступенчатое напряжение.На выходе функционального преобразователя 11 появляется поток импульсовот задающего генератора 12 через первый элемент И 8,Напряжения на одном входе компаратора 2 изменяется по закону убывающейэкспоненты, а на втором - по...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 767755

Опубликовано: 30.09.1980

Авторы: Котов, Эглитис

МПК: G06F 7/38

Метки: двоичных, логарифмирования, чисел

...вторым входом третьего триггера и с третьим выходом блока управления, пер- вый вход которого соединен со вторым входом первого триггера,На чертеже представлена функциональ-ная схема предложенного устройства.Оно содержит генератор 1 импульсов, первый 2, второй 3, третий 4 регистры, первый 5; второй б, третий 7, четвер тый 8 счетчики, управляемый делитель 9, реверсивный счетчик 10, первый 11, второй 12, третий 13 элементы И, элемент 2 ИИЛИ 14, ключ 15, блок 16 управления, вхоц 17 пуска устройства. На втором этапе преобразования поддействием сигнала на выходе 21 блокауправления производится досчет содержи 35мого счетчика 8 до его переполненияимпульсами, следующими с частотойР/К,. где К - емкость счетчика 5. Обокончании второго...

Устройство для логарифмирования и потенцирования

Загрузка...

Номер патента: 920762

Опубликовано: 15.04.1982

Авторы: Хохлов, Циделко

МПК: G06G 7/24

Метки: логарифмирования, потенцирования

...5, а выход первогосумматора 4 присоединен к выходу 12 . ЯР 4устройства. Вхоцной сигнал поступает . на логарифмический функциональный преобразователь 1 с кусочно-линейной аппроксимацией, который осуществляет кусочно-линейную а ппроксимацию логарифмической функции. Вхопной сигналои кусочно-линейная функция поступает в блок 3 управления, который вырабатывает управляющие возпействия в блок 10 формирования напряжений узлов аппроксимации. Послепний, в свою очередь, выцает в логарифмический функциональный преобразователь 1 с кусочно- линейной аппроксимацией значения узлов аппроксимации и осуществляет таким образом изменение козффициента наклона кусочно-линейной функции, Сигнал с выхода блока 10 формирования напряжений узлов аппроксимации...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 924705

Опубликовано: 30.04.1982

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 7/556

Метки: двоичных, логарифмирования, чисел

...по сравнению с устройст. вом-прототипом получается выигрыш в 50объеме блоков памяти более чем в300 раэ,На чертеже представлена блок-схема предлагаемого устройства.Устройство содержит блоки 1 и 2 55памяти, регистр 3 старших разрядаваргумента, коммутатор 4, блок 5 деления, коммутатор б, сумматор 7, коммутатор 8, выходной регистр 9 ре"зультата, регистры 10 и 11 буферные, 60коммутатор 12, регистр 13 младшихразрядов (аргумента), сдвигатели14 - 1 б, блок 17 синхронизации.Сднигатели 15 и 16 реализуют операции 65 Х - ф 4 Х, +ЬХ и Х - ф 2 Х, +ЬХсоответственно, которые заключаютсян добавлении между старшими и младшими разрядами аргумента соответстну"ющего числа нулей (двух и одного),Устройство для логарифмированиядвоичных чисел работает...

Устройство для логарифмирования массивов двоичных чисел

Загрузка...

Номер патента: 926654

Опубликовано: 07.05.1982

Авторы: Мельник, Черкасский

МПК: G06F 7/556

Метки: двоичных, логарифмирования, массивов, чисел

...12, а число ц из блока 19 управления сдвигателем записывается в регистр 13. В сдвигателе 20 осуществляется сдвиг% Хц наразрядов значения 1 од 4 (1+2 - , ) и на его выходе получается значениеХц3 од 1(1+ в ,), что справедливо ввиду выполнения условия для К, так ка)к в этом случае с точностью до с выЮ 55 60 65 Вычисление двоичного логарифмаот нормализованного аргументах ( - с х1) производится на основе соотношенийЕ с, =Е З,(х+х"):М,х Е 9,(1+хн+ -) иЕ З - Еоя,х - Ео 9,х ,х1хгде х - число, образованное старшими разрядами аргумента;х" - число, образованное младшими разрядами аргумента,Устройство работает следующимобразом,В первом такте работы устройствав регистры старших 1 и мпадших 2разрядов аргумента поступают соответственно значения х и...

Устройство для логарифмирования чисел

Загрузка...

Номер патента: 926655

Опубликовано: 07.05.1982

Авторы: Агизим, Горячева, Розенблат

МПК: G06F 7/556

Метки: логарифмирования, чисел

...выход сумматора по модулю два соединен совходом записи регистра числа, информационные входы старших и младших разрядов которого соединены с выходами соответственно счетчика порядка и блока памяти таблицы логарифмов, 25На чертеже показана блок-схема устройства.Устройство содержит счетчик 1 порядка, сдвиговый регистр 2, сумматор 3 по модулю два, блок 4 памят таблицы логарифмов, регистр 5 числа, тактовый вход б, информационный вход 7. Формула изобретения Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР Р 479110, кл. 6 06 Р 7/38, 1972,2, Авторское свидетельство СССР Р 482768, кл. 6 Об Г 3/00, 1972(прототип), Устройство работает следующимобразом,35Перед началом работы счетчик 1порядка устанавливается...

Устройство для логарифмирования

Загрузка...

Номер патента: 959072

Опубликовано: 15.09.1982

Авторы: Дурасов, Тимко

МПК: G06F 7/556

Метки: логарифмирования

...логарифма входного числа и может быть выполнен в виде схемы комбинационной логики на основе, формирования выходного кода в зависимости от положения старшей единицы во входном числе аналогично тому, как это выполнено в устройстве 2. Блок управления 2 служит для выработки управляющих стробов и может быть выполнено в виде и-выходной логической схемы, при этом первый выход связан по логике И с инвертированными выходами разрядов дешифратора характеристики, старших выхода разряда, номер которого равен количеству управляющих входов на мультиплексоре, второй выход связан по логике И с выходом разряда на единицу большего, чем разряд, номер которого равен количеству управляющих входов на мультиплексоре, и с инвер-. тированными выходами...

Устройство для логарифмирования

Загрузка...

Номер патента: 962926

Опубликовано: 30.09.1982

Авторы: Мельник, Митьков, Черкасский

МПК: G06F 7/556

Метки: логарифмирования

...х, выбирается константа В и также поступает на сумматор. 10. В сумматоре 10 производится выработка суммы, которая по сигналупоступающему от блока 19 управленияпо выходу 22 записывается в регистр2, а из него поступает на блок 15возведения в квадрат, из которогоквадрат поступившего числа передается через коммутатор 17 по сигналу,поступающему от блока 19 управленияпо выходу 24 в регистр 5. В следующем такте информация с выхода сумматора 10 поступает уже в регистр 3 посигналу 21 и из него на блок 16 возведения в квадрат, из которого ре-,.зультат вычисления выражения х + В)по сигналу 23 поступает через коммутатор 17 на регистр 5. Таким образом,включение двух блоков возведения вквадрат параллельно позволяет сделать такт работы конвейера,...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 1001095

Опубликовано: 28.02.1983

Авторы: Елисеев, Лебедев, Лызин, Сергеев

МПК: G06F 7/556

Метки: двоичных, логарифмирования, чисел

...память 7.Соответствующие входы управления всехкоммутаторов в каждой группе соединены между собой и с выходами дещифраЗтора характеристики, Выходы дешифратора характеристики соединены с выходными шинами характеристики, Выходы блока сдвига соединены с адресными входамипостоянной памяти, 36Работа устройства осуществляется следующим образом,Входное число, представленное в двоичном коде, подается через шины 4-4на первые информационные входы коммутаторов первой группы, причем 1,2,3.0разряды входного числа подаются нашины 4 , 4,,4 соответственно,Дешифратор 1 преобразует код исходногочисла в двоичный код характеристики,Дешифратор представляет из себя комбинационную логическую схему,В блоке 3 сдвига Осуществляетсясдвиг исходного кода влево на...

Устройство для логарифмирования

Загрузка...

Номер патента: 1030800

Опубликовано: 23.07.1983

Авторы: Ветохин, Горьков, Чурбанов, Шихалеев

МПК: G06F 7/556

Метки: логарифмирования

...чисел на одинразряд вправо, а седьмая шина управления соединена с седьмым выходомблока 4 выделения старшего разряда,Вторые входы восьмых элементов Ивсех шести групп соединены с входным регистром таким образом, чтобыобеспечивать аппаратный сдвиг кодачисла на два разряда вправо, а восьмая шина управления соединена с вось.мым выходом блока выделения старшего разряда, Выходы блока 3 коммутаторов соединены с входами дешийратора 5,Блок 4 выделения старшего разря-,да состоит иэ последовательно соединенных ячеек, каждая из которых соответствует определенному разряду,Количество ячеек определяется числом разрядов логарифмируемого числа. Ячейка нулевого разряда состоитиэ одного логического элемента И 8,гервый вход которого соединен с выходом...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 1038938

Опубликовано: 30.08.1983

Авторы: Горячева, Розенблат

МПК: G06F 7/556

Метки: двоичных, логарифмирования, чисел

...регистра, тактовый вход которого соединен с входом тактовых импульсов записи устройства и входом счетчика порядка, выход которого соединен с информационным входом регистра старших разрядов числа, управляющий вход которого соединен с выходом сумматора по модулю два и.управляющим входом регистра младших разрядов числа, выход первого разряда сдвигового регистра соединен с первым входом сумматора по модулюдва, второй вход которого соединен с информационным входом устройства, содержит триггер, коммутатор и одноразрядный сумматор, выход которого соединен с последовательным входом регистра младших разрядов числа,параллельный вход которого соединен с выходом с второго по и-й разрядов сдвигового регистра, где и - разрядность аргумента,...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 1059572

Опубликовано: 07.12.1983

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 7/556

Метки: двоичных, логарифмирования, чисел

...соответственно, выходпервого блока памяти подключен к второму информационному входу первогоблока деления, выход которого соединен с вторым входом второго сумматора, выход которого подключен к информационному входу третьего регистра,выход которого соединен с первыминформационным входом второго блокаделения, второй вход которого подключен к выходу первого сумматора, выходвторого блока деления соединен с вторым информационным входом второгокоммутатора, выход третьего сдвигателя подключен к второму информационному входу первого коммутатора, выходыблока синхронизации соединены а управляющими входами первого и второгоблоков деления, третьего регистра,третьего сдвигателя и регистра результата,Вычисление натурального логарифмаот...

Устройство для логарифмирования отношения сигналов

Загрузка...

Номер патента: 1112373

Опубликовано: 07.09.1984

Авторы: Болванов, Каргальцев, Купер

МПК: G06G 7/24

Метки: логарифмирования, отношения, сигналов

...интегрирующий конденсатор,к инвертирующему входу операционногоусилителя подключен первый вывод первого масштабного резистора, второйвывод которого соединен с выходом25кляча, вход которого подключен к выходу источника напряжения, выход опе.рационного усилителя подключен к входу компаратора, выход которого подключен.к входу генератора импульсов,выход которого соединенчерез второймасштабный резистор с инвертирующимвходом операционного усилителя, выход блока синхронизации подключен куправляющему входу ключа и к первому 35входу элемента И, второй вход которого соединен с выходом генератора импульсов, выход элемента И подключенк входу счетчика, выходы которогоявляются цифровым выходом устройства,40второй вход компаратора подключен квыходу...