Смичкус
Преобразователь кода системы остаточных классов в позиционный код
Номер патента: 1737735
Опубликовано: 30.05.1992
Авторы: Баранов, Смичкус
МПК: H03M 7/18
Метки: классов, код, кода, остаточных, позиционный, системы
...блокировку элемента И 6.Параллельный (и+1)-разрядный вычитатель 4 формирует двоичный код разности а 2 - а 1. Параллельный (и+1)-разрядный сумматор 1 формирует двоичный код суммы а 1 +а 2 Элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 формирует из сигналов младших разрядов остатков а 1 и а 2 единичный управляющий сигнал в случае комбинации кодов 0 - 1 и 1 - 0 и нулевой сигнал при комбинациях 0 - О и 1 - 1, Если оба остатка а 1 и б - четные или нечетные, то на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 действует нулевой сигнал, Если один остаток - четный, а другой - нечетный, и наоборот, то элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 формирует сигнал "1", при котором мультиплексоры 12(1) - 12 рп) пропускают на свои выходы параллельный 2 п-разрядный двоичный код величины, действующий на...
Преобразователь кода системы остаточных классов в позиционный код
Номер патента: 1624699
Опубликовано: 30.01.1991
Авторы: Баранов, Смичкус
МПК: H03M 7/18
Метки: классов, код, кода, остаточных, позиционный, системы
...(а 2 - а 1)2 (а-а 1)Выбор одной из этих величин осуществляется с помощью переключателя 10 основаниясистемы остаточных классов, Предположим, что основание системы остаточныхклассов Р 2 = бй+1, где К = 2. кгп, товыход к+1-го разряда регистра 4 сдвигачерез переключатель 10 соединяют с входами элемента 21 задержки и сумматора6. Следовательно, на выходе переключателя 10 формируется последовательныйК+145 двоичный код величины 2 (а 2 - а 1),который задерживается на такт элементом 21 задержки, что эквивалентно умножению этой величины на два. Такимобразом, на выходе элемента 21 задержки50 действует последовательный двоичный код1+2величины 2 (а 2 - а 1), который суммируется, начиная с младших разрядов, всумматоре 6 с последовательным двоичным...
Устройство для сравнения чисел в системе остаточных классов
Номер патента: 1619248
Опубликовано: 07.01.1991
Авторы: Баранов, Смичкус
МПК: G06F 7/04
Метки: классов, остаточных, системе, сравнения, чисел
...кода 3,4, сумматор 5,блоки сравнения 6 - 8, блок Формирования константы (БФК) 9, шифратор 10,элементы ИЛИ-НЕ 11, 12, входы 13 - 16чисел А и В, тактовый вход 17, выходы 18 - 20. Основания Р 1 и Р СОК выбираются из ряда РАЙ=60-1, Р =6 И+1,где И=1,2, БФК 9 формирует константу С=(Р 1 +Р 2.)/2. Числа А и В представлены в СОК остатками М Ии Д,по основаниям Р 1 и Р . 1 ил.16192486 блока сравнения, знаковые выходы и цатый, тактовый вход устройства соевыходы младшего разряда первого и динен со стробирующим входом ширатовторого вычитателей и выходы первого ра, первый, второй и третий выходы и второго элементов ИЛИ-НЕ соединены которого являются соответственно выхос информационными входами шифратора дами "Больше", "Меньше"...
Преобразователь кода системы остаточных классов в позиционный код
Номер патента: 1388997
Опубликовано: 15.04.1988
Авторы: Баранов, Смичкус
МПК: H03M 7/18
Метки: классов, код, кода, остаточных, позиционный, системы
...остатков Р, /Ы -о,/ . Спустя и тактов. после запуска преобразователя на третьем выходе блока 12 синхронизации вырабатывается нулевой сигнал, блокирующий вычитатель 7, а на пятом выходе блока 12 синхронизации формируетсясигнал "1", устанавливающий по входусброса формирователь 8 дополнительного кода в исходное состояние, С выхода сумматора 25 последовательныйдвоичный код произведения поступает,начиная с младшего разряда, на первый вход сумматора-вычитателя 5, Сумматор-вычитатель 5 устанавливается врежим суммирования, если триггер 14находится в нулевом состоянии, либо в режим вычитания, когда триггер 14 находится в единичном состоянии. Последовательный двоичный код остаткасдвигается, начиная с младшего разряда, под действием...
Преобразователь кода системы остаточных классов в позиционный код
Номер патента: 1228290
Опубликовано: 30.04.1986
Авторы: Баранов, Смичкус
МПК: H03M 7/18
Метки: классов, код, кода, остаточных, позиционный, системы
...1 С ка а, а на выходе вычитателя 7 Формируется последовательный двоичный код разности остатков а - а которьй, начиная с младшего разряда, поступаег на информационный вход формирователя 8 дополнительного кода.Формирователь 8 дополнительного кода преобразует дополнительный код разности остатков а " а, в прямой код, если на его управляющий вход поступает сигнал логической единицы с нулевого выхода триггера 14 в случае а с а , или пропускает без изменения прямой код разности остатков да2 1 когда триггер 14 находится в единич ном состоянии в случае 22 а,. Таким образом, на выходе Формирователя Я дополнительного кода Формируется поя 90 бмой код абсолютной величины разности остатков а-а который через элемент 16 И поступает, начиная с...
Генератор двоичных чисел
Номер патента: 1201827
Опубликовано: 30.12.1985
Авторы: Баранов, Смичкус
МПК: G06F 1/02
Метки: генератор, двоичных, чисел
...действуют нулевые сигналы, а на их управляющие входы поступает единичный сигнал инверсного выхода триггера 14.Запуск генератора двоичных чисел осуществляют подачей сигнала логической единицы на запускающий вход 27 устройства, который соединен с управляющим входом генератора 17 одиночных импульсов. Из последовательности импульсов п-го разряда распределителя 2 импульсов генератор 17 одиночных импульсов выделяет одиночный импульс, который устанавливает триггер 14 в единичное состояние. Единичный сигнал прямого выхода триггера 14 открывает элемент И 19, через который на вход сумматора 5 начинает поступать последовательность импульсов первого разряда распределителя 2 импульсов. Регистр 3 сдвига, содержащий п разрядов, совместно с сумматором 5...
Преобразователь кода системы остаточных классов в позиционный код
Номер патента: 1116424
Опубликовано: 30.09.1984
Авторы: Баранов, Смичкус
МПК: G06F 5/02
Метки: классов, код, кода, остаточных, позиционный, системы
...И, второй вход которого соединен с инверсным выходом первого триггера, вход сброса Форми- З 0 рователя дополнительного кода соединен с вторыми входами первого и второго элементов И и выходом элемента задержки блока управления, вход запуска генератора одиночных импуль 11 Ю 1 сов которого соединен с входом Пуск преобразователя, первый вход элемента . ИЛИ соединен с выходом первого разряда распределителя блока управления,входы управления занесением информации первого, второго и третьего сдвигоных регистров соединены с выходомгенератора одиночных импульсов блокауправления, выход второго элемента Икоторого соединен с входами управления сдвигом первого и второго регист ров сдвига, вход управления сдвигомтретьего регистра сдвига соединенс...
Генератор двоичных чисел
Номер патента: 1062674
Опубликовано: 23.12.1983
Авторы: Баранов, Смичкус
МПК: G06F 1/02
Метки: генератор, двоичных, чисел
...к вторым входам четвертого и второго элементовИ соответственно, выход второго элемента И подключен к первому входувторого. сумматора, выход второгосумматора соединен с вычитающим входом вычитателя и информационным входом третьего регистра сдвига, выходкоторого подключен к второму входувторого сумматора, выход четвертогоэлемента И подключен к первому входу третьего сумматора, выход третьего сумматора соединен с первым информационным входом третьего коммутатора и с информационным входомчетвертого регистра сдвига, выходкоторого подключен к вторым входамтретьего сумматора и восьмого элемента И, выход второго регистра сдвига подключен к второму информационному входу третьего коммутатора, выход которого подключен к суммирующему входу...
Устройство для управления вводомвыводом
Номер патента: 794631
Опубликовано: 07.01.1981
Авторы: Бойков, Иванов, Корешников, Смичкус
МПК: G06F 3/04
Метки: вводомвыводом
...в регистре 11. Прц этом каждому -му сигналу выборки в шине 21 выборки соответствует -й сигнал готовности на ши не 24 готовности. Приоритет ПУ определяется позицией сигнала выборки на выходе дешифратора 9 и соо 1 ветствующей этому сигналу позицией сигнала готовности на выходе регистра 11. Таким образом, позиция сигнала готовности в регистре 11 всег да связана с номером ПУ, поэтому при изменении позиции сигнала выборки на выходе дешифратора 9 должна изменяться соответственно и позиция сигнала готовности ца входе блока 13 формирователя кода выборки, В противном случае код вызова про.граммы по инициативе выбранного ПУ через систему прерывания не будет соответствовать номеру ПУ. Второй коммутатор 14 выполняет изменение позиции 1-го сигнала...
Устройство для сопряжения цифровых вычислительных машин
Номер патента: 608151
Опубликовано: 25.05.1978
Авторы: Иванов, Смичкус, Тимашов
МПК: G06F 3/04
Метки: вычислительных, машин, сопряжения, цифровых
...по входу-выходу 19 считывается в малую ЦВМ н анализируется. Если малая ЦВМ имеет возможность в данный мо мент выполнить принятую команду, то по сигналам по входу-выходу 19 и входу 20 в регистре 2 слова состояния она устанавливает признак подтверждения, если нет - то признак отказа, формируя,тем самым, код второго слова состояния, Код второго слова состояния нз40 регистра 2 слова состояния передается в формирователь 5, где формируется контрольный .признак, и в блок 4. Как только код второго слова состояния сформирован, он .передается нэ формирователя 5 на выход 26 аналогично 45 передаче первого слова состояния. Малая ЦВМ по содержимому управляющего слава определяет наличке признака подтверждения или отказа о приеме слова состояния и...