Устройство для передачи информации

Номер патента: 1736001

Авторы: Абдуллаев, Абиев, Ахмедов

Есть еще 4 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЭ СОВЕТСКИХавидапчвсиипРЕСПУБЛИК О 9) О 1) 1)5 Н 03 М 3/О ПИСАНИЕ ИЗОБРЕТЕНИЯ ОСУДАРСТВЕННЫЙ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМРИ ГКНТ СССР ВТОРСКОМУ СВИДТЕЛЬСТВ(71) Азербайджанский институт нефти и химии им.Азизбекова(56) Авторское свидетельство СССР М 697979, кл. С 05 В 23/02, 1978,Авторское свидетельство СССР й 1164670, кл, С 05 В 23/02, 1985. (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ(57) Изобретение может быть .исполь-зовано в автоматизированных системах контроля и управления технологичесИзобретение относится к автоматике и вычислительной технике и может быть использовано для передачи информации в автоматизированных системах контроля.и управления технологическими процессами и производством.Известно устройство, содержащее датчики контролируемых параметров, соединенные через регистры, первый коммутатор и элемент совпадения с разрядными входами четвертого регист" ра, вход обнуления которого соединен с выходом второго регистра, а выход " с нулевым входом первого и единичным входом второго триггеров, инверсные выходы соединены с входами элементов совпадения, а прямые выходы - с управляющими входами ключевых элементов, генератор тактовых импульсов кими процессами и производством. Цель изобретения - повышение быстро. действия устройства. Последнее содержит два коммутатора, реверсивный счетчик, блок начальной установки, генератор тактовых импульсов, элемент И, КБ-триггер, элемент ИЛИ, группу счетчиков, первый алгебраический сумматор, блок памяти номинальных значений, группу приемных блоков. Каж. дый приемный блок содержит формирователь тактовых импульсов, элемент ИЛИ-НЕ, формирователь импульсов начальной установки, регистр, элемент задержки, второй алгебраический сумматор и задатчик номинального значе- ф ния. 5 ил. выход которого через один из ключе. вых элементов подключен к первому входу схемы ИЛИ, а через другой ключевой элемент - к входу второго коммутатора и второму входу схемы ИЛИ, выход которой связан со счетными входами второго и четвертого регистров, а выходы второго коммутатора с входами третьих регистров.Информация с выхода опрашиваемого датчика записывается параллельно в четвертый регистр, По поступлении сигнала "Запуск" на счетные входы четвертого и второго регистров поступают импульсы из генератора, При переполнении четвертого регистра эти импульсы поступают также на счетный вход третьего регистра, соответствующего опрашиваемому датчику. В.Пет дак Тираж арственного комнтета по 113035, Москва, ЖЗаказ 1821 ВНИИПИ Гос ГЕНТ СССР бретениауиска Га оизводственно Составитеа Техред М,Д едьский комбинат орректор И.Самборт ЕПодпискоеи открытим приб, д. 4/5 атентф, г. Уигормомент переполнения второго регистрав третий регистр записывается код,который присутствовал на выходе указанного датчика в момент запуска.Недостатком устройства являетсято, цто оно обладает низким быстродействием ввиду наличия двух последовательных переносов одной и той жеинформации (сначала из входногорегистра в промежуточный, а затем изпромежуточного в выходной), а ткже низкой надежностью, так как вероятность прохождения промехи существует как при первом, так и при второмпоследовательном переносе информации,Наиболее близким по техническойсущности к предлагаемому являетсяустройство, содеожащее первый коммутатор, информационные входы которогосоединены с выходами датчиком контролируемых параметров, а адресный входявляется первым адресным входом устройства, реверсивный счетчик, блокначальной установки, элемент ИЛИ,первый вход которого соединен с выходом переполнения реверсивного счетчика, а второй вход - с выходом блока начальной установки, КБ-триггер,вход К которого соединен с выходомэлемента ИЛИ, а вход Б являетсявходом запуска устройства, элемент И,второй вход которого соединен с выходом КЯ-триггера и с входом разрешения предварительной записи реверсивного счетчика, а выход со счетнымвходом реверсивного счетчика, генератор тактовых импульсов, выход которого соединен с вторым входом элементаИ, второй коммутатор, информационныйвход которого соединен с выходом элемента И, а адресный вход являетсявторым адресным входом устройства,группа счетчиков, счетные входы которых подключены к выходам второгокоммутатора, группа приемных блоков,информационные и тактовые входы, атакже выходы сброса которых подключены соответственно к выходам, счетному входу и входу сброса одногоиз группы счетчиков. Каждый приемныйблок содержит последовательно соединенные формирователь тактовых импульсов и элемент ИЛИ-НЕ, формирователь импульсов начальной установкии регистр, информационные входы кото 1рого является информационными входами блока, управляющий вход соединен с вторым выходом формирователя тактовых импульсов, а вход обнуленияс выходом формирователя импульсовначальной установки и первым входомэлемента ИЛИ-НЕ, подключенного выходом к выходу сброса блока.В процессе работы формировательимпульса начальной установки вырабатывает импульс, который устанавливает режим предустановки реверсивного счетчика, запрещает прохождениеимпульсов, вырабатываемых генератором, на входы счетчиков, и информация с опрашиваемого датчика черезпервый коммутатор поступает на реверсивный счетчик. Второй коммутаторпри этом подключает к приему информацию соответствующего счетчика, и 20 приемного блока группы. По сигналузапуска импульсы генератора поступают на счетный вход реверсивногосчетчика и на счетный вход подключенного счетчика группы, что обеспечивает формирование на соответствующем счетчике группы в момент переполнения реверсивного счетчика кода,соответствующего выходному коду опрашиваемого датчика. 0 выхода сцет- ЗО чика группы этот код с определеннойзадержкой записывается на регистрприемного блока группы. Время опросаодного датчика при этом определяется формулой:35 . Т =Т, 2 К+ 3,где К - десятичное значение максимально возможного кода изтранслируемых устройством;Т 1 - период следования импульсовна выходе генератора;Л- длительность импульсов формируемых формирователем тактовых импульсов. ф 5 Данное устройство также обладаетнизким быстродействием. Это связанос тем, цто для записи информации необходимо считывание определенногоколичества импульсов, соответствую 5 ф щих входному коду. Поэтому при больших значениях входного кода устройство обладает низким быстродействием, т.е. время записи входной информации на регистры блоков приемных ре гистров зависит от значения записываемого кода.Целью изобретения является повышение быстродействия устройства,5Поставленная цель достигается тем, что в устройство для передачи информации, содержащее два коммутатора, реверсивный счетчик, блок начальной установки, генератор тактовых импульсов, элемент И,. КЯ-триггер, элемент ИЛИ, группу счетчиков, группу приемных блоков, причем группа информационных входов и адресный вход пер-. вого коммутатора являются соответственно группой информационных входов и первым адресным входом устройства., вторым адресным входом и группой информационных выходов которого служат соответственно адресный вход второго коммутатора и информационные выходы приемных Ьлоков группы, а входом запуска служит Б-вход КБ-триггера, первый вход элемента ИЛИ соединен с выходом переполнения реверсивного счетчика, второй вход - с выходом блока начальной установки, а выход - с К-входом КЯ-триггера, выход которого подключен к входу разрешения предварительной записи реверсивного счетчика и первому входу элемента И, второй вход которого подключен к выходу генератора тактовых импульсов, а выход связан со счетным входом реверсивного счетчика и первым информационным входом второго коммутатора,. первая группа выходов которого соединена со счетными входами соответствующих счетчиков группы и тактовыми входами соответствующих приемных блоков группы, информационные входы и выходы сброса которых соединены соответственно с выходами и входами сброса соответствующих счетчиков группы, причем каждый приемный блок группы содержит формирователь тактовых импульсов, элементов ИЛИ-НЕ, форми. рователь импульсов начальной установки и регистр, выход формирователя импульсов начальной установки подключен к соответствующим первому входу элемента ИЛИ-НЕ и входу оЬнуления регистра, причем входы формирователей тактовых импульсов и выходы элементов ИЛИ-НЕ являются соответственно тактовыми входами и выходами сброса соответствующих приемных блоков группы, информационные выходы которых соединены с выходами регистров, дополнительно введены первый алгебраический сумматор и блок памяти номинальных значений, адресный вход которого соединен с первым адресным входом устройЬ 001" ства, а выход - с входом вычитаемогопервого алгебраического сумматора,вход уменьшаемого которого соединен 5с выходом первого коммутатора, а инФормационный выход и выход переносасвязаны с установочным входом реверсивного счетчика и вторым информационным входом второго коммутатора,причем в каждый приемный блок группывведен элемент задержки, второй алгебраический сумматор и задатчик номинального значения, выход формирователя тактовых импульсов связан с тактовым входом второго алгебраического сумматора и с входом элементазадержки, выход которого соединен свходом элемента ИЛИ-НЕ и входом разрешения записи регистра, информационный вход которого подключен к выходу .второго алгебраического сумматора,вход обнуления которого подключен квыходу Формирователя импульсов начальной установки, вход уменьшаемогосвязан с выходом задатчика номинального значения, а вход вычитаемогоявляется одним из информационных входов приемного блока группы, выходыуправления "Сложение-вычитание" которого соединены с входами управления "Сложение-вычитание" второго ал-:гебраического сумматора и подключенык второй группе выходов второго коммутатораКаждый технологический параметр 35 имеет номинальное значение, и задачаавтоматизированного контроля и управления при этом заключается в контролеотклонения параметра,от номинальногозначения и управлении технологичес ким процессом с целью уменьшения этого отклонения до минимального значения,. т.е. обеспечение номинальногозначения контролируемого параметра втехнологическом процессе. Поэтому информативным является не абсолютное значение котролируемого параметра, а отклонение его значения от номинального, которое обычно (при нормальных технологических процессах) намного меньше номинального и абсолютного (текущего) значения. Исходя из этого задачи контроля и управления технологическими процессами можно решать на основе контроля отклонения технологического параметра от номинального значения этого параметра. Последнее позволяет уменьшить время обработки результата контроля,(2) Топ = Т 6 К + 2 Т, +Ф иК=К- Ки, то Поскольку ФТполучимТопТоп 7 17 поскольку при этом разрядность вход- ных кодов намного меньше. В этом и заключается сущность предлагаемого устройства, т.е. на реверсивном счет. чике записывается коды, соответствующие отклонениям контролируемых па" раметров от их номинальных значений, полученные в результате вычитания соответствующих кодов на первом алгебраическом сумматоре цифровых кодов. Далее записанная в реверсивный счетчик информация переносится в приемные блоки. В приемных блоках коды, соответствующие отклонениям и номинальным значениям, суммируются с помощью второго алгебраического сумматора, и код, соответствующий значению контролируемого параметра, записывается на регистр.Исходя из изложенного выше время опроса одного датчика в предлагаемом устройстве может определяться следующим образом: 1Т - Т 6 К+ ь + +ь гдеК - десятичное значение максимально допустимого отклонения кода от номинального;лсв - время вычитания кодов;с, - время суммирования кодов, С учетом того, что св = , = 25 нсл л и Т,20 нс, можем принятьЛ - Л = Т. Тогда Тон ( Т,(К Ки) + 3 (3) Из выражений (1) и (3) видно, что Таким образом, сопоставительный анализ с известным устройством позволяет сделать вывод; что предлагаемое устройство обеспечивает повышение быстродействия при увеличении числа датчиков и приемников, обслуживаемых этим устройством,На фиг. 1 приведена структурная схема устройства, на фиг,2 - функциональная схема блока приемных регистров; на фиг,3 - временные диаграммы 360018сигналов в устройстве; на фиг 4схема первого алгебраического сумматора; на фиг.5 - схема второго алгебраического сумматора.Устройство содержит датчики 1контролируемых параметров, первыйкоммутатор 2, информационные входыкоторого соединены с выходами датчиков контролируемых параметров, первый алгебраический сумматор 3, входуменьшаемого которого соединен с выходом первого коммутатора 2, блок 4памяти номинальных значений контролируемых параметров Выход которогосоединен с входом вычитаемого первогоалгебраического сумматора 3, первыйадресный вход 5, реверсивный счетчик6, установочный вход которого соеди О нен с выходом первого алгебраическогосумматора 3, блок 7 начальной установки, элемент ИЛИ 8, первый входкоторого соединен с выходом переполнения реверсивного счетчика 6, а вто рой вход - с выходом блока 7 начальной установки, КБ-триггер 9, вход которого соединен с выходом элементаИЛИ 8, а вход соединен с входом запуска устройства, элемент И 10, первый ЗО вход которого соединен с выходомКБ-триггера 9 и с входом разрешенияпредварительной записи реверсивногосчетчика 6, генератор 11 тактовыхимпульсов, выход которого соединенс вторым выходом элемента И 10, втоЗ 5 рой коммутатор 12 второй информационный вход которого соединен с выхо"дом переноса первого алгебраическогосумматора 3, а первый информационныйвход - с выходом элемента И 10, вто О рой адресный вход 13, группу счетчиков 14, счетные входы которых подключены к первым выходам второго коммутатора 12, группу приемных блоков15, информационные и тактовые входы, 45 а также выходы сброса которых подключены соответственно к выходам,счетному входу и входу сброса одного из счетчиков 14 группы, При этомадресный вход первого коммутатора 2 5 О и блока 4 памяти номинальных значений подключены к первому адресномувходу 5, адресный вход коммутатора12 подключен к второму адресному входу 13, а вторые выходы коммутатора 55 12 соединены со входами управленияУ 7ватель 16 тактовых импульсов, элемент17 задержки, а также элемент ИЛИНЕ 18, выход которого является выходом сброса блока 15, формирователь19 импульса начальной установки,выход которого соединен с первым входом элемента ИЛИ-НЕ 18, второй алгебраический сумматор 20, вход выцитаемого которого является одним изинформационных входов блока 15, авход управления "Сложение-вычитание"соединен с входом управления "Сложение-вычитание" блока 15 задатцик,121 номинального значения соответствующего контролируемого параметра,выход которого соединен с входомуменьшаемого второго алгебраическогосумматора 20, тактовый вход которого соединен с выходом формирователя16 тактовых импульсов, регистр 22,информационный вход которого соединен с выходом второго алгебраического сумматора 20, а вход обнулениясоединен с входом обнуления второгоалгебраического сумматора 20 и подключен к выходу формирователя 19импульса начальной установки, входразрешения записи регистра 22 соединен с выходом элемента 17 задержки.Устройство работает следующимобразом,При подаче на устройство питающего напряжения блок 7 нацальной установки вырабатывает импульс (фиг,3 б),который через элемент ИЛИ 8 (фиг.3 в)поступает на К-вход КЯ-триггера 9 ификсирует на его выходе уровень логического нуля (фиг,3 ж), что устанавливает режим предустановки реверсивного счетчика 6 и запрещает прохожде- .ние импульсов, вырабатываемых генератором 11 на выход элемента И 10(фиг.3 д,з). В приемных блоках 15 вэто же время формирователи 19 импуль.са начальной установки вырабатываютимпульс (фиг.3 б), который обнуляетвторые алгебраические сумматоры 20и регистры 22 и пройдя через элементИЛИ-НЕ 18 (фиг.3 г) на входы сбросасчетчиков 1, устанавливает их в.нуль.По истечении времени е (фиг,3 б)после момента подачи напряжения питания на устройство на выходах блошка 7 и формирователей 19 устанавливается уровень. логического нуля, после чего .устройство принимает управляющие сигналы от системы управления.36001 же выход переноса первого алгебраи"З 5 ческого сумматора с входом управления "Сложение-вычитание" приемногоблока 15,После этого система управления выдает на вход "Запуск" импульс(фиг,3 с), который фиксирует на выходе КБ-триггера 9 уровень логической единицы (фиг.3 г), что обусловливает режим реверсивного счетчика 6и разрешает прохождение импульсов45 с генератора 11 через элемент И 10(фиг.3 д,з).1Импульсы с выхода элемента И 1 Опоступают на счетный вход реверсивного счетчика 6 и через второй ком. мутатор 12 на вход того из счетчиков 1 и блоков 15, адреса которыхприсутствуют на входе 13,С каждым импульсом, поступающим55 на счетный .вход, реверсивный счетчик6 уменьшает свое содержимое на единицу до тех пор, пока все его разряды не станут равными нулю и на его 5 О 5 20 25 ЗО Системой управления, в качестве которой можно использовать ЭВМ, или с диспетцерского пульта сначала задают на выходе 5 адрес того датчика 1, на котором присутствует информация, и на входе 13 адрес выхода,на который требуется перенести эту информацию. При этом информация с опрашиваемого датчика 1 через первый коммутатор 2 поступает на вход уменьшаемого первого алгебраического сумматора 3. На вход вычитаемого первого алгебраического сумматора 3 из блока 1 памяти номинальных значений контролируемых параметров поступает код, соответствующий номинальному значению контролируемого параметра. На вы;, ходе алгебраического сумматора 3 формируется код, соответствующий отклонению значения контролируемого параметра от его номинального значения, которой поступает на установочный вход реверсивного сцетчика 6, Поскольку реверсивный счетчик 6 находится в режиме предустановки, то в него записывается двоичный код, соответствующий отклонению контролируемого параметра от номинального значения.Кроме того, второй коммутатор 12 соединяет выход элемента И 10 с входом того из блоков 15 и счетчиков 14, которым присвоен адрес, присутствующий на адресном входе.13, а так11 173выходе переполнения не сформируетсяимпульс переполнения,Импульс переполнения реверсивного счетчика 6 (фиг.3 н) при сцете навычитание с выхода переполнения поступает на К-вход КБ-триггера 9 ификсирует на его выходе уровень логического нуля (фиг.3 ж) цто вновь запрещает прохождение имйульса от гене,ратора 11 через элемент И 10 (фиг.3 д,3) и обуславливает режим предустановки реверсивного счетчика 6,По импульсам, которые прошли насчетный вход счетчика 1 ч и на входблока 15, адреса которых присутствуют на входе. 13, блок 15 формирует насвоих выходах на исполнительный элемент код, соответствующий значениюконтролируемого параметра, черезТ + л + ль с момента поступления песреднего фронта последнего из поступающих на этот блок 15 импульсов.Таким образом, на выходе с заданной системой управления адресом при"сутствует та информация, которая присутствовала на заданном системой управления входе устройства, т.е. навыходе датчика, адрес которого присутствует на входе 5 к моменту появления импульса на входе "Запуск",СФормированный на каком-либо выходе кодсохраняется до следующего сокращениясистемы управления к данному выходу,Через время Т Тс моментапоступления импульса запуска системауправления снимает коды адресов навходах 5 и 13.В блоке 15 приемного регистракод, соответствующий значению контролируемого параметра, формируетсяследующим образом.При поступлении импульсов с соответствующего выхода коммутатора 12(Фиг.3 л) на вход блока 15 по переднему Фронту первого импульса на выходе Формирователя 16 устанавливаетсяуровень логического нуля (фиг.3 к).Через время Т 1 + 1: после моментапоступления переднего фронта последнего импульса формирователь 16 устанавливает на своем выходе уровеньлогической единицы (фиг.3 д,к). Приэтом на выходах уменьшаемого и вычи",таемого алгебраического сумматдраприсутствуют коды, соответствующиеотклонению и номинальному значениюконтролируемого параметра, которыепоступают соответственно с выхода 6001 12счетчика 1 Й задатцика 21 номинальногозначения параметра. Кроме того, к блоку 20 через коммутатор 12 поступаеттакже сигнал от выхода переноса первого алгебраического сумматора 3,Этот сигнал устанавливает режим блока 15 в соответствие со знаком результата вычитания,1 ОПри установлении на выходе формирователя 16 уровня логического нуля(Фиг Зк) в сумматоре блока 20 суммируются указанные коды и на его выходе формируется код, соответствую 15щий значению контролируемого параметра. Выходной сигнал формирователя 16после задержки в элементе 17(фиг.3 м) церез время ос поступаетлна регистр 22 и обеспечивает переза 20 пись кода с выхода сумматора 20 навыход регистра 22Импульс с выхода элемента 17 задержки через элемент ИЛИ-НЕ 18(фиг.3 г) поступает на вход сбросасчетчика 14, обнуляя его. Следовательно, на выходах регистра 22 присутствует двоичный код, соответствующий значению контролируемого параметра.Алгебраические сумматоры построены на базе М-разрядных интегральныхсумматоров К 1802 ИИ 1 (фиг.ч). Сумматор обеспецивает вычитание двух8-разрядных кодов, На вход 1 сумматора 3 (ДАО-ДА 7) поступает код, со 35 ответствующий выходному коду коммутатора 2, На вход 11 сумматора 3 (ПБО-РБ 7) поступает код,соответствующий выходному коду блэка М. При этом в сумматоре 3 осу- "10 ществляется вычитайие входных кодов.Результат вычитания подается на выход 1 ИБО-ББ 7) сумматора 3 ипоступает на установоцный вход реверсивного счетчика 6 устройства, Аф на выходе т 1 сумматора 3 Формируется сигнал, соответствующий знакурезультата вычитания, кодов, которыйпоступает на вход 11 второго коммутатора 12. Причем при положительномЯ 1 результате получается сигнал высокого, а при отрицательном - низкогоуровня.Сумматор 20 (Фиг.5) реализован наинтегральных микросхемах К 1802 ИИ 1.55 На вход 1 сумматора 20 подаетсякод, поступающий из выхода счетчика14, а на вход 11 - выходной код бло"ка 21. Выход Ч сумматора 20 соединен6001 14 5 10 15 20 гз 173с выходом Формирователя 16. При пос.туплении с выхода формирователя 16сигнала высокого уровня, которыйподается на управляющие входы БТВинтегральных сумматоров, входные регистры сумматоров становятся "прозрачными" и коды, имеющиеся иа входах1 (РАО - РА 7) и 11 (РВО - РВ 7),поступают на суммирующие матрицы интегральных сумматоров. При этом навход 1 Ч сумматора 20, который соединен с выходом 1 коммутатора 12,поступает сигнал знака результатавычитания кодов в сумматоре 3. Еслирезультат, вычитания отрицательныйположительный) то, иа вход 17 сумматора 20 поступает сигнал низкого(высокого) уровня, который подается на управляющие входы ОРА интег-.ральных сумматоров. Поскольку на входы ОРА сумматоров поступил сигналнизкого (высокого) уровня, они работают в режиме сложения (вычитания), Таким образом, в зависимостиот уровня сигнала, поступающего из,выхода 1 коммутатора 12, в сумматоре20 устанавливается режим сложенияили вычитания,Обнуление сумматора 20 осуществляется при поступлении от Формирователя 19 сигнала высокого уровня. Поскольку вход 111 сумматора 20 соединен с выходом Формирователя 19, этотсигнал поступает иа управляющие входы ЕРВ интегральных сумматоров, и. поэтому во все разряды вторых регистров сумматоров записываются нули. Кроме этого, выходной сигналформирователя 19 через элемент ИЛИНЕ 18 поступает на счетчик 11 исбрасывает его. Поэтому на входе 1(РАО-РА 7) сумматора 20 присутствуетнулевой код. Соответственно, во всеразряды первых регистров сумматоровтакже записываются нули. Таким образом обеспечивается обнуление сумматора 20.В качестве блока памяти номинальных значений контролируемых параметров можно использовать программируемые логические матрицы или известныеинтегральные ПЗУ и ППЗУ, Второй ком"мутатор 12 предлагаемого устройстваможет быть построен на базе двухпараллельно включенных коммутаторов,идентичных второму коммутатору известного устройства. Задатчиками но-.минальных значений контролируемых па 1 25 30 35 40 45 50 55 раметров могут служить программные переключатели типа ПП 10-ХВ.В качестве остальных узлов предлагаемого устройства можио использовать узлы, идентичные использованным в известном устройстве.Таким образом, предлагаемое устройство обеспечивает сокращение времени переноса дискретных значений параметров от наперед выбранного датчика на наперед выбранный приемник, что позволяет увеличить число датчиков и приемников, обслуживаемых этим устройством, или увеличить частоту обращения к каждому датчику, что в свою очередь, позволяет приблизиться к регистрации мгновенных значений параметров,Формула изобретения Устройство для передачи информации, содержащее два коммутатора, реверсивный счетчик, блок начальной установки, генератор тактовых импульсов, элемент И, КЯ-триггер, элемент ИЛИ, группу счетчиков, группу приемных блоков, причем группа информационных входов и адресный вход первого коммутатора являются соответственно группой информационных входов и первым адресным входом устройства, вторым адресным входом и группой информационных выходов которого служат соответственно адресный вход второго коммутатора и информационные выходы приемных блоков группы, а входом запуска служит Б-вход КБ-триггера, первый вход элемента ИЛИ соединен с выходом переполнения реверсивного счетчика, второй вход - с выходом блока начальной установки, а выход - с К-входом КЯ-триггера, выход которого подключен к входу раарещения предварительной записи реверсивного счетчика и первому входу элемента И,второй вход которого подключен к вьходу генератора тактовых импульсов, а выход связан со счетным входом реверсивного счетчика и первым информационным входом второго коммутатора, первая группа выходов которого соединена со счетными входами соответствующих счетчиков группы и тактовыми входами соответствую щих приемных блоков группы, информационные входы и выходы сброса которых соединены соответственно с вы15 15 173600ходами и входами сброса соответствующих счетчиков группы, причем каждый приемный блок группы содержитФормирователь тактовых импульсов,элемент ИЛИ-НЕ, Формирователь импульсов начальной установки и регистр,выход формирователя импульсов начальной установки подключен к соответствующим первому входу элемента. 10ИЛИ-НЕ и входу обнуления регистра,причем вход Формирователей тактовыхимпульсов и выходы элементов ИЛИ-НЕявляются соответственно тактовымивходами и выходами сброса соответствующих приемных блоков группы,информационные выходы которых соединены с выходами регистров, о т л ич а ю щ е е с я тем, что, с цельюповышения быстродействия, в устрой- ррство введены первый алгебраическийсумматор и блок памяти номинальныхзначений, адресный вход которогосоединен с первым адресным входомустройства, а выход - с входом вычитаемого первого .алгебраического сум-,матора, вход уменьшаемого которогосоединен с выходом первого комиутатора, а информационный выход и выход 1 16переноса связаны с установочным входом реверсивного счетчика и вторыминформационным входом второго коммутатора, причем в каждый приемныйблок группы введен элемент задержки,второй алгебарический сумматор изадатчик номинального значения, выход формирователя тактовых импульсовсвязан с тактовым входом второгоалгебраического сумматора и с входомэлемента задержке, выход которогосоединен с входом элемента ИЛИ-НЕи входом разрешения записи регистра,информационный вход которого подключен к выходу второго алгебраическогосумматора, вход обнуления которогоподключен к выходу Формирователя импульсов начальной установки, входуменьшаемого связан с выходом задатцика номинального значения, а входвычитаемого является одним из информационных входов приемного блокагруппы, входы управления "Сложе.-.ние-вычитание " которого соединеныс входами управления нбложение-вычитание". второго алгебраическогосумматора и подключены к второйгруппе выходов второго коммутатора.

Смотреть

Заявка

4767134, 06.12.1989

АЗЕРБАЙДЖАНСКИЙ ИНСТИТУТ НЕФТИ И ХИМИИ ИМ. М. АЗИЗБЕКОВА

АБДУЛЛАЕВ ИСА МАДАТ ОГЛЫ, АБИЕВ АДАЛЯТ НАСИРУЛЛА ОГЛЫ, АХМЕДОВ АЗЕР АХАД ОГЛЫ

МПК / Метки

МПК: H03M 3/00

Метки: информации, передачи

Опубликовано: 23.05.1992

Код ссылки

<a href="https://patents.su/12-1736001-ustrojjstvo-dlya-peredachi-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи информации</a>

Похожие патенты