Устройство для кодирования электрических сигналов

Номер патента: 1737733

Авторы: Игнатьев, Капичникова, Сорин

Есть еще 1 страница.

Смотреть все страницы или скачать ZIP архив

Текст

)5 Н 03 М 1/3 9 4 РЕТЕНИ ОПИ ВТОРСКОМУ ЕЛЬСТВУею ОСУДАРСТВЕННЫЙ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМРИ ГКНТ СССР(71) Ленинградский институт авиационногоприборостроения(56) Авторское свидетельство СССР 1 Ф1501269, кл, Н 03 М 1/36, 1987.(54) УСТРОЙСТВО ДЛЯ КОДИРОВАНИЯЭЛЕКТРИЧЕСКИХ СИГНАЛОВ(57) Изобретение относится к импульснойтехнике и может быть использовано прианалого-циФровом преобразовании звуковых; телеметрических и других электрических сигналов. Целью изобретения являетсяповышение точности, Цель достигается тем,что в устройство для кодирования электрических сигналов, содержащее генератор 1.Ж , 1737733 2пилообразного напряжения, аналоговое запоминающее устройство 2, тактовый генератор 3, измерительный дифференциальный преобразователь 4, аналого-цифровой преобразователь 5, блок управления 6, счетчик 7, регистры 8 и 9, элемент ИЛИ 10, элементы запрета 11, 12 и 14 и элемент 13 задержки введены последовательно соединенные датчики 18 порога, компаратор 17, триггер 16 и коммутатор 15, Измерительный дифференциальный усили. тель подключен с"коэффициентом усиления, равным единице, до тех пор, пока разность напряжений, полученная на выходе усилителя, не достигнет напряжения порога. Это позволяет избежать попадания в режим насыщения. Когда разность становится срав- Я нимой со значением порогового напряжения, усилитель включается в режим работы с коэффициентом усиления, большим единицы. 4 ил.Изобретение относится к импульсной сигнала в АЦП и счетчика, либо запуск счеттехнике и может быть использовано в сис- чика на несколько тактовых импульсов потемах дискретной передачи звуковых, теле- зже запуска генератора пилообразногометрических и других электрических напряжения, АЗУ и АЦП,сигналов, 5 Кроме того, при работе устройства пеПо основному авт,св,ЬЬ 1501269 извест- репад сигналов на входах измерительногоно устройство для кодирования электрИче- дифференциального усилителя при значиских сигналов, содержащее тельных амплитудах преобразуемого сигнааналого-цифровой преобразователь (АЦП), ла может достигать достаточно большихпервый и второй регистры, аналоговое за величин, при которых операционный усилипоминающее устройство, первый вход кото- тель в измерительном дифференциальномрого является входной шиной, усилителе, на который поступает через попоследовательно соединенные тактовый ге- вторители напряжения преобразуемый сигнератор и блок управления, первый выход нал и сигнал с генератора пилообразногокоторого подключен к первому входу гене напряжения, входить в режим насыщения,ратора пилообразного напряжения и второ- обусловленный накоплением неосновныхму входу аналогового запоминающего носителей в р-и переходах транзисторов.устройства, последовательно соединенные Время выхода из режима насыщения оказыпервый элемент запрета исчетчик, второй и вается в прямой зависимости от величинтретий выходы блока управления подсоеди напряжения на втором входе измерительнонены соответственно к второму входу счет- го дифференциального усилителя,чика и первым входам первого и второго Эта задержка является непостоянной ирегистров, а вторые входы первого и второ- зависит от количества накопившихся неосго регистров соединены соответственно с новных носителей. Наличиепеременной завыходами счетчика и АЦП, выходы первого 25 держки, не учтенной в рассматриваемоми второго регистров являются первой и вто- устройстве, снижает точность кодированиярой выходными шинами, а также измери- электрических сигналов.тельный дифференциальный усилитель, Цель изобретения - повышение точновторой и третий элементы запрета, элемент сти аналого-цифрового преобразования зазадержки и элемент ИЛИ, входы которого 30 счет исключения задержки сигнала в измеподключены к соответствующим выходам, рительном дифференциальном усилителе,АЦП, а выход - к первым входам первого, зависящей от величины преобразуемого навторого и третьего элементов запрета, вто- пряжения.рой входпервого элемента запрета соеди- Поставленная цель достигается тем, чтонен с выходом элемента задержки вход 35 в устройство для кодирования электричекоторого объединен с вторым входом второ- ских сигналов по авт,св, М 1501269 введеныго элемента запрета и подключен к четвер- дополнительно последовательно соединентомувыходублокауправления, пятыйвыход ные датчик порога, компаратор, триггер икоторого подключен к второму входу треть- коммутатор, второй вход которого объедиего элемента запрета, выход которого под нен с вторым входом компаратора и подключен к второму входу генератора ключен к второму выходу измерительногопилообразного напряжения, выход которо- дифференциального усилителя, третий иго подключен к первому входу измеритель- четвертый входы которого подключены кного дифференциального усилителя, второй первому и второму выходам коммутаторавход которого подключен к выходу аналого соответственно, а второй вход триггера подвого запоминающего устройства, а выход - ключен к первому выходу блока управления.к первому входу АЦП, второй вход которого .подключен к выходу второго элемента за- На фиг,1 приведена функциональнаясхема устройства; на фиг,2 - функциональВ данном устройстве на определение 50 ная схема блока управления; на фиг,3 -кода преобразуемого электрического сигна- принципиальная схема измерительногола влияет его задержка в измерительном дифференциального усилителя, датчика подифференциальном усилителе, вызванная рога, компаратора, триггер и коммутатора;имер ионностью последнего. Эта задержка на фиг.4 - временные диаграммы процесявляется постоянной и, следовательно, мо сов, происходящих в измерительно дифм. жет быть определена и учтена известным ференциальном усилителе: а - на входахспособом. Для этого необходимо осущест- . усилителя 30, б - на выходах усилителя провить либо запуск пилы генератора пилооб- тотипа(без переменного коэффициентаусираэного напряжения за несколько тактовых ления); в - на выходе усилителя 30 вимпульсов до начала обработки входного предлагаемом устройстве,5 10 15 20 25 30 40 45 50 55 Устройство для кодирования электриче-. ских сигналов содержит генератор 1 пилообразного напряжения (ГПН), аналоговое запоминающее устройство (АЗУ) 2, тактовый генератор 3, измерительный дифференциальный усилитель 4, АЦП 5, блок 6 управления, счетчик 7, первый 8 и второй 9 регистры, элемент ИЛИ 10, первый 11 и второй 12 элементы запрета, элемент 13 задержки, третий элемент 14 запрета, коммутатор 15, триггер 16, компаратор 17 и датчик 18 порога 18, Первый вход АЗУ 2 является входной шиной устройства, а его выход через второй вход измерительного дифференциального усилителя 4 подключен к первому входу АЦП 5, выход которого подключен к входу элеменга ИЛИ 10 и второму входу регистра 9. Второй вход первого регистра 8 соединен с выходом счетчика 7, Выходы первого 8 и второго 9 регистров служат первой и второй. выходными шинами устройства соответственно. Первый вход усилителя 4 соединен с выходом ГПН 1, первый вход которого объединен с вторым входом АЗУ 2 и вторым входом триггера 16 и подключен к первому выходе блока 6 управления. Второй выход блока 6 управления подключен к второму входу счетчика 7; третий выход - к объединенным первым входам первого 8 и второго 9 регистров, четвертый выход - к второму входу второго элемента 12 запрета и входу элемента 13 задержки, пятый выход через второй вход третьего элемента 14 запрета подключен. к первому входу ГПН 1, Вход блока 6 управления соединен с выходом тактового генератора 3. Выход второго элемента 12 запрета подключен к второму входу АЦП 5. Первые входы первого 11, второго 12 и третьего 14 элементов запрета объединены и подключены к выходу элемента ИЛИ 10, Второй вход первого элемента 11 запрета подключен к выходу элемента 13 задержки, а выход - к первому входу счетчика 7. Выход датчика 18 порога соединен с первым входом компаратора 17, второй вход которого обьединен с вторым входом коммутатора 15 и подключен к второму выходу измерительного дифференциального усилителя. Третий и четвертый входы измерительного диффе-. ренциального усилителя 4 соединены соответственно с первым и вторым выходами коммутатора 15, первый вход которого связан с выходом триггера 16. Первый вход . триггера 16 подключен к выходу компаратора 17,Блок 6 управления содержит первый 19, второй 20 и третий 21 элементы запрета, первый 22 и второй 23 счетчики, первый 24 и второй 25 блоки совпадения, формирователь 26 импульсов и элемент 27 задержки. Первый выход первого 24:блока совпадения соединен с первым входом первого 19 элемента запрета и является пятым выходом блока 6, его второй выход связан с входом формирователя 26 импульсов, первым входом третьего 21 элемента запрета и является первым выходомблока. Входы первого 24 и второго 25 блоков совпадения соединены соответственно с выходами первого 22 и второго 23 счетчиков. Первый вход первого 22 счетчика подключен к выходу первого 19 элемента запрета. Первый вход второго 23 счетчика соединен с выходом третьего 21 элемента запрета, который является четвертым выходом блока, Вторые входы первого 22 и второго 23 счетчиков объединены и подключены к выходу второго 20 элемента запрета. Первый вход второго 20 элемента запрета соединен с выходом второго 25 блока совпадения; Вторые входы первого 19, второго 20 и третьего 21 элементов запрета объединены и являются входом блока. Выход формирователя 26 импульсов соединен с выходом элемента 27 задержки и является третьим выходом блока. Выход элемента 27 задержки является вторым выходом блока. Элементы 19-21 запрета выполнены на микросхемах серии К 500 ЛМ 102, счетчики 22 и 23 - на микросхемах К 500 ИЕ 126, первый блок 24 совпадения - на элементах 4 К 50 ОЛМ 109, причем выходной код первого счетчика 22 должен быть предварительно проинвертирован. В качестве инверторов используется К 500 ЛМ 101. На второй блок 25 совпадения, выполненный на К 500 ЛМ 102, поступает код с второго счетчика 23, проинвертированный на микросхемах К 500 ЛМ 101. Формирователь 26 импульса опроса выходных регистров 8 и 9 и обнуления счетчика 7 устройства кодирования собран по типовой схеме на микросхемах типа К 155 ЛН 1 и К 155 ЛАЗ, Сигнал, который подается на формирователь 26, должен быть предварительно пропущен через К 500 ПУ 125 для преобразования уровня сигнала ЭСЛ в ТТЛ, Схема 27 задержки выполнена на элементах К 155 ЛН 1,Измерительный. дифференциальный усилитель 4 состоит из четырех операционных усилителей 28-31, выполненных на микросхемах К 544 УД 26, при этом входы усилителей 28 и 29 являются первым и вторым входами дифференциального усилителя 4, а их выходы соответственно через резисторы 32 и 33 соединены с первым и вторым входами усилителя 30, выход которого служит вторым выходом усилителя 4 и соединен с вторым (сигнальным) входомкоммутатора 15, первый вход которого сое-" для получения идентичных входных цепейдинен через третий вход усилителя 4 с пер- операционного усилителя 37.вым входом усилителя 30, а второй выход Операционный усилитель 31 работает вкоммутатора 15 соединен через четвертый режиме повторителя напряжения и Служитвход усилителя 4 и резистор 34 с первым 5 для получения низкого вцходного сопротиввходом усилителя 30. Коммутатор 15 и рези- ления измерительного дифференциальногостор 34 включены в цепь обратной связи усилителя, обеспечивающего работу наусилителя 30, Выход усилителя 30 подклю- большую входную емкость параллельногочен к выходному усилителю 31, выход кото- АЦП 5.,рого служит первым выходом 10 Дрейф нуля необходимо поддерживатьизмерительного дифференциального усили- в пределах половины младшей градации результирующего аналого-цифрового преобВходные буферные каскады 28 и 29 и разования.выходной усилитель 31 работают в режиме Коммутатор 15 выполнен на микросхеповторителей напряжения. Операционный 15 ме КР 590 КК 6, Управляющий вход (контактусилитель 30 служит для получения разно) микросхемы, являющийся первым вхости между напряжениями, поступающими, дом коммутатора, подключен к выходу тригот АЗУ и ГПН, и усиления ее в том случае, гера 16, Два других входа(контакта 15 и 16)ког а она сравнима либо меньше величины управления заземлены. Вход разрешенияпорогового напряжения, Коэффициент уси работы (контакт 2) находится в единичноления операционного усилителя зависит от состоянии, Сигнальный вход (контакт 8), яв- .максимального значения величины входно- ляющийся вторым входом коммутатора,го напряжения. В данном случае диапазон подключен к второму выходу измерительновходных напряжений выбран в пределах от го дифференциального усилителя 4. ЗадейОдо 10,24 В. Величинагрубойградации(при 25 ствованы два младших (контакты 4 и 7)аналого-цифровом преобразовании счетно- выхода микросхемы, являющиеся первым иимпульсным методом) составляет вторым выходами коммутатора, соединенОвхм 10,24 ными с третьим и четвертым входами усилиоц 2 пгде Овхм - максимальное значение входногоо з ачение входного 30 Триггер 16 выполнен на микросхемеК 555 ТМ 2, Прямой выход микросхемы, являи - число разрядов кода при аналого- ющийся выходом триггера, подключен кцифровом преобразованиисчетно-импульс- первому (управляющему) входу коммутатораа 15. Вход Я, являющийся первым входомКоэффициент усиления операционного 35 блока 16, подключен к выходу коммутатораусилителя 30 составляет 17, а вход й, являющийся вторым входомО,М ацп 2 . блока 16, подключен к пеРвомУ, выходУ блоДЦ, 10-1 50 ка 6 управления. Входы 0 и С микросхемынаходятся в состоянии "О".где Овхм вцп - . максимальное напРяжение на 40 Компаратор 17 выполнен на микросхевходе параллельного АЦП.ме К 521 СА 5. Первый вход компаратора подуказанный коэффициент усиления опе- лючен к выходу напряжения опоры датчикарационного усилителя 30(при срав"ении Раз 18 порога. Второй вход подключен к второности входных напряжений с пороговым) мувыходуизмерительногодифференциальзадается с помощью резистоРов 32 и 34 и 45 ного усилителя 4,коммутатора 15, второй вход которого под датчик.18 порога выполнен на резистоключен к четвертому входу измерел"о"оре 35, конденсаторе 36, стабилитроне 37 идиФференциального усилителя 4, До тех потенциометре 38.пор, пока разность входных напРяжений Устройство работает следующим обра сигналов, поступающих на первый и второ 0входы измерительного дифференциального Входной аналоговый сигнал Ос поступаусилителя 4, превышаетвеличинупорогово- ет на первый вход АЗу 2, на второй входго напряжения, коммутатор 15 черезпервый которого подается сигнал от блока 6 управвыход, соединенный с третьим входом иэ- ления, Сигнал, поступающий от блока 6 упмерительного дифференциального усилите 55 равления, определяет время, в течениеля 4, включает усилитель 30 в режим Работц которого запоминается сигнал Ос. Сигнал.с коэффициентом усиления равным 1 поступающий на второй вход АЗУ 2. такжеподается на первый вход ГПН 1, по этомуРезистоР 33 чыбиРаетсЯ по величине та- сигналу происходит разряд ГПН 1 до исходким же, как и Резисторы 32 " 34, и служит ного значения, По окончании указанногосигнала на второй вход ГПН 1 через элемент 14 запрета из блока 6 управления подается сигнал, по которому ГПН 1 начинает формировать пилообразный сигнал от исходного значения. Одновременно на первый вход счетчика 7 и на второй вход АЦП 5 начинают поступать тактовые импульсы из блока 6 через элементы 13, 11 и 12 соответственно. Сигналы с выхода АЗУ 2 и выхода ГПН. 1 подаются на входы измерительного дифференциального усилителя 4. Раэностный сигнал с первого выхода усилителя 4 подается на первый вход параллельного АЦП 5, который настраивается таким образом, что он воспринимает напряжение одной полярности, соответствующей таким состоянием сигналов на выходах усилителя 4, когда сигнал с выхода ГПН 1 по абсолютной величине превышает сигнал с выхода АЗУ 2, С выходом ГПН 1 и АЗУ 2 на первый и второй входы измерительного дифференциального усилителя 4 поступают сигналы Ол и Ос (фиг,4 а), которые, проходя через эмиттерные повторители 28 и 29 и сопротивления 32 и 33, поступают на входы операционного усилителя 30; в котором определяется их разность.В процессе кодирования электрических сигналое возникают ситуации, когда на втором входе усилителя 4 присутствует сигнал Ос достаточно большей амплитуды, операционный усилитель 30 входить в режим насыщения (фиг.4 б). Время выхода из насыщения создает дополнительную нестабильную задержку, обусловленную временем, в течение которого операционный усилитель 30 находится е режиме насыщения. Устранение этой задержки может быть достигнуто исключением в усилителе 30 режима насыщения. Для этого коэфФициент усиления усилителя 3 необходимо сделать переменным, т.е. ок может принимать два значения 8 (фиг.4 в).Перед началом каждого интервала измерения, в течение которого после фиксирования в АЗУ 2 значения входного сигнала Ос производится обработка сигнала, триггер 16 по второму входу сигналЬм с первого выхода блока управления устанавливается в такое состояние, которое переключает коммутатор 15, находящийся в цепи обратной связи усилителя 30, таким образом, чтосоединяются его второй вход с третьим входом усилителя 4. Такое подключение обеспечивает работу усилителя в режимеповторителя и коэффициент усиления усилителя 30, равный 1 (фиг.4 в). Это препятст.еует вхождению в.режим насыщения операционного усилителя 30 в измерительком дифференциальном усилителе 4, Этбт5 10 15 20 25 30 35 40 45 50 процесс продолжается до тех пор, пока напряжение на втором выходе измерительного дифференциального усилителя 4 не достигнет порогового значения, При этом срабатывает компаратор 17, выходной сигкал которого устанавливает триггер 16 в такое состояние, при котором переключается коммутатор 15, стоящий. в цепи обратной связи операционного усилителя 30. Переключение коммутатора 15 обеспечивает подключение второго входа коммутатора к четвертому входу усилителя 4. Таким образом, включается усилитель 30 с коэффициентом усиления требуемой величины (например, 50).Датчик 18 порога заранее устанавливает порог срабатывания компаратора 17 на уровне, величина которого при переключении в режим работы с требуемым коэффициентом усиления (например, 50) не позволяет усилителю 30 войти в режим насыщения,Порог срабатывания компаратора 17 выбирается с таким расчетом, чтобы выходной сигнал операционного усилителя 30 при переключении на рабочий коэффициент усиления не превышал напряжения источника питания усилителя, С другой стороны, величина порога должка быть согласована с задержкой ключа коммутатора 15. установленного в цепи обратной связи усилителя 30. В выбранном варианте исполнения уровень порога достигает величины около 300 мВ,Коэффициент усиления измерительного дифференциального усилителя 4 выбирается таким образом, чтобы максимальная разность, которая может возникнуть на его первом выходе и, следовательно, на первом входе АЦП 5, эа время между моментом равенства напряжений на выходах измерительного дифференциального усилителя 4 и моментом следующего после этого тактового импульса ка втором входе АЦП 5 соответствовала максимальному значению входного сигнала выбранного АЦП 5.Операционный усилитель 31 работает в режиме повторителя напряжения и служит для получения низкого выходного сопротивления усилителя 4. обеспечивающего работу ка небольшую входную емкость параллельного АЦП 5.Сигнал разности с первого выхода измерительного дифференциального усилителя 4(усилителя 31) поступает на первый вход АЦП 5, в котором преобразуется в параллельный цифровой код.Выходной код АЦГ 1 5 берется инверсным из следующих соображений.Момент совпадения напряжений ка входах усилителя 4 может совпадать с тактовым импульсом на втором входе АЦП 5 или может возникнуть в любой момент времени между соседними тактовыми импульсами, Если совпадение напряжений на входах усилителя 4 произойдет одновременно с приходом тактового импульса, то младшие разряды выходного кода равнынулю. В этом случае выходной код устройства определяется количеством импульсов, просчитайных счетчикам 7 до момента совпадения напряжений на входах измерительного дифференциального усилителя 4, В этом случае появление кода, отличного от нуля, на выходе АЦП 5 возможно только с подачей . следующего тактового импульса на второй тактовый вход АЦП 5 и при указанном согласовании коэффициента усиления измерительного дифференциального усилителя 4 с диапазоном входного напряжения АЦП 5 напряжение на выходе усилителя 4 изменяется на величину, соответствующую максимальному значению входного напряжения АЦП 5, что приводит к появлению единицы во всех разрядах кода АЦП 5. Но младшие разряды кода должны быть равны нулю.Следовательно, коды с выхода АЦП 5 необходимо брать с инверсией,Код АЦП, характеризующий превышение сигнала ГПН 1 над входным сигналом Ос между моментом совпадения этих напряжений на выходах измерительного дифференциального усилителя 4 и первым тактовым импуьсом, фиксирующим зта превышение в АЦП 5, соответствует значению, которое необходимо вычесть из максимального значения кода АЦП 5, а результат такой разности является инверсным кодом.Тактовые импульсы, поступающие на счетный вход счетчика 7, должны быть задержаны по отношению к тактовым импуль сам, поступающим на тактовый вход АЦП 5, на время, которое обеспечивает возможность непоступления тактового импульса, фиксирующего первое появление единиц на выходе АЦП 5, на вход счетчика, для чего служит элемент 13 задержки. Величина указанной задержки зависит от элементной базы, применяемой для реализации предлагаемого устройства, .Рассмотрим работу блока б в комплексе с работой устройства.Импульсы с выхода тактового генератора 3 поступают на вторые входы элементов 19-21 запрета. Пусть счетчики 22 и 23 обнулены, В этом случае сигнал с первого выхода блока 24 совпадения разрешает прохождение импульсов тактового генератора через элемент 19 на первый вход счетчика 22, а сигнал с второго выхода блока 24, который является инверсным по отношению к сигналу, взятому с первого выхода, запрещает прохождение имйульсав тактового генератора на первый вход счетчика 23 через элемент 21. Код совпадения на блоке 25 5 выбирается в зависимости от точности измерения счетным методом. Например, при шестнадцатиразрядном аналого-цифровом преобразовании восемь старших разрядов кода можно определить счетным методом, а 10 восемь младших - с помощью восьмиразрядного параллельного АЦП, 8 указанном случае код совпадения на блоке 25 соответствует числу 256 в двоичном коде. В других вариантах построения устройства эта число 15 может быть изменено. Код совпадения наблоке 24 выбирается из соотношения временных интервалов; интервала, необходимого для запоминания отсчета преобразуемого сигнала, и интервала, необ ходимого для измерения сигнала. При появлении на выходах счетчика 22 кода совпадения на первом выходе блока 24 и одновременно на 5 выходе блока появляется сигнал, запрещающий дальнейшее про хождение импульсов тактового генераторана первый вход счетчика 22. 8 то же время на втором выходе блока 24 появляется сигнал, разрешающий прохождение импульсов тактового генератора через элемент 21 на 30 первый вход счетчика 23. Одновременно импульсы с выхода элемента 21 блока 6 поступают на элемент 12 запрета и,через элемент 13 задержки на элемент 11 запрета. С выхода элемента 11 импульсы поступают на пер вый вход счетчика 7, а с выхода элемента 12- на второй вход АЦП 5, На первые входы элементов 11 и 12 поступает сигнал запрета.При появлении хотя бы одной единицы по отношению к инверсному коду - хотя бы 40 одного нуля) в выходном коде АЦП 5 наэлементе ИЛИ 10 разрабатывается сигнал запрета. По этому сигналу прекращается подача импульсов тактового генератора на АЦП 5 и счетчик 7, Одновременно, этим же 45 сигналом, через элемент 14 прекращаетсязаряд ГПН 1, что предотвращает перегрузку АЦП 5 по входу. При появлении на выходах счетчика 23 кода совпадения на выходе блока 25 появляется сигнал, разрешающий про- .60 хождение импульса тактового генераторачерез элемент 20 на вторые входы счетчиков 22 и 23. Этим импульсом счетчики.22 и 23 сбрасываются в нулевое состояние. Затем цикл работы блока управления повторя ется и т.д. На выходах блоков 24 и 25вырабатываются сигналы, предназначенные для управления работой АЗУ 2 и ГПН 1.Таким образом, вйходной код получается следующим путем, Старшие разряды кода представляют собой количество импульсов,1737733 14 1 просчитанных счетчиком 7 до момента сов-.падения напряжения с выхода ГПН 1 и сигнала с выхода АЗУ 2, Младшие разряды представляют собой инверсный код с выхода АЦП 5. соответствующий величине превышения напряжения с выхода ГПН 1 над сигналом с выхода АЗУ 2 за интервал между моментом совпадения значений напряжений и моментом следующего тактового импульса. Опросные импульсы, поступающиена регистры 8 и 9 формируются формирователем 26. Начало этих импульсов должно совпадать с началом временных интервалов, предназначенных для запоминания отсчета сигнала.. Импульсы, поступающие на второй вход счетчика 7. которые предназначены для ус. тановки счетчика в нулевое состояние задержаны по отношению к импульсам, поступающим на опрос регистров 8 и 9, в элементе 27 блока 6. Величина задержки должна соответствовать длительности импульсов опроса регистров 8 и 9.Изобретение позволяет повысить точность кодирования за счет измерения режи 5 ма работы измерительногодифференциального усилителя,Формула изобретенияУстройство для кодирования электрических сигналов по авт,свЛФ 1501269, о тл и ч а 10 ю щ е е с я тем, что, с целью повышенияточности кодирования, в него введены последовательно соединенные датчик порога,компаратор, триггер и коммутатор, второйвход которого объединен с вторым входом15 компаратора и подключен к второму выходуизмерительного дифференциального усилителя, третий и четвертый входы которогоподключены к первому и второму выходамПроизводственно-издательский комбинат "Патент", г. Ужгород,.ул, Гага О каз 1906 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ ССС 113035, Москва, Ж, Раушская наб., 4/5

Смотреть

Заявка

4872880, 02.07.1990

ЛЕНИНГРАДСКИЙ ИНСТИТУТ АВИАЦИОННОГО ПРИБОРОСТРОЕНИЯ

ИГНАТЬЕВ ЮРИЙ ГЕОРГИЕВИЧ, КАПИЧНИКОВА ОЛЬГА ИВАНОВНА, СОРИН ВАЛЕРИЙ ЯКОВЛЕВИЧ

МПК / Метки

МПК: H03M 1/36

Метки: кодирования, сигналов, электрических

Опубликовано: 30.05.1992

Код ссылки

<a href="https://patents.su/9-1737733-ustrojjstvo-dlya-kodirovaniya-ehlektricheskikh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для кодирования электрических сигналов</a>

Похожие патенты