Патенты с меткой «дельта-кодер»
Дельта-кодер
Номер патента: 953725
Опубликовано: 23.08.1982
Авторы: Иванов, Кошелев, Курбатов
МПК: H03K 13/22
Метки: дельта-кодер
...регистра 4, первый, второй и третий выходы которого подключены к информационным входам блока 1 3 управления прямым счетом, управляющий вход которого соединен с шестым выходом генератора 5, а выход - с управляющим входом ключа 11,Дельта-кодер работает следующим образом.Входной сигнал подается на один из входов блока 1 .вычитания, на другой вход которого подается сигнал аппроксимации с выхода интегратора 3, Выходной сигнал блока 1 вычитания поступает на информационный вход сдвигового регистра 4, на тактовый вход которого поступает им - пульсная последовательность тактовой частоты от генератора 5. Сдвиговый регистр 4 запоминает полярность выходного сигнала блока 1 вычитания в моменты поступления импульсов тактовой частоты и имеет...
Адаптивный дельта-кодер для каналов тональной частоты цифровых систем связи
Номер патента: 1091338
Опубликовано: 07.05.1984
Авторы: Венедиктов, Златкин, Котович, Менцис, Монастырский, Усанов
МПК: H03K 13/22
Метки: адаптивный, дельта-кодер, каналов, связи, систем, тональной, цифровых, частоты
...а также последовательно соединенныеслоговый интегратор, усилитель, амплитудно-импульсный модулятор, к другому входу которого подключен выходдискретизатора, и интегратор, выход которого подключен к соответствующему; входу компаратора, введены последовательно соединенные Формировательимпульсов и элемент совпадения, причем тактовый вход Формирователя импульсов объединен с тактовым входом дискретизатора, выход селектора подключен к другому нходу элемента совпадения, вьжод которого подключен к входу слогового ицтегратора,На Фиг. 1 принепеца структурная электрическая схема адаптивного дель. Та-кодера для кацапов тоцачьцой частоты циФроных систем снязи," на фиг. 2временные диаграммы, поясняющие егоработу,Адаптивный дельта-кодер для каналов...
Дельта-кодер
Номер патента: 1197087
Опубликовано: 07.12.1985
Авторы: Комаров, Котович, Станке, Яненко
МПК: H03M 3/00
Метки: дельта-кодер
...более элементные пачки выходного сигнала кодера. Постояннаявремени слогового фильтра 6 выбирается достаточно большой и равной10 Омс Напряжение на выходе слогового фильтра 6 является исходным дляформирования огибающей входного сигнала цепи обратной связи. 97087 1Сформированное таким образом напряжение точно отслеживает огибающуювходного сигнала в большом динамическом диапазоне входных сигналов,Далее, для Формирования аппроксимации входного сигнала, напряжение обратной связи подается на амплитудноимпульсный модулятор 9 для масштаб.ной регулировки цифрового потока,1 ф После преобразования полярности сигнала с выхода амплитудно-импульсногомодулятора преобразователем 1 О полярности, цифровой поток интегрируетсяинтегратором 11 и поступает на...
Дельта-кодер
Номер патента: 1197088
Опубликовано: 07.12.1985
Авторы: Комаров, Котович, Малашонок, Палков
МПК: H03M 3/02
Метки: дельта-кодер
...число импульсов в последовательности Ь(С) в. течение некоторого анализируемого интервала времени Т, которое свидетельствует отом, что кодер работает в режимеперегрузки.(велика мощность шумовперегрузки и что шаг с квантованиянеобходимо увеличить. Обозначим данное число импульсов .Бмс,Кроме того, можно установить число импульсов в последовательности ЬЙ) в течение интервала времени Тлт которое свидетельствует о том, что кодер работает со слишком бэльшим шагом К квантования (а следовательно, низким отношением сигнал/шум квантования), и что шаг квантования необходимо уменьшить, Обозначим данное число импульсов ЮминОчевидно, тогда любое число импульсов Ь(г.) за время ТА между Юццн и Нбудет свидетельствовать о том, что кодер...
Дельта-кодер
Номер патента: 1290529
Опубликовано: 15.02.1987
Авторы: Комаров, Котович, Малашонок, Палков
МПК: H03M 3/02
Метки: дельта-кодер
...в паузахвходного сигнала и при достижениинекоторого числа, выбранного с учетом того, что в сигнале холостогохода дельта-кодера практически отсутствуют шумы свободного канала,второй дешифратор 14,выдает сигнал,ко"тарый через второй элемент ИЛИ 9 обнуляет второй счетчик 11. Так какэто происходит одновременно в кодере и декодере, то по окончании паузы второй счетчик 11 кодера и аналогичный счетчик декодера работаютсинхронно, благодаря чему повышается функциональная надежность и дос"товерность преобразования.Третий и четвертый дешифраторы15 и 16 фиксируют состояния реверсивного счетчика 24, соответствующиеминимальному и максимальному шагу квантования. Сигналы с этих дешифраторов после инвертирования на элементах НЕ 20 и 21...
Дельта-кодер с инерционным компандированием
Номер патента: 1305877
Опубликовано: 23.04.1987
Авторы: Венедиктов, Златкин, Петросян
МПК: H04B 1/64
Метки: дельта-кодер, инерционным, компандированием
...символы "1" в информационной последовательности на выходе и уве - личение аппроксимирующего напряжения на выходе местного декодера, а отрицательной полярности - символы О и уменьшение аппроксимирующего напряжения, 11 ри этом каждый символ увеличивает, а каждый символ 0 наоборот, уменьшает аппроксимирующее напряжение на один шаг квантования. Абсолютная величина этого приращения, формируемого интегратором 10, при фиксированных параметрах схемы зависит от величины напряжения на управляю ем входе амплитудно - импульсного модулятора 7, Источник 9 постоянного смешения обеспечивает единичную площадь импульсов, формируемых на выходе АИМ 7, при отсутствии управляющего сигнала.В функцию АИМ 7 входит также преобразование однополярного сигнала...
Дельта-кодер
Номер патента: 1381715
Опубликовано: 15.03.1988
Авторы: Журавлев, Комаров, Котович, Малашонок
МПК: H03M 3/02
Метки: дельта-кодер
...что необходимо для нормальной работы счетчика 11 в случае, когда в регистре 25 4 сдвига записаны единичные импульсы в соседних разрядах.Восстановление аппроксимирующего сигнала Б (С) в дельта-кодере осуществляется при помощи первого и вто рого арифметико-логического блоков 15 и 16, второго буферного регистра 14, делителя 17, дешифратора 19 и цифроаналогового преобразователя 18,ВПервый арифметико-логический блок 15 в каждом такте работы осуществляет основную операцию по формированию аппроксимирующего сигнала, сложение или вычитание двоичного числа, отображающего шаг квантования, с двоич ным числом, полученным в результате аналогичной операции в предыдущем такте, хранящимся во втором буферном регистре 14 и отображающим фактически...
Дельта-кодер
Номер патента: 1381716
Опубликовано: 15.03.1988
Авторы: Комаров, Котович, Малашонок, Палков
МПК: H03M 3/02
Метки: дельта-кодер
...регистра 3 сдвига, элементов И 4,5, второго триггера 9 и третьего счетчика 12. На выходе элемента И 4 появляются короткие единичные импулвсы, когда в последовательности У встречаются два и более единичных символа, следующих подряд, которые, попадая на первый вход триггера 9, устанавливают его в единицу. На второй вход триггера 9 поступают короткие единичные импульсы с выхода элемента И 5 в те моменты, когда в сигнале 7 появляются два и более нулевых символа, следующих подряд. Эти импульсы устанавливают триггер 9 в нулевое состояние.Таким образом, состояние триггера 9 изменяется всякий раз, когда происходит смена знака пачек. Подсчет количества изменений состояния триггера 9 в течение интервала времени Т осуществляется третьим...
Адаптивный дельта-кодер
Номер патента: 1425839
Опубликовано: 23.09.1988
Авторы: Златкин, Петросян, Скворцов
МПК: H03M 3/02
Метки: адаптивный, дельта-кодер
...б Путем фильтрации в ФНЧ 11, частота среза которого совпадает с частотой среза ФНЧ 1, получают внеполосную часть спектра, состоящую преимущественно из шума квантования (фиг,2 б). Двухполупериодный выпрямитель 13 совместно со вторым интегратором 8 вычисляют текущий уровень О, внеполосной 2 О части аппроксимирующего сигнала,Уровень шума квантования при отсутствии перегрузки прямо пропорционалет напряжению Б на выходе перемножителя 14, равному шагу квантования, 2 Величина О, сравнивается с напряжением Б , смещенным с помощью сумматора 13 и источника 15 на небольшую величину П , Напряжение разности ЬП на выходе вычитателя 3 интегрируется в интеграторе 9 и поступает на управляющие входы ФНЧ 1 и ФВЧ 11, а также на вход преобразователя...
Дельта-кодер
Номер патента: 1429321
Опубликовано: 07.10.1988
МПК: H03M 3/02
Метки: дельта-кодер
...бит из последнего разряда регистра 19 сдвига на вход обратного счета реверсивного счетчика 20. Состояние реверсивного счетчика 10, таким образом, постоянно отражает плотность (соотношение единичных и нулевых пачек) цифрового ДИ-сигнала на некотором Фрагменте (интервале), длительность которого определяется разрядностью регистра 6 сдвига. Длительность анализируемого Фрагмента целесообразно выбирать в пределах 3-10 мс, что при тактовых частотах 16-32 кГц позволяет выбирать разряд 3142932ность регистра,19 сдвига в пределах50-300, в зависимости от конкретнойтактовой частоты и требуемой инерционности адаптации, Кодовая комбинация на выходах реверсивного счетчика510 в дальнейшем используется дляформирования конкретного шага квантования...
Дельта-кодер
Номер патента: 1441482
Опубликовано: 30.11.1988
Авторы: Зырянов, Котович, Римш, Флейшман
МПК: H03M 3/02
Метки: дельта-кодер
...ПКОГОРОМ ЗаПИ- сдн 1 тг т 1 тровот" 1 тт татт ,т н и а;дтт- .ЕГЬО КОДС, т,:, НаПР 5 ТТС;Ие КЗТТО. - Рсс Н.та"тт.т . Р 11 П 1 ТУ Т ПРС;,аа;.т 3 ЫЧИТ аЕ: О Е ЦаПР 51 тд 1 Е тт, Г: О СПР Сратнтня 1 ВПтдя;ЕИИТ 1 с И+ Лтт1- 1 атор 9 аг5 тттттт,й т:тПЧ тТЬС1 вт СПМОСТИ От З"Д - СЙ ОаРНОСТИ ГОТ ИМПУтЬС ПЭСГтслант та упрет.,Л 5;,;1 Сй ХОД ; ,т Кд 1 0 туЛттц- ЛЕКСИСТОВа;И 5 То,тиЧЕСТВОтЕМЕ;т. - ,В И в Группе 2-. СоотР-.свует р.1 зряпнт)с- Гт тт 1 Ч 15 П "ЯО ГО И "ГД" . Ора, 1 а вход сат;цого э 5 е 1 е:тга тс 1т угттТЫ 2 Т Пт-,;а;:; НЬ: .":Т ;О"1;Тд,-,дтОТТа к Оди 1: 1 аряд Выхода регцттрс. /При по 1:в.енин та выходе компаратсра 9 Е; 1;11111 ТГО 1 М 1 ттЛЬ а Ч ГО СООтт НЕ ГС ГЬУЕТ , - т+ Л блотС 10 ПроцтСа ".ГттТП,фРОТОЕгТТТ;,(аИР тт, В...
Дельта-кодер
Номер патента: 1541781
Опубликовано: 07.02.1990
Авторы: Котович, Пундурс, Хофмаркс
МПК: H03M 3/02
Метки: дельта-кодер
...11(й)аВторой блок 4 аппроксимации содержит: цифровой интегратор с устройством коррекции. Коррекция аппроксимирующего сигнала И(й) во втором блоке4 аппроксимации произвоцится в техслучаях, когда оценка входного сиг5 154 нала Б(С) и аппроксимирующего сигнала текущего такта И(с) не совпадает с оценкой входного сигнала У(С) и аппроксимирующего сигнала Р(й) преды. дущего такта, т.е. если цифровые сигналы Ц(й) и У(1) не совпадают, то следует производить коррекцию как аппроксимирующего напряжения Я(С)так и сигнала Я(С). В момент времени(фиг.Э) во втором блоке 4 аппроксимации произведена ошибочная аппроксимация Н(С), которая устраняется . в момент времени с . В данном случае ошибка устраняется путем вычитания из значения...
Дельта-кодер
Номер патента: 1605310
Опубликовано: 07.11.1990
Авторы: Абрамов, Брискман, Петросян, Шемякин
МПК: H03M 3/02
Метки: дельта-кодер
...5 пачек символов присутствует уровень логического нуля (фи.2 в), Число и выбирается в пределах.от 2.до 5 в зависимости от тактовойчастоты генератора 1, На временныхдиаграммах Фиг.2 и принято равным 4.На управляющий вход. переключателя8 подается информационная последовательность импульсов с выхода двухуровневого квантователя 3, а на первый и второй информационные входыодинаковые по абсолютной величинепостоянные напряжения положительнойи отрицательной полярностей соот-."ветственно от источника 7 пострянного напряжения (фиг.2 г). На выходе переключателя 8 присутствует постоянное напряжение заданной величины О.положительной или отрицательной полярности в зависимости от того, какойуровень - логической, единицы йлй,ло"гического нуля -...
Дельта-кодер
Номер патента: 1612375
Опубликовано: 07.12.1990
Авторы: Комаров, Котович, Малашонок, Флейшман
МПК: H03M 3/02
Метки: дельта-кодер
...выход старшего разряда счетчика.Умножитель 8 осуществляет умножение на коэффициент (С, значение которого указано, уиножитель 9 - на коэф" фициент 1- , а уиножитель 10 - на55 три.Делителй 17 и 18 производят деление на дна, делитель 19 - на четыре. К р(пТ) рп)Т ф,+ К ф (1- С),иь-(3)где К - вычисленный корреляционныйамомент ДМ-сигнала;К - корреляционный момент ДИсигнала в предыдущем тактеработы устройстна. При этом, функции элемента задержки на такт выполняет блок 13, в котором хранятсякорреляционные моменты, вычисленные в предыдущем такте работы устройства. Далее корреляционный момент с выхода первого сумматора 11поступает на вход первого делителя 17, в это же время на выходах первого 14 и второго 15 буферных регист-. ров присутствуют два...
Дельта-кодер
Номер патента: 1646056
Опубликовано: 30.04.1991
Авторы: Комаров, Котович, Пундурс, Хофмаркс
МПК: H03M 3/02
Метки: дельта-кодер
...средней плотности цифрового сигнала Уф(Т), наинформационные входы цифрового интегратора 6.Подача на управляющий вход цифрового интегратора битов цифрового ДМсигнала уИ) (с одновременной подачей тактовых импульсов по его стробирующему входу) приводит к тому, чтовеличина аппроксимирующего напряжения(й) на выходе цифрового интегратора 6 изменяется (либо увеличивается, либо уменьшается) в каждом такте работы устройства на величину,пропорциональную двоичной кодовойкомбинации, присутствующей в моментприхода тактового импульса на информационных входах интегратора 6, причем, если текущий бит ДМ-потока соответствует логическому нулю, происходит уменьшение аппроксимирующегонапряжения Б (1), в случае же, еслитекущий бит У(1)="1",...
Адаптивный дельта-кодер
Номер патента: 1658384
Опубликовано: 23.06.1991
Авторы: Комаров, Котович, Малашонок, Яненко
МПК: H03M 3/02
Метки: адаптивный, дельта-кодер
...отсчетов ополнительный ин р/чначений 01 согласно 1 ф х, Й// пр процесса ч(1)г квантован 33 д из (3) следует, чт ение (7) можно эа Онисать в Поскольку=1(Опр), то вырвиде р, Чпр),О 1 = Опр - у 1 х парам 5 наками - выи Я 19 п(ч )сои (бб). При р, чпр) наибоаться таблиДельтаобразом.Входнставляющиналов О(т)компаратозанным зн ботает слеЮ и-декоде овый сигнал Я( роизведение д тупает на перв равнивается с и = Опрчпр. Рез предух сигй вход едска- льтаты аналог собой и ч(1), пос а 1, гдес ением 1 Для определения оценок огибающей В рассмотрим оба случая 0Опрчпр/ч и ЬОпрчпр/чь Находя математическое ожидание 01, используя (1) в вышеуказанных пределах, получаем значение оценки О,ДО,-,Роф., ;=пр 4. у;егс+ где М - среднее значеЙ - коэффициент...
Телевизионный дельта-кодер
Номер патента: 1672569
Опубликовано: 23.08.1991
Авторы: Котович, Малашонок, Флейшман
Метки: дельта-кодер, телевизионный
...значение 1, т.е.такое взаимное расположение точек растра,при котором дисперсия предсказания минимальна,Дельта-кодер работает следующим об.разом.20 Входной сигнал 5 поступает на первыйвход компаратора 1 и сравнивается с предсказанным в предыдущем такте значениемЯпр. Результаты сравнения Х, с выхода компаратора 1 через О-триггер 2 с приходомимпульсов тактовой последовательности 1 дквантуются в квантователе 3 и поступают навход предсказателя 4, где вырабатываютсяновые предсказанные значения 5 пр.Для образования оптимальной проце 30 дуры дискретизации элементы каждои последующей строки должны бь)ть задержаына время 11=-Х -12(фиг 2 и 3) Для этой целииспользуются элементы 7 и 8 задержки. Сигналы на элементы 7 и 8 задержки поступают35 с...
Адаптивный телевизионный дельта-кодер
Номер патента: 1690199
Опубликовано: 07.11.1991
Авторы: Котович, Малашонок, Флейшман
МПК: H04N 7/30
Метки: адаптивный, дельта-кодер, телевизионный
...сигнала с сумматора 8 через блок элементов И 10 нз входы блока 14 памяти. После срабатывания дешифраторз 11 нулевой уровень на выходе элемента 12 запрещает прОхОждеиие сигнала Ч 8 рез лок элементов И 10, накапливающий сумматор снова готов к подсчету одноименныхсимволов ОМ-последовательности,Формирование шага квантования д вцепи адаптации происходит в соответствии5 с рекуррентным соотношениемд =о,Оц =Я (Оуса+ЯОЯ) - 1 )Где Ор - мощность шума квантования в 1-ом10 кадре;Ог 1 - мощность шума квантования вН-ом кадре,Функцию задержки на кадр выполняетблок 15 оперативной памяти, затем проис 15 ходит умножение на Я в умножителе 5, далее сложение с величиной е Оусл с помощьюсумматора 9. Нулевой уровень на выходедешифратора 11 разрешает...
Адаптивный дельта-кодер
Номер патента: 1741265
Опубликовано: 15.06.1992
Авторы: Буздалина, Гебергер, Угер, Хейфец
МПК: H03M 3/02
Метки: адаптивный, дельта-кодер
...буферного регистра 13 подкгючены к входаммладших разрядов первой группы входов цифрового сумматора 12 ( положительное целое число). Выходы 1 старших разрядов буферного регистра 13 соединены с входами 1 старших разрядов первой группы входов цифрового сумматора 12 (1 - положительное целое число; К+ - разрядность буферного регистра 13), Выходы К старших разрядов буферного регистра 13 соединены также суправляющими входами соответствующих ключей 5 группы, с входами детектора 4 максимальной величины и с входами элементов НЕ 14 группы. Выходы элементов НЕ 14 группы подключены к входам К младших разрядов второй группы входов цифрового сумматора 12, Выход детектора 4 максимальной величины соединен с (в+1)-м входом детектора 3 пачек...