Устройство для преобразования биполярного кода в однополярный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(56 У 9 РОБРАЗОВАНИЯОНОЛЯРНЫЙ 7 носится к электр ьзоваться в сиссв ГОСУДАРСТВЕННЬИ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР 4407313/24-2411.04,8830,01,90. Бюл,М,Б.Волчков, ВМакаров и В,К.С621,394,67 (08Авторское свид8735, кл, Н 03вторское свидет5356, кл. Н 03УСТРОЙСТВО ДЛЯЛЯРНОГО КОДА ВИзобретение оти и может испол ЯО1540 К 4 А 1 темах приема дискретной информации,Изобретение обеспечивает повышениедостоверности преобразования кодаустройством за счет непрерывногоконтроля как длительности импульса,так и длительности паузы каждогобита входного кода. Устройство содержит входы 1, 2, дифференциальныйусилитель 3, компараторы 4, 5, истоники 6, 7 опорного напряжения, счетчики 8-10 импульсов, элемент 11ИСКЛН)ЧАЗЮЖЕ ИЛИ, генератор 12 тактовых импульсов, ВБ-триггер 13, информационный 14 и синхронизирующий15 выходы, 2 ил.Изобретение относится к электросвязи и может быть использовано всистемах путем дискретной информации.Цель изобретения - повышение до 5стоверности преобразования кодаустройством,Иа Фиг,1 изображена функциональная схема устройства; на фиг,2 -,временные диаграммы, поясняющие работу устройства.Устройство содержит входы 1 и 2,дифференциальный усилитель 3, перВый 4 и второй 5 компараторы, первыйб и второй 7 источники опорного напряжения, первый - третий счетчики8-10 импульсов, элемент 11 ИСКЛ 1 ПЧАМЩВГ ИЛИ, генератор 1 2 тактовых импульсов, ВБ-триггера 13, а такжеинформациопный 14 и синхронизирующий15 Гьходьэ.Устройство работает следующимОбразом,В отсутствие входной информации,когда па входах 1 и 2 имеется нулевой потенциал, на выходе усилителя 3также присутствует нулевой потенциал(фиг.2). При этом сигналы с источников б и 7 обеспечивают формированиена выходах компараторов 4 и 5 сигналов высокого логического уровня,которые поступают на входы начальнойустановки счетчиков 8 и 9, на выходекоторых устанавливаются сигналынизкого логического уровня, обеспечивающие формирование на выходе триг 35гера 13 сигнала высокого логическогоуровня,Сигналы высокого логического уровня с выходов компараторов 4 и 5 уста нанливают на выходе элемента ИСКЛЮЧАЮПГЕ ИЛИ 11 сигнал низкого логического уровня,При этом счетчик 10 с низким готенциалом на входе разрешения начинает считать поступающие на него сгенератора 12 тактовые импульсы,По истечении времени 1,=п,т , гдеи, - количество тактовых импулЬсов,Т. - период следования тактовых им"т 50пульсов, на выходе счетчика 10 устанавливается сигнал высокого логического уровня, поддерживающий это состояние через вход разрешения счета,При появлении сигнала информацииединицы (Фиг,2), чему соответствуетЬ 5пот.ожительный потенциал на входе 1и отрицательный потенциал на входе2, на выходе усилителя 3 в результате суммирования входных сигналовформируется импульс положительнойполярности, равный удвоенной амцлитуде входных сигналов, Этот импульс,превышающий сигнал положительногонапряжения с источника 6, устанавливает на выходе компаратора 4 сигнал низкого логического уровня иподдерживает на выходе компаратора5 сигнал высокого логического уровня.В этот момент на выходе элемента11 устанавливается сигнал высокогологического уровня, обеспечиваюшийобнуление счетчика 10, а счетчик 8с низким потенциалом на ээходе разрешения начинает считать поступающиена него с генератора 12 тактовыеимпульсы.По истечении времени : = пгэ. тна выходе счетчика 8 устанавливаетсясигнал высокого логического уровня,, поддерживающий это состояние черезвход разрешения счета, 1 оличествотактовых импульсов п, считываемыхсчетчиком 8 выбирается иэ соображений обеспечения прохождения времени Г с момента появления информацион.ной единицы, близкого, но не превышающего, нормированную величинуминимальной длистельности действияимпульса входного кода, ДлительностьГ тактовых импульсов выбирается изт осоотношениясс, где- чли"ттельность действия импульса входногокода,По сигналу высокого логическогоуровня с выхода счетчика 8 триггер13 меняет свое состояние и на еговыходе Формируется сигнал ьысокогологического уровня, соответствующийсигналу информации единипы,Состояния, выходов компаратора 5- ч счетчиков 9 и 10 в процессе воздействия импульса информации единицыне меняются,По окончании действия на входах 1 и 2 импульса информации ед:нипы и начале паузы до следующего бита ВхОднОЙ информации ня Выходе ком паратора 4 Формируется сигнал высо- КОГО лОГическоГО уровня Оонуляющии счетчик 8,Состояние выходов компатора 5 счетчика 9 и триггера 13 не меняетсяВ момент начала паузы входной информации единицы на выходе элемента 11 устанавливается сигнал низкого5 1540004 логического уровня, При этом счет- дл чик 1 О с низким потенциалом на вхОде чи разрешения начинает считать тактовые им импульсы, По истечении в 11 емени1 чеп т, на выходе 5 счетчика 10 уста- ма навливается сигнал высокого логического уровня, поддерживающий это сос- по тояние через вход разрешения счета,Количество тактовых импульсов и,выбирается из соображений обеспечения прохождения с момента окончанияимпульса входного кода времениблизкого, но не превыщающего нормированную величину минимальной длительности паузы в каждом бите вхо -ной информации,Сигнал высокого логического уровня на выходе 15 поддерживается доприхода следуюц 1 его импульса входнойинформации,При появлении сигнала информациинуля Фиг.2), чему соответствуетположительный потенциал на входе 2и отрицательный потенциал на входена выходе усилителя 3 формируетсяимпульс отрицательной полярности,превыщающий по абсолютной величине 10 15 20 25 11 тельнос г 1:эдо.:ого им. у.11. "аки 8 и 9), При этом искаже 1 хпульс кода с длительностью меньшей,м нормированная, не меняет п 11 фс рции на выходе 14Псяв,1 ение нос,.Нфазной импульсноймехи во время паузы ме-,ду импульсами соседпгх битов кода 1:,нформациивыявляетс.я схемой контроля длительности паузы ,счетчик 1 О). При этс,:.сокращенная по сравнению с пормпрованной (Е, па; за обеспечивает отсутствие синхроимпульса на выходе 15,Высокую степен 1 подавления синфазных помех, а также отсутствиеинформации на выходе 4 и синхроимпульса на выходе 15 устройства пр 1 тОбрыве одной из лин 1:, передачи информации обеспечивает грименение дифференциального усилителя г качествевходного элемента в устройстве,Таким образом, устройство оаеспечивгет высокую достоверность преобразования кода за счет непрерывногоконтроля как длительности импул са.так и длительности паузы каждогобита входного кода, отрицательное напряжение источника 7, устанавливающий на выходе компаратора 5 сигнал низкого логического уровня и поддерживающий на выходе компаратора 4 сигнал высокого логического уровня. В этот момент на выходе элемента 11 устанавливаетсясигнал высокого логического уровня, обеспечивающий обнуление счетчика 10, а счетчик 9 с низким потенциалом на входе разрещения начинает считать тактовые импульсь в течение временипосле чего на выходе счетчика 9 устанавливается сигнал высокого логического уровня, изменяющий состояние триггера 13. На выходе 14 триггера 13 формируется сигнал низкого логического уровня, соответствующий сигналу информации нуля.В момент начала паузы входной информации нуля на выходе элемента 11 устанавливается сигнал низкого логического уровня, включающий счетчик 10, По истечении времени Е, на выходе 15 счетчика 10 устанавливается сигнал высокого логического уровня,,Появление на входе устройства несинфазной импульсной помехи любой длительности в интервале времени 0 (1: и с ево время действия кодового импульса выявляется схемой контроля30 ров, и триггер, выход которсго является информационным вь 1 ходом устройства, о т л и ч а ю щ е е с я тем,что,.с целью повыщения достоверно -сти преобразования кода, в неговведены счетчики, элемент ИСКЛК 1 ЛРРЕЕ ИЛИ, генератор импульсов и дифференциальный усилитель, входы которого являются входами устройства,выход дифференциального усилителясоединен с вторыми входами первогои второго компараторов, выход первого компаратора соединен с первымвходом элемента ПСКГ"ЧА 101 ЕЕ 1 Ч ивходом устансвки в 0первого счетчика, выход которого соединен суправляющим входом первого счетчикаи входом установки в "1" триггера,выход второго компаратора соединенс вторым входом элемента ИСКЛВЧА 01 ЕЕИЛИ и входом установки в 0 второго.счетчика, выход которого соединен суправляющим входом второго счетчика 40 45 50 55 Формула пз Оаретенияустройство для преоаразонаниябиполярного кода В однополярный,содержащее первый и второй источникиопорного напряжения, выходы которых соединены с первь 1 ми входамн соответственно первого и второго компарато154000 ч Составитель М,НикуленковТехред Л,Сердюкова КорректорХ,Рароши актор Л.Пчолинс Тираж 642 Подписноеомитета по изобретениям и открытиям при ГКНТ С осква, Ж, Раушская наб., д. 4/5 ЗаказВНИКЛИ сударственног 113035венно-издательский комбинат Патент , г.ужг агарина, 101 Произ и входом установки в "О" триггера,выход генератора импульсов соединенсо счетными входами первого, второгои третьего счетчиков, выход элементаИСКЛ 10 ЧЛЛТЕ ИЛИ соединен с входом. установки в "О" третьего счетчика,выход которого соединен с. управляющим входом третьего счетчика и является синхрониэирующим выходом устройства,
СмотретьЗаявка
4407313, 11.04.1988
ПРЕДПРИЯТИЕ ПЯ А-1874
ВОЛЧКОВ МИХАИЛ БОРИСОВИЧ, ЗАХАРЕНКО ВЛАДИМИР ТИМОФЕЕВИЧ, МАКАРОВ ЕВГЕНИЙ АЛЬФРЕДОВИЧ, СЕРГЕЕВ ВИКТОР КОНСТАНТИНОВИЧ
МПК / Метки
МПК: H03M 5/18
Метки: биполярного, кода, однополярный, преобразования
Опубликовано: 30.01.1990
Код ссылки
<a href="https://patents.su/4-1540004-ustrojjstvo-dlya-preobrazovaniya-bipolyarnogo-koda-v-odnopolyarnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования биполярного кода в однополярный</a>
Предыдущий патент: Преобразователь угла поворота вала в код
Следующий патент: Многоканальное декодирующее устройство
Случайный патент: Способ получения защитных покрытий на полупрозрачных и непрозрачных зеркалах с наружным отражающим слоем