H03M 7/32 — преобразование в дельта-модулированную форму или из нее, т.е. однобитовая дифференциальная модуляция

Преобразователь импульсно-кодомодулированных сигналов в дельта-модулированные сигналы

Загрузка...

Номер патента: 1264347

Опубликовано: 15.10.1986

Авторы: Пундурс, Станке, Хофмаркс

МПК: H03M 7/32

Метки: дельта-модулированные, импульсно-кодомодулированных, сигналов, сигналы

...8 выходного сигналаможет быть выполнен на элементеИСКЛЮЧА 303 ЦЕЕ ИЛИ.На фиг.З представлены следующиесигналы: а - тактовые импульсы Е (1)сна шестом выходе синхронизатора 9;б - сигнал 31,(г.) на первом выходе регистра 1; в - сигнал ,(с) на первомвыходе регистра 3; г - сигнал Ч, (С)на одном из первых выходов вычитателя 4: д - сигнал Р(с) на втором.выходе вычитателя 4; е - л - сигхросигналы Н Е,е) М(е), Р(с), Ви Я(г.) соответственно на втором, первом, третьем, седьмом, пятом и чет-вертом выходах синхронизатора 9; мсигнал П(С) на выходе регистра б;н . - сигнал Б(С) на выходе регистра7; о - выходной ДМ-сигнал 33 (1),Функционирование устройства рассматривается для случая, когда соотношение частот тактового сигналаГ,(Т) на входе 12 и канального...

Устройство для блокового кодирования дельта-модулированного сигнала

Загрузка...

Номер патента: 1275780

Опубликовано: 07.12.1986

Авторы: Венедиктов, Златкин, Лисицын, Механошина, Мытаркин

МПК: H03M 7/32

Метки: блокового, дельта-модулированного, кодирования, сигнала

...ш-элементные комбинации символов и далееф 5поступают на цемодулятор ДМ-сигнала.Следовательно, из общего числа 2ш-элементных комбинаций символов передаются точно (без искажений) 2 "комбинаций, а любая из остальных подменяется одной из разрешенных, минимально отличающейся от нее.Устройство для блокового кодирования ДМ-сигнала работает следующим образом.С помощью делителя 4 частоты изтактовых импульсов формируется регулярная последовательность импульсов с частотой Г /ш, управляющаяУстройство для блокового кодирования дельта-модулированного сигнала, содержащее дешифратор комбинацийсимволов, информационный вход которого является информационным входомустройства, кододатчик, выход которого является выходом устройства,умножитель частоты и...

Преобразователь дельта-модулированного сигнала в импульсно кодомодулированный сигнал

Загрузка...

Номер патента: 1282336

Опубликовано: 07.01.1987

Авторы: Котович, Хофмаркс

МПК: H03M 7/32

Метки: дельта-модулированного, импульсно, кодомодулированный, сигнал, сигнала

...реверсивного счетчика 7 (сигналы А (с)А(с, кромемладшего, на выходе элемента ИЛИ-НЕ11 высокий логический уровень отсутствует и сигнал С(с) равен нулю,При этом не происходит уменьшенияпостоянной составляющей выходногоИКМ-сигнала,Выходной сигнал А (г)А (с) реверсивного счетчика 7 поступает на входы блока 12 триггеров задержки, предназначенного для записи значения аппроксимирующего сигнала при ДМ. Для перевода параллельного кода (цигналы А (с)А (с в последооквательный применен мультиплексор 13. На вход старшего разряда блока 12 триггеров задержки подается знак ИКМ-слова, который получен на основании анализа последовательности ДМ- символов У(г) и ее инверсной последовательности счетчиками 4 и 5. Счетчик 4 считает импульсы, указывающие...

Устройство для передачи и приема сигналов дельта-модуляции

Загрузка...

Номер патента: 1297233

Опубликовано: 15.03.1987

Автор: Варкан

МПК: H03M 7/32

Метки: дельта-модуляции, передачи, приема, сигналов

...низкочастотная последовательность поступает в тракт передачи, На приемной стороне приходящая по тракту передачи преобразованная последовательность поступает на регистр 6 сдвига с частотой Г/3. В случае однозначной информации последовательных отсчетов преобразованной последовательности на выходе одного из элементов И 7 появляется уровень " 1", которым триггер 8 устанавливается в одно из логических состояний, В случае разнозначных значений преобразованной последовательности на выходах элементов И 7, а следовательно, на установочных входах триггера 8 - состояние 1 н0 . В этом положении триггер 8 работает как делитель тактовой частоты Г, , поступающей на его синхронизирующий вход. Таким образом, на приемной стороне 2 реализуется...

Устройство передачи и приема информации с дельта-модуляцией

Загрузка...

Номер патента: 1300643

Опубликовано: 30.03.1987

Автор: Сидневец

МПК: H03M 7/32

Метки: дельта-модуляцией, информации, передачи, приема

...разной длительности и может быть реализован на линиях задержки.Дельта-демодулятор 10 включает в себя интегратор с двумя постоянными 45 времени интегрирования по разным входам.На фиг.2 показаны следующие сигналы: а тактовые импульсы с выхода генератора 5; б входной сигнал Я(С) и сигнал Я " аппроксимации; в и г сигналы на прямом и инверсном выходах дельта-модулятора 4; д и е - сигналы на первом и втором выходах блока 6;ж,з - сигналы на первом и втором выходах модулятора 7 длительности импульсов; и - сигнал на выходе сумматора 8. зультате на выходах блока 6 вырабатываются прямая и инвертированная импульсные последовательности, состоящие только из информационных импульсов.Эти последовательности поступают на входы модулятора 7...

Дельта-модулятор

Загрузка...

Номер патента: 1345349

Опубликовано: 15.10.1987

Авторы: Кальмук, Погрибной, Пристайко, Рожанковский

МПК: H03M 3/02, H03M 7/32

Метки: дельта-модулятор

...на первые входы идвухвходовых элементов 17 ИСКЛЮЧАЮПЕЕ ИЛИ, на вторые входы кооторых поступают инвертированные значения старшего (и-го) разряда счетчика 3, Сигнал с выхода п-го разряда счетчика 3 является знаковым и используется для управления работой элементов 17, которые работают как повторители, когда значение на выходе старшего разряда счетчика 3 соот" ветствует "1" (входной сигнал положительный), или же как инверторы, когда значение старшего разряда соответствует "0" (входной сигнал отрицательный), Выходные сигналы с выходов элементов 17 поступают на первые информационные входы (и)-разрядного двоичного сумматора 18, где происходит их суммирование с инвертированными значениями старшего разряда и-разрядного реверсивного счетчика 3,...

Преобразователь импульсно-кодовомодулированных сигналов в дельта-модулированные сигналы

Загрузка...

Номер патента: 1345354

Опубликовано: 15.10.1987

Авторы: Котович, Пундурс, Хофмаркс

МПК: H03M 7/32

Метки: дельта-модулированные, импульсно-кодовомодулированных, сигналов, сигналы

...7 построен на базе арифметико-логического блока и обеспечивает добавление единицы к входному коду разности Ч,(1)Ч (ь) при наличии сигнала А(С) с выхода блока 6.Преобразователь ИКМ-сигналов в ДМ- сигналы работает следующим образом.Аналогично прототипу стандартный 15 32-канальный ИКМ-сигнал поступает на вход входного регистра 1, где осуществляется переход из последовательного кода в параллельный, после чего он поступает на цифровой экспандер 2, с выхода которого снимается код выборок линейного ИКМ-сигнала (сигналы М,К, (г.). Код выборки сигнала линейной ИКМ поступает на регистр 3 памяти, где хранится код предыдущей 25 выборки ИКМ-сигнала. Вычитатель 4 определяет разность кодов двух соседних выборок линейного ИКМ-сигнала (сигналы...

Дельта-кодек

Загрузка...

Номер патента: 1499501

Опубликовано: 07.08.1989

Авторы: Венедиктов, Механошина, Семенов, Харченко

МПК: H03M 3/02, H03M 7/32

Метки: дельта-кодек

...ж - погрешность восстановления сы поступают непосредственно на счетцифрового сигнала при модифицирован ный вход триггера 13 и через элементной ДМ; з - случайный поток цифровых 12 НЕ на вход сброса триггера 13.ошибок (ложных импульсов); и - сиг- Выходной сигнал триггера 13 черезнал модифицированной ДМ, искаженный формирователь 14 импульсов и суммаложными символами "1"; к - восстанов- тор 16 по модулю два поступает на55 5 14995 дельта-демодулятор 17, при этрм тактовые импульсы на приемной стороне 2 заведены на тактовый вход дельта-демодулятора 17 непосредственно, а на второй вход сумматора 16 по модулю два - через делитель 15.Эффективность устройства зависит от режима работы канала связи и структурных и вероятностных характеристик...

Дельта-модулятор

Загрузка...

Номер патента: 1508350

Опубликовано: 15.09.1989

Авторы: Пристайко, Тимченко

МПК: H03M 3/02, H03M 7/32

Метки: дельта-модулятор

...счетчика 3 подаются на первые входы элементов ИСКЛЮЧйЩЕЕ ИЛИ 17, на вторые входы которых поступают инвертированные значения старшего (и-го) разряда счетчика 3. Сигнал с выхода и-го разрядасчетчика 3 используется для управления работой элементов 17, которыеработают как повторители, когда значение на выходе старшего разряда реверсивного счетчика 3 соответствуетлогической единице (УО), или жекак инверторы, когда значение старшего разряда соответствует логическому нулю (У( О) . Выходные сигналы свыходов элементов 17 поступают напервые информационные входы (и)разрядного двоичного сумматора 18(фиг, 4 г) где происходит их суммирование с инвертированными значениями старшего разряда и-разрядного кода на выходах реверсивного счетчика 3,...

Преобразователь униполярного кода

Загрузка...

Номер патента: 1548847

Опубликовано: 07.03.1990

Авторы: Малов, Пластун, Чамин

МПК: H03M 7/32

Метки: кода, униполярного

...при несовпадении сигналов ЯК 21 иБК 22 и логической "1" в противномслучае (фиг.2 г). Элемент ИЛИ-НЕ 4управляет режимом работы счетноготриггера 5, который работает в счетном режиме только в моменты времени,когда во входном коде идут сигналылогического "О"при этом он является делителем на две частоты тактового генератора 3. В другие моментывремени триггер 5 находится в устойчивом состоянии. Выходной сигнал вдельта-сигма коде Формируется на выходе элемента ИЛИ 7 путем логическогосуммирования импульсов с выходовтриггера 1 и элемента И б. При нулевом входном коде на выход преобразователя поступают импульсы половиннойчастоты генератора 3. При входномкоде положительного знака выходнойдельта-сигма код соответствует логи 20 30 35 40 теля,...

Преобразователь сигналов с импульсно-кодовой модуляцией в сигналы с адаптивной дельта-модуляцией со слоговым компандированием

Загрузка...

Номер патента: 1709537

Опубликовано: 30.01.1992

Автор: Брайнина

МПК: H03M 7/32, H03M 7/34

Метки: адаптивной, дельта-модуляцией, импульсно-кодовой, компандированием, модуляцией, сигналов, сигналы, слоговым

...10, коммутатор 11 кодов, формирова тель 12 выходного сигнала, .селектор 13 пачек символов, управляемый делитель частоты 18, реверсивный счетчик 14 и второй блок 15 оперативной памяти.На выходах кодопреобразователя 10 45 формируются два четырехразря 4 ных кода, один из которых соответствует положи- . тельному знаку на выходе второго" элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 9 - кривизна выпуклостью вниз; второй код на выходах 50 кодопреобразователя 10 соответствует форме сигнала - кривизна выпуклостью вверх, В случае линейного сигнала (отсутствие кривизны) - оба кода на выходах кодопреобразователя 10 одинаковые. Коммутатор 11 55 кодов, управляемый сигналом с выхода второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 9, пропускает на свой выход нужный 4-разрядный...