Устройство передачи сообщений
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 1)Н 03 М 13/02 ПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМ ТЕЛЬСТВУ 901844/249.05,857.09.89 .енинградт свя зи 3 тротехнический М,А. Бонч эл пр и А.Р. Иванов8.8)В.И, Основы ттных соабшени афаров 4.14 (О ерский дискр 1973,ни с. ское свидетельство СССР 3, кл . И 03 М 13/00, 19ееЬ ваму, втором третьего сум и третьему входамтора по модулю два,ГОСУДАРСТ 8 ЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ П(НТ СССР(54) (57) УСТРОЙСТВО 11 ЕРЕДАЧИ СООБЩЕ 11 ИЙ, содержащее последовательносоединенные синхронизатор, распределитель импульсов, блок ключевых элементов, аналого-цифровой преобразователь, регистр сдвига и модулятор,а также генератор эталонного кода,блок сумматоров по модулю два и сумматор по модулю два, входы которогоподключены к нечетным выходам аналого-цифрового преобразователя, выход синхронизатора подсоединен к тактовым входам распределителя импульсов, аналоГо-цифрового преобразователя, регистра сдвига, модулятора игенератора эталонного када, дополнительный тактовый вход которого подключен к первому выходу распределителя импульсов, а и выходов блокасумматоров по модулю два подсоединены к соответствующим вторым и информационным входам регистра сдвига,причем информационные входы блокаключевых элементов и выход модулятора являются соответственно входамии выходом устройства, а т л и ч аю щ е е с я тем, что, с целью повышения достоверности передаваемыхсообщений при помехах, приводящихк пятикратным и шестикратным ошибкам без введения в код дополнительноизбыточности, введены последовательна соединенные дополнительный сумматор по модулю два и коммутатор эталонных кодов, а также блок перекодирования, при этом второй управляющий вход коммутатора эталонных кодов подключен к выходу сумматора помодулю два, выходы коммутатора эталонных кодов подсоединены к соответствующим управляющим входам генератора эталонного кода, и выходов которого подсоединены к соответствующимпервым и входам блока сумматоров помодулю два, вторые и входов которогочерез блок перекодирования подключены к соответствующим выходам аналога-цифровога преобразователя, четные выходы которого подсоединены ксоответствующим входам дополнительного сумматора по модулю два. 2. Устройство по и. 1, о т л ич а ю щ е е с я тем, что блок перекодирования выполнен в виде и сумматоров по модулю два, первые входы и выходы которых являются соответственно входами и выходами блока перекодирования, причем второй, третий и четвертый входы первого сумматора па модулю два подключены соответственно к первому, второму и третьему входам второго сумматора по модулю два, второй, третий и четвертый входы второго сумматора по модулю два подключены соответственно к пер1506555 второй, третий и четвертый входы третьего сумматора по модулю два подключены соответственно к первому, второму и третьему входам четвертого сумматора по модулю два, второй, третий и четвертый входы (и - 1)-го сумматора по модулю два подключены соответственно к первому, второму и третьему входам и-го сумматора по 1 О модулю два, а второй, третий и четвертый входы и-го сумматора по модулю два подключены соответственно к первому, второму и третьему входам первого сумматора по модулю два. 153. Устройство по и. 1, о т л ич а ю щ е е с я тем, что коммутатор эталонных кодов выполнен в виде последовательно соединенных первого инвертора и первого КБ-триггера, 20 последовательно соединенных второго инвертора и второго КБ-триггера, а также матричного коммутатора, первые два входы которого подключены соответственно к прямому и инверсно му выходам первого КБ-триггера, вторые два входа матричного коммутатора подключены соответственно к прямому и инверсному выходам второго КЯ-триггера, причем К-вход первого КБ-триггера, объединенный с входом первого инвертора, является первым входом коммутатора эталонных кодов, вторым входом которого является К-вход второго КБ-триггера, объединенный с входом35 Изобретение относится к электросвязи и может быть использовано всистемах передачи сообщений для защиты от ошибок,Цель изобретения - повышение достоверности передаваемых сообщений .при помехах, приводящих к пятикратным и шестикратным ошибкам без введения в код дополнительной избыточности.50На фиг. 1 представлена структурная электрическая схема устройстваередачи сообщений; на фиг. 2структурная электрическая схема коммутатора эталонных кодов, на фиг. 3 -структурная электрическая схема генератора эталонного кода.Устройство передачи сообщений содержит распределитель 1 импульсов,второго инвертора, а выходы матричного коммутатора являются выходамикоммутатора эталонных кодов.4 . Устройство по п, 1, о т л ич а ю щ е е с я тем, что генераторэталонного кода выполнен в виде инвертора и входных элементов И, первыевходы которых объединены и подключены к выходу инвертора, и элементов Исинхрокода кадров и и элементов ИЛИ,первые входы которых подключены к выходам соответствующих элементов Исинхрокода кадров, и 4 и элементов Исинхрокода слов, выходы которых подсоединены к входам соответствующихэлементов ИЛИ, выходы входных элементов И подсоединены к первым входамсоответствующих элементов И синхрокода слов, источник постоянного тока и шина "Общий провод питания"подключены к первым входам соответствующих элементов И синхрокода кадров и вторым входам соответствующихэлементов И синхрокода слов, причемвход инвертора является тактовымвходом генератора эталонного кода,вторые входы элементов И синхрокодакадров являются дополнительным тактовым входом генератора эталонногокода, а вторые входы входных элементов И являются управляющими входамигенератора эталонного кода, выходамикоторого являются выходы элементовИЛИ,блок 2 ключевых элементов, аналогоцифровой преобразователь 3, регистр 4 сдвига, модулятор 5, синхронизатор 6, генератор 7 эталонного кода, блок 8 сумматоров по модулю два, коммутатор 9 эталонных кодов, блок 10 перекодирования, сумматор 11 по модулю два и дополнительный сумматор 12 по модулю два.Блок 10 перекодирования содержит сумматоры 13-20 по модулю два.Коммутатор 9 эталонных кодов содержит первый и второй КБ-триггерь 21 и 22, первый и второй инверторы 23 и 24, матричный коммутатор 25.Генератор 7 эталонного кода содержит инвертор 26, входные элементы И 27-30, и элементов И 31 и 32 синхрокода кадров, 4 и элементов И55 то при ОтсутстВии цепи формирОВания элементов ,ине обнаруживается Б я, = 2 сз, т.е. 16 слов с Ошибками 4-й кратности. Тогда вероятность необнаружения ошибки 51506533-40 синхрокода слов, и элементовИЛИ 41 и 42.Устройство передачи сообщений работает следующим образом,Распределитель 1 импульсов (фиг. 1),5синхронизируемый синхроимпульсамисинхронизатора 6, вырабатывает коммутирующие импульсы, которыми поочередно отпираются ключевые элементыблока 2 ключевых элементов, Приэтом через ключи на вход аналого-цифрового преобразователя 3 (АЦП) подаются последовательно выборки входных сигналов, поступающих на информационные входы блока 2 ключевыхэлементов. В блоке АЦП 3 производится преобразование дискретной выборки в и-разрядный параллельный код.Этот кодовый сигнал вводится в регистр 4, где записывается в первыхи ячейках памяти. Этот же код подается в блок 10 перекодирования, гдеиз него формируется и-разрядныйпроверочный код. Первый разряд 25такого кода образуется как суммапо модулю два 1, 2, 3 и 4-го входных символов, второй разряд - каксумма 2, 3, 4 и 5-го символов ит.д и-й - как сумма и, 1, 2 иЗО3-го символовСформированный кодовый сигналпоступает в блок 8 сумматоров, кудавводится один из шести кодов из генератора 7 эталонного кода (коды Вили В, С или С, Р или 0).35При поступлении импульсного сигнала с первого выхода распределителя1 импульсов, соответствующего первому канальному интервалу, на выходах и элементов И 31 и 32 генератора 7 эталонного кода (фиг. 3) формируются сигналы "0" и "1". В течение других (М) канальных интервалов формируются синхрокоды слов 45При этом в течение первого канального интервала входные элементы И 2730 закрыты и на входы 4 и элементовИ 33-40 сигналы не подаются. В течение остальных (И) канальных интервалов на первый вход одного элемента из каждой четырехэлементнойгруппы (соответствующей одному разряду кода) 4 и элементов И 33-40 подается сигнал "1", а на другие эле-менты каждой укаэанной четырехэлементной группы подается сигнал "0"В течение первого канального интервала формируется код Р или Г, явля 55 6ющийся кодом синхронизации цикла(кадра),На вьиоде блока сумматоров 8получается код г, гг, где г;=1, +Ь;, г =1; +сг, 1; +д;, где 1 -элементы перекодированного кодаблока перекодирования 10; Ь , си Й; - элементы одного из эталонныхкодов. Этот код вводится в регистр4 и занимает в нем и вторых ячеекпамяти. Таким образом,в регистре 4записывается 2 и-значный код.Синхросигналами синхронизатора 62 и-значный код считывается иэ регистра 4 и в последовательной форме подается в модулятор 5, выход которогоявляется выходом устройства передачи сообщения,Нечетные выходы АЦП 3 (их числоравно и/2) связаны с сумматором 11,а четные - с дополнительным сумматором 12. В сумматоре 11 вычисляетсяигсумма , =, а а в дополнит 1 нЫтельном сумматоре 12= ,Я а;1фгде а ,и а - соответственнонечетные и четные символы кодаВЕсли ; = 0 и = О, т.е. получается сигнал 00", то из генератора 7 эталонного кода выбираетсякод В, если , = 1 и= 1, т.е.получается сигнал "11", то выбирается код В (инвертированный код В).Если , = О, а= 1 - код С, если1, а= 0 - кодС.Выбор кода генератора 7 эталонного кода производится коммутатором9 эталонных кодов (фиг. 2).Для приведенного в качестве примера кода (16,8), т.е, кода, содержащего и-проверочных и и-информационных символов при принятой системеформирования проверочных символов(каждый проверочный элемент образуется как сумма по модулю два четырех информационных), т.е, если+ ао, то не обнаруживается 8 словс ошибками 6-й кратности, т.е.6 Роо РэПри этом проверочные символы, ине вводятся в код, а информа ция о значениях , и 2 закладывается в эталонный код,При приеме производится определех х хние символов 1,1 ,,1 путем суммирования принятых информационных 2 О элементов в соответствии с выражением (1). Затем суммируются элементы 1". и т"., где г - принятый элементперекодированного кода, Сумма 1, + + гх = Ь (с 0,), где Ь (с или с 1,) - 25=Таким образом, если, хотя бы одинсимвол из приводимых ниже равен ,то кодовое слово отбраковывается; 1 = а, + 1= а+ х аг+ аа + аа+аЮ 2а;,гГ а+ Б, =+ Б 2 а + 1элементы восстановленного кода В/С или 0). В корреляторах приемника вычисгяются функции взаимной корреляции местных и восстановительных кодов. По откликам корреляторов определяют величинуи. Сигналыйи2 служат для отбраковки искаженных слов. При этом сигналыла1506555 г.З Составитель В.ОрлоТехред М.Ходанич рректор И.Муск Патрушева Реда раж 884 писн Зак осударственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб д. 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101
СмотретьЗаявка
3901844, 29.05.1985
ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. ПРОФ. М. А. БОНЧ-БРУЕВИЧА
САФАРОВ РИЗА ТАДЖИЕВИЧ, ИВАНОВ АНДРЕЙ ЮРЬЕВИЧ
МПК / Метки
МПК: H03M 13/51
Опубликовано: 07.09.1989
Код ссылки
<a href="https://patents.su/5-1506555-ustrojjstvo-peredachi-soobshhenijj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство передачи сообщений</a>
Предыдущий патент: Кодер видеосигнала
Следующий патент: Устройство обнаружения сигнала на фоне помехи
Случайный патент: Способ получения 2-метилтионафтено-