Многоканальное устройство тестового контроля логических узлов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19) (11) С 0 6 Р 1 1 / паййй Б Б;11 ТЕНИ адреса,рузок иния узлаимпульвыполнекоммутаункциотва путе роля ловоем сос кие схея тестов узлов, имеющих в направленные логичеичес ав тест еделеннымикодах конт неопи на нтроля стояни логич олируемоения коопред входа ского уз амыкания онтроливедения роткого руемого контрол ности к ти конт контрол огического узла, п в импульсном режим троля нагрузочной лируемого логическ логического узла н воэмопособно го узла, различнтроля,ля нес ,п. фоль дновременного коногическнх узлов.1 ил., 3 табл. схема блока нкциональная на фиг. 4 -зла приема и функциональ эации; на фи схема узла б 7 - функцио мпульсов; нв аппарат наст ойки ть использова я схема фиг 5 акопления;я схема уз 6 - функла синхрон циональная н ернои памяльная схема чии; на фиг.енератора иункциональна фиг. 9 ипныхойруктурфиг. 8 -а индикации,ая схема форая схема уз функциональ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЬТИЯМПРИ ГКНТ СССР ОПИСАНИЕ ИЗОБРЕ 4372340/24-2404.01.8815.05.90. Бюл. Р 18Ю.Б.Созин, В.П.ТуробовЕ,Дворкин681.3(088.8)Авторское свидетельство СССР0526, кл. С 06 Р 11/04, 1973.Авторское свидетельство СССР В 758157, кл. С 06 Р 11/00, 1978; (54) МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ТЕСТОВОГО КОНТРОЛЯ ЛОГИЧЕСКИХ УЗЛОВ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре тестового контроля и настройки цифровых узлов и блоков. Цель изобретения - расширение функциональных возможностей многоканального устройства тестового контроля логических узлов. Устройство содержит блок памяти; блок коммутации и блоки контроля, каждый из которых содержит узел приема и накопления, узел буферной памяти, генеИзобретение относится ктике и вычислительной техн тового контроля и Р узлов и блоков.Цель изобретения - расшир функциональных возможностей ства эа счет контроля разнот логических узлов под нагруэмНа фиг. 1 представлена ст ная схема устройства; на фнг ратор импульсов, дешифратор узел синхронизации, узел на узлы контроля. За счет введ буферной памяти, генератора сов, узла нагрузок и нового ния блоков контроля и блока ции достигается расширение нальных возможностей устрой обеспечения возможности кон возможности использова х частотах подачи теста4623 20 45 50 55 19 156 мпульс с выхода элемента И-НЕ 49 Оступает на выход блока, обеспечивая запрос информации, а по заднему фронту переводит триггер 48 в исход- НОЕ нулевое состояние, прекращая поступление импульсов с генератора 45 тактовых импульсов на выход блока.1Режим считывания информации. Ими льс, вырабатываемый формировател м 59 одиночного импульса, через э емент И 61 подается на Б-вход тригг ра 53 и устанавливает его в нулевое с стояние, разрешая режим считыван я. Сигнал с инверсного выхода тригг ра 53 подается на вход элемента И 5 , на другие входы которого подаютс разрешающие сигналы с инверсного в 1 хода триггера 54 и с прямого выхода тиггера 56, разрешая прохождение импульсов с генератора 45 тактовых импульсов через элемент И 57 на управляющий выход узла, при этом, задавая различные коэффициенты деления делиттеля 46 частоты с помощью переключателя бб, можно получить различные астоты считывания информации. Состоя ние триггера 54 подтверждается по 8-входу импульсами, поступающими через элемент И-НЕ 50, при условии, что На третьем входе узла нет запрешающег сигнала. При подаче запрещающего сигнала в случае импульсного режима на 1 ход элемента И-НЕ 50 и на Б-вход триггера 54 последний переводится в диничное состояние, запрещая своим нверсным выходом прохождение тактовых импульсов на управляющий выход 1 лока. После окончания импульсного ре Фима первый же тактовый импульс переводит триггер 54 в исходное нулевое Состояние и выдача тактовых импульсов На управляющий выход узла продолжается. Сигналы "Опрос" поступают на вход элемента И-НЕ 51, закрытого в Исходном состоянии инверсным вшходом триггера 58, и на вход элемента НЕ 55. Первый же сигнал "Опрос" задним фронтом через элемент НЕ 55 переводит триггер 58 в нулевое состояние, подготавливая элемент И-НЕ 51 к приему последующих сигналов "Опрос". В случае наличия хотя бы одного сигнала о неисйравности на входах элемента И-НЕ 47 сигнал опроса проходит, через элемент И-НЕ 51, элемент И-НЕ 52 и поступает на С-вход триггера 56, переводя его в нулевое состояние и запрещая прохождение тактовых импульсов 5 10 15 20 25 30 о35 40 на управляющий выход узла. Если на входы элемента И-НЕ 47 не поступают сигналы о неисправности, то считывание тест-программы контроля из узла 8 буферной памяти продолжается до прихода на вход узла 7 синхронизации сигнала "Конец массива 1, который, поступая на второй Б-вход триггера 55, переводит его в единичное состояние, прекращая режим считывания. Режим читывания можно производить циклиески, для чего переключатель 65 выключается и сигнал "Конец массива" поступает через элемент И-НЕ 60, элемент 62 задержки, элемент И 61 на К-вход триггера 53, включая режим считывания. Сигнал с выхода элемента И-НЕ 60 используется для автоматической установки в исходное состояние всего устройства (цепи установки в исходное состояние устройства для упрощения схем не показаны). Величина задержки элемента 62 задержки выбирается исходя из времени, необходимого для установки всего устройства в ис- . ходное состояние. Для прекращения циклического считывания информации необходимо вновь включить переключатель 65. При контроле объекта 5.д контроля под нагрузкой переключатель 65 находится в выключенном положении и считывание информации происходит циклически. С приходом на вход элемен та И-НЕ 52 сигнала о конце контроля под нагрузкой он проходит через элемент И-НЕ 52 и поступает на С-вход триггера 56 и переводит его в нулевое состояние, прекращая считывание информации, и режим контроля под нагрузкой прекращается. Узел 8 буферной памяти (фиг. 6) работает следующим образом. В исходном состоянии счетчик 67 и регистр 74 обнулены, а триггеры 70 и 73 находятся в единичном состоянии. Схема, построенная на триггерах 70 и 73, элементе НЕ 68, элементе И-НЕ 72 и элементе И 73, выделяет из тактовой частоты, поступающей на вход узла при записи информации, каждый нечетный импульс, за исключением первого, На вход данных элемента 71 оперативной памяти поступает одиннадцатиразрядный код, который необходимо записать.Каждый выделенный нечетный импульс поступает на вход элемента И 75, второй вход которого подготовлен потенциалом с управляющего входа узла, и че 2 15646 рейз элемент И 75 и элемент ИЛИ-НЕ 78 поступает на вход выборки элемента 71 оперативной памяти, осуществляя запись информации по переднему фронту, и на счетный вход двоичного счетчика 67. При этом сигнал с управляющего входа через элемент НЕ 69 поступает на вход запись-чтение элемента 71 оперативной памяти, разрешая запись информации по адресу ячейки элемента 71 оперативной памяти, который определяется состоянием выходов счетчика 67. По заднему фронту импульса с выхода элемента ИЛИ-НЕ 78 счетчик 67 увеличивает свое состояние на единицу, подготавливая элемент 71 оперативной памяти к приему следующей информации, Запись информации продолжается до прекращения поступления так товых импульсов на схему выделения каждого нечетного импульса, а также до снятия на управляющем входе сигнала разрешающего запись. 25При считывании информации на вход запись-чтение элемента 71 оперативной памяти с управляющих входов поступают разрешающий считывание сигнал и тактовые импульсы, которые через эле мент ИЛИ-НЕ 78 поступают на вход выборки элемента 71 оперативной памяти и на счетный вход счетчика 6, а через элемент 77 задержки - на С-вход регистра 74. Двоичный счетчик 67. на адресных входах элемента 71 оперативной памяти устанавливает адрес ячейки, из которой необходимо сосчитать информацию (в исходном состоянии - нулевой адрес), На выходах элемента 4 О 71 оперативной памяти выделяется одиннадцатиразрядный код, который пос" тупает на В-входы регистра 74 и передним фронтом импульса по С-входу записывается в регистр. Величина задержки элемента 77 задержки выбирается исходя из времени, необходимого для установления информации на выходах блока 71 оперативной памяти. Задним фронтом импульса с выхода элемента ИЛИ-НЕ 78 счетчик 67 увеличивает свое состояние на единицу, подготавливая следующую ячейку элемента 71 оперативной памяти к чтению. Считывание информации происходит до снятия с управляющих входов режима считывания. Использование узла 8 буферной памяти позволяет блокам 4. контроля работать в автономном режиме после 23 22 считывания информации с блока 2 памяти,Генератор 9 импульсов (Фиг. 7) работает следующим образом. На входы элементов И-НЕ 79-81 и элемента И 82 поступает разрешающий импульсный режим сигнала, подготавливая их к приему адресов, соответствующих необходимому периоду, длительности импульсов и количеству импульсов в пачке. Каждой величине периода и длительности соответствует свой определенный адрес. Адрес, соответствующий периоду, через элемент И-НЕ 79. записывает " 1" в соответствующий разряд регистра 83, а адрес соответствующий длительности, через элемент И-НЕ 80.= записывает 1 в соответствующий разряд регистра 84. Адреса, соответствуюшие величине па жи, через элементы И - НЕ 81.1 записывают "1" в соответствующие разряды регистра 85,1. С:;риходом адреса., соответствующего пуску генератора. на элемент И 83 с его выхода выделяется сигнал, который, поступая на С-вход триггера 99, переводит его в нулевое состояние (в исходном сос 11 тоянии триггер 99 установлен в Сигнал с прямого выхода триггера 99 служит для прекращения считывания ин"ормаиии с узла 8 буферной памяти на время импульсного режима. Своим ин версным выходом триггер 99 разрешает поступление частоты с генератора 98 тактовых импульсов через элемент И 100 на С-входы триггеров 94-96. В исходном состоянии в триггер 94 записана "1", которая начинает сдвигаться до совпадения на элементе И 86. с "1", записанной в регистре 83, причем до этого момента сдвига информации в триггерах 96 не происходит, так как они в исходном состоянии находились в 0 , При совпадении на элементе И 86, элемент ИЛИ-НЕ 89 выделяет сигнал, который, поступая на К-вход триг гера 93, переводит его в единичное состояние, формируя передний Фронт вы ходного импульса, Кроме того, этот сигнал через элемент НЕ 92 поступает на Э-входы триггеров 94 и 96,1, и следующим тактовым импульсом с генератора 98 тактовых импульсов эти триггеры устанавливаются в 1, а на элементе И 86. гропадает совпадение. Следующими тактовыми импульсамн сдвиг "1" происходит уже и по триггерам 96, и так как код, записанный2515ции, где зажигается светодиод, сигнализирующий о том, что объект 5.1контроля не годен по нагрузке. Еслинеисправности нет, то на выходе элемента И-НЕ 103 присутствует нулевойуровень, который через элемент НЕ 109подается на вход элемента И-НЕ 110,разрешая прохождение через него сигнала, свидетельствующего о конце режима контроля под нагрузкой которыйпоступает на вход узла 10 индикациии через элемент НЕ 105 подается навход подготовленного элемента И-НЕ110, с выхода которого сигнал черезэлемент И-НЕ 115 гоступает на С-вход0-триггера 116, переключает его внулевое состояние, зажигая светодиодв элементе 109 индикации, что свидетельствует о годности объекта 5.дконтроляСигналы "Опрос" поступаютна счетный вход дноично-десятичногосчетчика 118, где подсчитываются, ичерез дешифратор 119 выводятся вэлемент 120 индикации для индикациитекущего слова тест-программы контроля,Для контроля н импульсном режимев узле 10 индикации предусмотреносциллограф 117, выход которого подключается к контролируемой точкеобъекта 5. контроля, Второй входосциллографа подключен к общей шинеустройства.Формирователь 11 сигналов (фиг,9)работает следующим образом. На входформирователя 11 сигналов поступаетодиннадцатиразрядный код, которыйподается на входы шифратора 122. Шифратор 122 служит для .выделения управляющих сигналов, определяющих режимы работы блока 4.х контроля; сигнал "Маскирование", который поступаетна вход элемента И-НЕ 124, сигнал"Логические воздействия", которыйпоступает на вход элемента И-НЕ 126,сигнал "Импульсный режим", которыйпоступает на вход элемента И-НЕ 127,сигнал "Конец массива", который поступает на вход элемента И-НЕ 128,Каждому сигналу соответствует свойопределенный код. Десятый разрядвходного кода служит для формирования сигналов "Запись "1" и "Запись"0" и подается на вход элемента И129 через элемент НЕ 123 и на входэлемента И 130, Одиннадцатый разрядкода служит для формирования сигнала"Опроси подается на вход элемента64623 26 И 131, Тактовая частота подается навход формирователя 11 сигналов и через элемент 121 задержки стробируетэлементы И-НЕ 124-128 и элементы И 5129-131, Величина задержки выбираетсяисходя из времени, необходимого дляустановки сигналов на выходах шифратора 122. В исходном состоянии триггер 133 находится в единичном состоянии, а триггеры 132 и 134 - н нулевом.Сигналы с выходов элементов И-НЕ 124126 и 127, поступают на Я-входы соответствующих триггеров и устанавливаютих н единичное состояние, причем каждый из этих сигналов устанавливает ннуленое состояние дна других триггера, а сигнал с выхода элемента И-НЕ125 устанавливает нсе триггеры в ну левое состояние, т.е, в данный моментвремени возможен только один из режимон. Сигнал Маскирование выделяется на триггере 132,сигнал коммутации - на триггере 133, сигнал "Им пульсный режим" - на триггере 134,сигнал Конец массива - на элементеИ-НЕ 128, сигнал "Запись "0" - наэлементе И 129, сигнал "Запись "1" -на элементе И 130, сигнал "Опрос"на элементе И 131.Узел 13 нагрузок (фпг. 10) работает следующим образом.В режиме контроляпод нагрузкой переключатель 135 находится н разомкнутом состоянии. Сигналы Запись 0поступают на входэлемента И-НЕ 136, а сигналы "Запись"1" - на вход элемента И-НЕ 137, свыходов которых они через элемент ИНЕ 138, через элемент И-НЕ 142, от крытый прямым выходом триггера 139,поступают на вход двоичного счетчика144, где подсчитываются. С приходомпервого же сигнала "Запись "1" на входэлемента И-НЕ 137 триггер 139 по зад-.нему фронту этого сигнала переключается в нулевое состояние, перекрываясвоим прямым выходом элементы И-НЕ142 и 150 а также включает дешифратор 151. Сигналсм с инверсного выходаэтого триггера н регистр 141 осуществляется запись кода эквивалентанагрузки, которую необходимо подключить к ныходу объекта 5. контроля.Выходы дешифратора 151 соединены ссоответствующими входами блока 158коммутатора, В блок 158 коммутаторавходят реле и их усилители по числуконтактов объекта 5,1 контроля. Обмотки реле одним концом подключены кпйтанию, а другим через усилитель к соответствующим выходам дешифратора 151. Реле имеют нормально разомкнутые контакты. Замыкающие контакты всех реле объединены и соединены с вХодами компараторов 148 и 149, а также с выходами генераторов 169-173 така. Замыкаемые контакты всех реле подключены к соответствующим контактм объекта 5. контропя. Таким обрзом дешифратор 151 включает одно рле из всех реле блока 158 коммутатора, соответствующее коду, записаннсму в счетчике 144. Требуемая величи.15 н нагрузки задается током, вырабатыв емым генераторами 169-173 тока, т ки которых распределены но следующему закону; 1 = 1 2" , если на вьходах элементов И 159-163 - логи 2 О ческая единица, а ка выходах элементов И 164-168 - логический нуль, 1К-1 О 2 , если ка выходах элементов И 159-163 - логический нуль, а на ныхдах элементов И 164-168 - логическая единица, 1 х = О, если на выходах этих элементов - логический нуль. П 1 и этом 1 к - ток -го генератора така, 1 О - нормированный максимальшяй входной ток элемента ТТЛ логики, подключенного к выходу элемента, . имеющего нулевое состояние; 1 о - нормированный максимальный входной ток элемента ТТЛ логики, подключенного к выходу элемента, имеющего нулевое состояние, 1 с = 1,2,3,4,5. 35 1Величина нагрузки задается с регнстра 141 в двоичном коде, поданаемОм на соответствующие входы элементов И 159-168, а направление тока (нагрузка для "О", нагрузка дпя "1") уСтройство определяет автоматически. Для этой цели служат компараторы 148 и 149 и источники 146 и 147 эталонного уровня. Если напряжение на контакте объекта 5,х контроля меньше уровня О, т.е. выход исследуемого контакта имеет низкий потенциал, на выходе компаратора 148 присутствует логическая единица, а на выходе компаратора 149 - логический нуль, при этом генераторы тока вырабатывают нтекающий ток соответствующей величины, Если напряжение на контакте объекта 5.х контроля больше уровня " 1" (высокий потенциал), на выходе ком 55 паратора 148 - логический нуль, а на выхоДе компаратора 149 - логичес- кая единица, при этом генераторы тока вырабатывают нытекающий ток. Если напряжение на контакте объекта 5, контроля находится между уровнями О и 1, то на выходах обоих компараторов присутствуют логические нули, генераторы тока не вырабатывают, а на входах элемента И-НЕ 157 с выходов элементов НЕ 153 и 154 появляются логические единицы, свидетельствующие о неисправности исследуемого объекта 5,. контроля, На третий вход элемента И-НЕ 157 поступает сигМ ,нал Опрос , и в случае с ов падения н а входах элемента И-НЕ 1 5 7 ныдае т ся через элеме кт И 1 5 5 н а выход сигнал , который прекращает контроль под нагрузкой , а сигнал с выхода дешифр а- ,тора 1 5 1 поступает н узел 1 О индик а ции для индикации кеисправ но го по н агрузке выхода объекта 5 .контроля . В случае несовпадения на входах элемента И-НЕ 1 5 7 ныходной сигнал н е вырабатывается и контроль продолжается . С приходом на Б-вход триггера 1 4 О сигнала " Конец массива " триггер 1 4 0 устанавливается в единичное со стояние и открывает своим прямым выходом элемент И-НЕ 1 4 3 ., Вй овь с начала тест-программы контроля на входы узла 1 3 нагрузок подаются . сигналы " 3 апи сь " 1, которые теперь проходят чере з элемент И-НЕ 1 4 3 и подсчитываются на двоичном счетчике 1 4 5 . При со владе нии кодов , записанных в счетчиках 1 4 4 и 1 4 5 , н а элементе 1 5 2 сравнения формир ова тель 1 5 6 одиночного импульса выделяет импульс установки в исходи ое состояние триггеров 1 3 9 и 1 4 О и счетчика 1 45 . При этом элемент И-НЕ 1 4 3 закрывается , прекращая доступ в счетчик сигналов " Запись "О " и " 3 апись " 1 ", элемент И-НЕ 1 4 2 открывается, а дешифратор 1 5 1 выключается и обе сточив ает реле в блоке 1 5 8 коммутатора . Контакты реле размыкаются и о тключ ают контакт объекта 5 ,кон троля о т генераторов тока . Сигналы " Запись " 0 " и " Запись " 1 " поступают н а вход счетчика 1 44 , где прибавляются к ранее подсчитанным , до следующего прихода сигнала "Запись 1 " , после чего процесс контроля под н а гр узкой повторяется для следующего выходного контакта объекта 5 , х контроля . В случае , если после сравнения кодов на элементе 1 48 сравнения поступает аигнал "Опрос " до прихода сигнала "Запись 1 ", то он проходит через о т29 156 крытый прямым выходом триггера 139 элемент И-НЕ 158 и поступает на вход элемента И 155, выход которого сигнализирует о том, что процесс контроля под нагрузкой завершен.Узел 14.1 контроля (фиг. 11) работает следующим образом. В исходном состоянии триггеры 184-187 и 189 находятся в нулевом состоянии. Элементы И 190 и И-НЕ 191 с открытым коллектором закрыты прямым выходом триггера 185, и второй выход узла 14;1 контроля находится в высокоимпедансном состоянии. При считывании тест- программы контроля из узла 8 буферной памяти вначале идет коммутационный тест и на входах элементов И-НЕ 179 и 180 присутствует разрешающий потенциал, а на входах элементов И-НЕ2 181-183 - запрещающий потенциал, который также через элемент НЕ 174 подается на входы элементов И-НЕ 177 и 178. На входы узла 14. контроля поступают адреса контактов объекта 5.1 контроля, соответствующие входным, и сигналы "Запись "0", которые через открытый элемент И-НЕ 19 подаются на Я-вход триггера 185 и переводят его в единичное состояние, подготавливая 3 элементы И 190 и И-НЕ 199 с открытым коллектором к приему информации с триггера 184 через элементы И 192 и 193, элемент ИЛИ-НЕ 197 и элемент НЕ 203, кроме того, подготавливается триггер 189 к работе. По окончании коммутации формирователь 11 сигналов вырабатывает разрешающий сигнал только для элементов И-НЕ 177 и 178, другие входы этих элементов подготовлены 4 выходами элементов НЕ 175 и 176. На входы элементов И-НЕ 177 и 178 подаются адреса и сигналы "Запись 0" и "Запись 1", которые по совпадению передаются на 8- и К-входы триггера 184, 4 устанавливая его в единичное или нулевое состояние, которое передается на выход узла 14.д контроля, задавая входные воздействия логического нуля или логической единицы на вход объекта 5.3. контроля при условии, что он является входным, Логическая единица формируется генератором 204 уровня логической единицы, настроенным на резисторах 195, 198 и 200, и-р-и-тран зисторе 201 и задатчике 199 опорного напряжения. Логический нуль формируется на выходе элемента И-ИЕ 191 с открытым коллектором. Информация с 4623 30прямого плеча триггера 184 поступаетна вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 196для сравнения с информацией на контакте объекта 5.х контроля, котораяподается на другой вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 196. При несовпаденииэтих уровней, если контакт объекта5.д контроля входной, что может случиться в случае замыкания, например,на шины земли или питания, сигналнесравнения поступает на В-вход триггера 189 и по приходу сигнала "Опрос" переводит его в единичное состояние и своим инверсным выходомтриггер 189 перекрывает элемент И190 и элемент И-НЕ 191 с открытымколлектором, переводя выход узла14. контроля в высокоимпедансноесостояние и предохраняя его от выхода из строя. Кроме того, триггер 189сигнализирует о неисправности обьекта 5. контроля по входу и подачатест-программы контроля прекращается,а сигнал с выхода триггера подаетсядля индикации неисправного контактана соответствующий вход узла 10 индикации. Если несравнение произошлопо выходному контакту, т,е. если 0 триггер 185 находится в нулевом состоянии, сигнал несравнения через элемент И-НЕ 202 выдается на выход узла14. контроля для индикации неисправного выходного контакта и также дляостанова тест-.программы контроляВ случае если контакт объекта контроля необходимо перекоммутировать,т.е. изменить принадлежность контакта с входного на выходной или наобо- О рот, на вход элемента НЕ 17 и, соответственно, на входы элементов И-НЕ179 и 180 поступает разрешающий потенциал. В зависимости от поступления сигнала Запись 0 или Запись 5 "1" на входы элементов И-НЕ 179 и180 триггер 185 устанавливается вединичное или нулевое состояние, открывая или закрывая элементы И 190и И-НЕ 191 с открытым коллектором, 0 Если необходимо замаскировать выходной контакт объекта 5. контроля,т.е. не сравнивать его выходной уровень с эталонной информацией, записанной в триггере 184, на входы эле ментов НЕ 175, И-НЕ 181 и 182 подает.ся разрешающий потенциал. По совпадению на входах элемента И-НЕ 181 адреса и сигнала "Запись "0" триггер186 переводится в единичное состоя 31 156462 ние и его инверсный выход перекрывает элемент И-НЕ 202, запрещая выдачу сигнала несравнения на выход узла 14,д контроля. При необходимости раз 5 маскирования контакта объекта 5,1 контроля совпадение происходит на входах элемента И-НЕ 182 и триггер 186 переводится в нулевое состояние, от". крывая элемент И-НЕ 202. При необходиМости подачи на контакт объекта 5.1 контроля импульсного воздействия на вход элементов НЕ 176 и И-НЕ 183 поается разрешающий сигнал. По приходу а.реса контакта объекта 5. контроля, о которому необходимо подать импульсное воздействие триггер 187 устанав 9ливается в единичное состояние и пряьым выходом разрешает прохождение импульсного воздействия через элемент 20 -НЕ 188 и далее через элемент НЕ 194, элементы И 192 и 193, ИЛИ-НЕ "97, НЕ 203, И 190 и И-НЕ 191 с открытым оллектором на объект 5 контроля ,ричем в зависимости от того, что бы Мо записано предварительно в триггер 184, на выходе узла 14.х контроля ормируются положительные или отрицат 1 ельные импульсы, По окончании импульсного режима на К-вход триггера 187 30оступает сигнал который переводит триггер 187 в исходное нулевое состояЙие, прекращая подачу импульсных возДействий на объект 5.х контроля. Сигналы с выходов элементов НЕ 174-176 запрещают запись информации в триггер 184 в режимах коммутации, маскироваНия и импульсном режиме.Формула изобретения11. Многоканальное устройство тестового контроля .погических узлов, Содержащее блок памяти, блок коммутации и ш блоков контроля, причем пер Эый выход -й группы информационных Ьыходов блока коммутации соединен с Входом синхронизации -го блока контРоля, где= Г,щ, остальные выходы :-й группы информационных выходов бло ка коммутации соединены с группой информационных входов -го блока контроля, группа входов-выходов х-го блока контроля является -й группой Входов-выходов устройства для под 55 ключения к входам-выходам -го объекта контроля, группа выходов номера 1 естовой программы -го блока контРоля соединена с дгруппой информа 3 32ционных входов блока коммутации, управляющий вход которого соединен с первым выходом группы информационных выходов блока памяти, информационные выходы блока памяти, кроме первого соединены с (в+1)-й группой информационных входов блока коммутации, причем блок контроля содержит узел приема и накопления, узел синхронизации, узел индикации п узлов контроля, дешифратор адреса, формирователь сигналов, причем вход синхронизации узла приема и накопления является входом синхронизации блока контроля, группа информационных входов которого соединена с группой информационных входов узла приема и накопления, группа выходов узла синхронизации является группой выходов номера тестовой программы блока контроля, входы-выходы узлов контроля образуют группу входов-выходов блока контроля для подключения к группе входов-выходов объекта контроля, группа первых выходов неисправности узлов контроля соединена с первой группой входов разрешения узла синхронизации, первый, второй и третий выходы Формирователя сигналов соединены соответственно с первым, вторым и третьим входами задания режима работы узлов контроля, группа стробирующих входов узлов контроля соединена с первой группой выходов дешифратора адреса, о т л ич а ю щ е е с я тем, что, с цельюрасширения функциональных возможностей устройства за счет контроля разнотипных логических узлов под нагрузкой, (а+1)-я группа информационных выходов блока коммутации соединена с группой адресных входов блока памяти, группа информационных входов которого является группой информационных входов устройства, выход готовности которого соединен с выходом готовности блока памятипричем блок контроля дополнительно содержит узел буферной памяти, генератор импульсов, узел нагрузок, причем группа информационных выходов узла приема и накопления соединена с группой информационных входов узла буферной памяти, первый вход синхронизации которого соединен с выходом строба информации узла приема и накопления, первый выход узла синхронизации соединен с входом разрешения записи узла буФерной памяти, второй вход синхронизации которого объединен с входом синхронизации формирователя импульсов и подключен к второму выходу узла синхронизации, первая группа входов разрешения которого соединена с первой группой информационных входов узла индикации, вторая группа информационных входов которого соединена с второй группой входов разрешения 1 О узла синхронизации и с вторыми выхо,дами неисправности узлов контроля, четвертый и пятый входы задания режима работы которых соединены соответственно с четвертым и пятым выходами формирователя импульсов и первым и вторым входами задания режима работы узла нагрузок, группа информационных входов-выходов блока контроля соединена с группой входов нагрузки узла 2 О нагрузок, группа выходов неисправности которого соединена с третьей группой информационных входов узла индикации, первый управляющий вход которого объединен с входами опроса ре-, 25 зультата контроля узлов контроля, узла нагрузок, узла синхронизации и подключен к шестому выходу формирова,теля импульсов, седьмой выход которого соединен с вторым управляющим вхо- Зо дом узла индикации и входами завершения цикла контроля узла нагрузок и узла синхронизации, выход завершения контроля под нагрузкой узла нагрузок соединен с третьим управляющим входом35 узла индикации и входом завершения контроля под нагрузкой узла синхронизации, первая группа выходов узла буферной памяти соединена с первой группой входов дешифратора адреса, с пер О вой группой входов задания режима работы формирователя импульсов и группой входов задания параметров нагрузки узла нагрузок, вторая группа выходов узла буферной памяти соединена 45 с второй группой входов дешифратора адреса и второй группой входов задания режима работы формирователя импульсов, третья группа выходов узла буферной памяти соединена с третьей группой входов задания режима работы формирователя импульсов, второй выход формирователя импульсов соединен с входом разрешения работы генератора импульсов, выход рабочего режима которого соединен с входом блокировки работы узла синхронизации, выходы синхроимпульсов генератора импульсов соединены с информационными входами узлов контроля, шестые входы заданиярежима работы которых объединены иподключены к выходу завершения работы генератора импульсов, группа входов задания режима работы которогосоединена с второй группой выходовдешифратора адреса,2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что узел приемай накопления содержит счетный триггер, два элемента И-НЕ и одиннадцатьП-триггеров, причем информационныевходы с первого по шестой П-триггеров образуют группу информационныхвходов узла, вход синхронизации которого соединен с первыми входамиэлементов И-НЕ, счетным входом счетного триггера и является выходом строба информации узла,. выходы В-триггеров с первого по одиннадцатый образуют группу информационных выходов узла, прямой и инверсный выходы счетного триггера соединены соответственно с вторыми входами первого и второго элементов И-НЕ, входы синхронизации .0-триггеров с первого по шестойобъединены и подключены к выходу второго элемента И-НЕ, выход первогоэлемента И-НЕ соединен с входамисинхронизации Р-триггеров с седьмогопо одиннадцатый, информационные входы0-триггеров с седьмого по одиннадцатый соединены соответственно с информационными входами В-триггеров с первого по пятый.3. Устройство по п. 1, о т л ич а ю щ е е с я тем, что формирователь сигналов содержит элемент задержки, шифратор, элемент НЕ, пять элементов И-НЕ, три элемента И и триКЯ-триггера, причем вход синхронизации формирователя соединен с входомэлемента задержки, выход которогосоединен с первыми входами элементовИ-НЕ и элементов И, вторые входы спервого по пятый элементов И-НЕ соединены соответственно с выходами с первого по пятый шифратора, первая,вторая и третья группы входов задания режима работы формирователя соединены соответственно с первой, второй и третьей группами входов шифратора, выход элемента НЕ соединен свторым входом первого элемента И,первый вход третьей группы входов задания режима работы формирователясоединен с входом элемента НЕ и вторым входом второго элемента И, второй .О О 5чаюроля сэлеменИЛИ, дКБ-трита И,тором,едини 35 156462 Вход третьей группы входов задания Режима работы формирователя соединен С вторым входом третьего элемента И, Выход первого элемента И-НЕ соединенвходом первого КБ-триггера, первыми входами второго и третьего КБГриггеров, выход второго элемента И-НЕ соединен с первым входом перво о КБ-триггера и вторыми входамиторого и третьего КБ-триггеров, выод третьего элемента И-НЕ соединенвторым входом первого КБ-триггера,ходом второго КБ-триггера, и. третьим входом третьего КБ-триггера, выод четвертого элемента И-НЕ соедиен с входом третьего КБ-триггера и ретьими входами первого и второго 1,Б-триггеров, выходы первого, второо, третьего КБ-триггеров, выходы первого, второго и третьего элемен ов И и выход пятого элемента И-НЕ являются соответственно первым, втэым, третьим, четвертым, пятым, шесым и седьмым выходами формирователя.4. Устройство по и. 1 о т л и ч ан щ е е с я тем, что узел синхрониЭации содержит два формирователя одиночных импульсов, тактовый генератор, елитель частоты, шесть элементов 3 О 3-НЕ, три Э-триггера, элемент НЕ, два Элемента И, элемент задержки два переключателя, два КБ-триггера, группу переключателей, группу КБ-триггеров, 11 ричем первая и вторая группы разрешения узла соединены с входами перВого элемента И-НЕвыход которого ;оедчнен с первым входом второго элемента И-НЕ, второй вход которого объе-. . Динен с входом элемента НЕ и подключен к входу опроса результата конт 1 оля узла, вход завершения цикла конт 10 оля которого соединен с инверсным Входом третьего элемента И-НЕ и перВым входом первого КБ-триггера, инерсный выход которого соединен с пер Вым входом первого элемента И, второйВход которого соединен с первым входом четвертого и пятого элементовИ-НЕ и с переключающим контактом перВого переключателя, замыкающие контакты которого соединены с выходами делителя частоты, вход которого соедиНен с выходами тактового генератора,:выход первого формирователя одиночно 1 о импульса соединен с входом устаНовки в "1" первого Ю-триггера, прямой и инверсный выходы которого соединены соответственно с вторыми входа 3 36ми четвертого элемента И-НЕ и вторым входом первого КБ-триггера, прямой выход первого КБ-триггера является первым выходом узла, второй выход которого соединен с выходом первого элемента И, третий и четвертый входы которого соединены соответственно с инверсным выходом второго КБ-триггера и прямым выходом второго 0-триггера, информационные входы О-триггеров, переключающий контакт второго переключателя и переключающие контакты переключателей группы соединены с шиной потенциала логического нуля, размыкающий контакт второго переключателя соединен с входом третьего элемента И-НЕ, выход которого через элемент задержки соединен с первым входом второго элемента И, выход второго формирователя одиночного импульса соединен с вторым входом второго элемента И, выход которого соединен с К- входом первого КБ-триггера, вход блокировки работы узла соединен с вторым ходом пятого элемента И-НЕ и Б-вхо-.дом второго КБ-триггера, К-вход которого соединен с выходом пятого элемента И-НЕ, выход элемента НЕ соединен с входом синхронизации третьего В-триггера, инверсный выход которого соединен с третьим входом второго элемента И-НЕ, выход которого соедчнен с первым входом шестого элемента И-НЕ, выход которого соединен с входом синхронизации второго П-триггера, второй вход шестого элемента И-НЕ является входом завершения контроля под нагрузкой узла, замыкающие контакты переключателей группы соединены с К- входами соответствующих КБ-триггеров группы, Б-входы триггеров которых соединены с размыкающими контактами соответствующих переключателей группы, вьход четвертого элемента И-НЕ соединен с входом синхронизации первого В-триггера, инверсные выходы КБ-триггеров группы и выход четвертого элемента И-НЕ образуют группу выходов узла. Устроиство по п. 1, о т л ищ е е с я тем, что узел конт- одержит элемент ИЛИ-НЕ, пять тов НЕ, элемент ИСКЛЮЧАЮЩЕЕ евять элементов И-НЕ, четырегера В-триггер, три элеменэлемент И-НЕ с открытым коллек генератор уровня логической цы, причем выход первого элемен56 цб та НЕ соединен с первыми входами первого и второго элементов И-НЕ, вторые входы которых соединены с выходомвторого элемента НЕ, выход третьегоэлемента НЕ соединен с третьими входами первого и второго элементовИ-НЕ, четвертые входы первого и второго элементов И-НЕ и первые входыс третьего по седьмой элементов И-НЕ Ообъединены и подключены к стробирующе.му входу узла,.первый вход заданиярежима работы узла соединен с входомвторого элемента НЕ и вторыми входами пятого и шестого элементов И-НЕ, 5второй вход задания режима работы узла соединен с входом третьего элемента НЕ и вторым входом седьмого элемента И-НЕ, третий вход задания режима работы узла соединен с входом 2 Опервого элемента НЕ и вторыми входами третьего и четвертого элементовИ-НЕ, четвертый вход задания режимаработы узла соединен с пятым входомвторого и третьими входами третьего 25и пятого элементов И-НЕ; пятый входзадания режима работы узла соединенс пятым входом первого и третьимивходами четвертого и шестого элементов И-НЕ, выходы первого и второго 3 Оэлементов И-НЕ соединены соответственно с Я- и К-входами первого КБтриггера, инверсный выход которогосоединен с первым входом первого.элемента И, второй вход которогообъединен с входом четвертого элемента НЕ и подключен к выходу восьмого элемента И-НЕ, первый вход которого является информационным входомузла, выходы третьего и четвертогоэлементов И-НЕ соединены соответственно с Б- и К-входами второго КБтриггера, выход которого соединен спервым входом элемента И-НЕ с открытым коллектором, первым входом второго элемента И и с входом установки в"О" 0-триггера, вход синхронизациикоторого является входом опроса результата контроля узла, первый выходнеисправности которого соединен с выходом девятого элемента И-НЕ, первыйвход которого объединен с информационным входом Р-триггера и подключен квыходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход. соединен с первым входомтретьего элемента И и с прямым выхо- .дом первого П-триггера, выходы пято-.го и шестого элементов И-НЬ соединенысоответственно с Б- и К-входами тре 23 затьего КБ-триггера, инверсный выход которого соединен с вторым входом девятого элемента И-НЕ, выход седьмого элемента И-НЕ и шестой вход задания режима работы узла соединены соответственно с Б- и К-входами четвертого КБ-триггера, выход которого соединен с вторым входом восьмого элемента ИНЕ, выходы первого и третьего элементов И соединены соответственно с первым и вторым входами элемента ИЛИ-НЕ, выход которого соединен с вторым входом второго элемента И и входом пятого элемента НЕ, выход которого соединен с вторым, входом элемента И-НЕ с открытым коллектором, выход которого соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, с выходом генератора уровня логической единицы и является входом-выходом узла, второй выход неисправности которого соединен с третьими входами второго элемента И, элемента И-НЕ с открытым коллектором и инверсным выходом 0-триггера, выход второго элемента И соединен с управляющим входом генератора уровня логической единицы, выход четвертого элемента НЕ соединен с вторым входом третьего элемента И.6. Устройство по п. 1, о т л и - ч а ю щ е е с я тем, что узел нагрузок содержит переключатель, семь элементов И-НЕ, П-триггер, КБ-триггер, регистр, два счетчика, источник эталонного уровня логического нуля, источник эталонного уровня логической единицы, два компаратора, дешифратор, элемент сравнения, два элемента НЕ, одиннадцать элементов И, формирователь одиночного импульса, элемент коммутации, пять генераторов тока, причем выходы с первого по пятый элементов И соединены с первыми входами задания режима соответственно с первого по пятый генераторов тока, вторые входы задания режима с первого по пятый генераторов тока соединены с выходами элементов И соответственно с шестого по десятый, выходы генераторов тока объединены и подключены к информационному входу элемента коммутации и к первым входам первого и второго компараторов, вторые входы первого и второго компараторов соединены соответственно с выходами источника элемента уровня логического нуля и источника эталонного уровня логической единицы, выход первого ком 1564623мьрователя сигналов, на Фиг. 10 -функциональная схема узла нагрузок;н фиг. 11 - функциональная схемау 1 ла контроля,5Устройство (фиг. 1) содержит блок1 ввода, блок 2 памяти, блок 3 коммутфции и блоки 4.1-4.ш контроляНаФиг, 1 показаны также объекты 5,15 ш контроля, которые в состав устр йства не входят и приведены дляп яснения работы устройства.Блок 4 контроля (фиг. 2) образую узел б приема и накопления, узел7 синхронизации, узел 8 буферной памя т , генератор 9 импульсов, узел 10индикацин, формирователь 11 сигналов, дешифратор 12 адреса., узел 13на грузок и узлы 14.1-14,п контроля.В блок 3 коммутации (Фиг. 3). вхо,дят генератор 15 тактовых импульсов,элемент Й 16, распределитель 17 имульсов, триггеры 18.1-18.ш, элемены И-НЕ 19.1-19.ш, элементы НЕ 20.1 О,ш, элементы И-НЕ 21.1-21.ш, узлы2,1-22.ш совпадения, элементы ИЛИ23-28 и узлы 29.1-29.ш совпадения,йричем узлы 22.1-22.ш совпадения явЛяются многоразрядными с общим разреШающим каналом по каждому разряду.Узел 6. приема и накопления (фиг.4)состоит из счетного триггера 30, элементы И-НЕ 31 и 32 и 0-триггеры 33-43.Узел 7 синхронизации (фиг, 5) содержит формирователь 44 одиночногоймпульса, тактовый генератор 45, де 35итель 46 частоты, элемент И-НЕ 47,-триггер 56, элемент И 57, 0-триггер 58 Формирователь 59 одиночногоимпульса, элемент И-НЕ 60, элемент И61, элемент 62 задержки, КБ-триггеры63. 1-63.5, переключатели 64, 1-64.5и переключатели 65 и 66.Узел 8. буферной памяти (Фиг. 6)включает счетчик 67, элементы НЕ 68и 69, Э-триггер 70, элемент 71 оперативной памяти, одиннадцатый элементИ-НЕ 72, Э-триггер 73, регистр 74элементы И 75 и 76, элемент 77 задержки и элемент ИЛИ-НЕ 78.Генератор 9 импульсов (фиг. 7)образуют элементы И-НЕ 79.1-79.п,80. 1-80,п и 81.1-81.п, элемент И 82,регистры 83-85, седьмые элементы И86.1-86.п и 87.1-87.п элемент 88сравнения, элементы ИЛИ-НЕ 89 и 90,формирователь 91 одиночного импульса,элемент НЕ 92, НБ-триггер 93, О-триггеры 94, 95.1-95,п и 96.1-96.п, счетчик 97, генератор 98 тактовых импульсов, Р-триггер 99 и элемент И 100,Узел 10 индикации (фиг. 8) включает элементы И-НЕ 101-103, элементыНЕ 104 и 105, элементы И-НЕ 106.1106,п, элементы НЕ 107-109, элементИ-НЕ 110, элементы 111 и 112 индикации, переключатель 113, элементы И-НЕ114 и 115, 0-триггер 116, осциллограф 11.7, двоично-десятичный счетчик1,8, дешифратор 119 и элемент 120 индикации,Формирователь 11 сигналов (Фиг. 9)содержит элемент 121 задержки, шифратор 122, элемент НЕ 123 элементыИ-НЕ 124-128, элементы И 129-131 иКБ-триггеры 132-134,В состав узла нагрузок (Фиг. 10)входят переключатель 135 элементыИ-НЕ 136-138, В-триггер 139, КБ-триггер 140, регистр 141, элементы И-НЕ142-143, счетчики 144 и 145, источник 146 эталонного уровня логическо-.го нуля, источник 147 эталонного уровня логической единицы, компараторы148 и 149, элемент И-НЕ 150, дешифратор 151, элемент 152 сравнения,элементы НЕ 153 и 154, элемент И 155,формирователь 156 одиночного импульса, элемент И-НЕ 157, элемент 158коммутации, элементы И 159-168 игенераторы 169-173 тока.Узел 14.1 контроля (фнг, 11) содержит элементы НЕ 174-176, элементыИ-НЕ 177-183, КБ-триггеры 184-187,элемент И-НЕ 188, В-триггер 189, элемент И 190, элемент И-НЕ 191 с открытым коллектором, элементы И 192 и193, элемент НЕ 194, резистор 195,элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 196, элементИЛИ-НЕ 197, резистор 198, задатчик199 опорного напряжения, резистор200, п-р-п -транзистор 201, элементИ.-НЕ 202, элемент НЕ 203 н генератор204 уровня логической единицы.Блок 1 ввода является блоком ввода с перфоленты.Блок 2 памяти представляет собойнакопитель на магнитном носителе инФормации,Многоканальное устройство тестового контроля логических узлов (фиг,1)работает следующим образом.Тест-программа контроля набивается на восьмидорожечную перфоленту ис помощью блока 1 ввода с перфоленты1564623 40 39 а блица трока дорожки3 2 г,. гз гф 2 2 Инф НечетнаяЧетная 25 паратора соединен с первыми входами Элементов И с первого по пятый и с входом первого элемента НЕ, выход которого соединен с первым входом пер 5 вого элемента И-НЕ, выход второго компаратора соединен с первыми входами элементов И с шестого по десятый и с входом второго элемента НЕ, выод которогб соединен с вторым входом 10ервого элемента И-НЕ, группа входов . адания параметров нагрузки узла сое,инена с группой информационных вхоов регистра, первый выход которого оединен с вторыми входами первогошестого элементов И, второй выход егистра соединен с вторыми входами торого и седьмого элементов И, треий выход регистра соединен с вторым ходом третьего и восьмого элементовчетвертый выход регистра соединенвторыми входами четвертого и девяого элементов И, пятый выход региста соединен с вторыми входами пятогодесятого элементов И, вход синхро изации регистра соединен с инверсным ыходом Р-триггера, прямой выход коорого соединен с первыми входами второго и третьего элементов И-НЕсо стробирующим входом дешифратара, группа информационных входов которого соединена с первой группой входов элемента сравнения и с группой разрядных выходов первого счетчика, счетНый вход которого соединен с выходом второго элемента И-НЕ, второй вход которого объединен с первым входом четвертого элемента И-НЕ и подключенм выходу пятого элемента. И-НЕ, первый Вход которого соединен с выходом шес,того элемента И-НЕ, первые входы шес 40того и седьмого элементов И-НЕ являются соответственно первым и вторым входами задания режима работы узла, вторые входы шестого и седьмого элементов И-НЕ объединены и подключены к размыкающему контакту переключения, переключающий контакт которого объединен с информационным входом П-триггера и подключен к шине потенциала логического нуля, выход седьмого эле 1 мента И-НЕ соединен с вторым входом .пятого элемента И-НЕ и входом синхронизации В-триггера, вход установки в "11 которого объединен с К-входом КЯ-триггера, с входом обнуления, второго счетчика и подключен к выходу формирователя одиночного импульса, вход которого соединен с выходом элемента сравнения, вторая группа входов которого соединена с группой разрядных выходов второго счетчика, счетный вход которого соединен с выходом четвертого элемента И-НЕ, второй вход которого соединен с выходом КЯ-триггера, Б-вход которого является входом завершения цикла контроля узла,вход опроса результата контроля которого соединен с третьим входом первого элемента И-НЕ и вторым входом третьего элемента И-НЕ, выход которого соединен с первым входом одиннадцатого элемента И, выход которого является выходом завершения контроля под нагрузкой узла, выход первого элемента И-НЕ соединен с вторым входом одиннадцатого элемента И, группа выходов дешифратора соединена с группой управляющих входов элемента коммутации и является группой выходов неисправности узла, группа входов нагрузки которого соединена с группой информационных входов элемента коммутации.41 1564623 Пример пробивки на перфоленте Операция Десятичный код Двоичный код Адр.часть Инф,Адр.часть Инф. 000000001101101000 К; - 1-360К 3 бо 0 0 НечетнаяЧетная 0 0 0 00 Нечетная О 0 НечетнаяЧетная Т а блица 3 Ко Ко 48 Ь Ко К 4499 Кф Квф к З 61эбй 362 К, Збэ К 4 364 Кб кв Коо К о КМ 4 Ко Кио К 4 оо К 962 К о к 9 б 9 К д К 4 Ко Коп 5 Кяа 42Таблица 2 Дорожки перфоленты 2 3 4 5 6 771564623 Ф Ь уорн теЮ Юа уягц Ю Фиа 7 ,815 б 4623 Фаул аугел 10 с гглод й г дорне ело ( дорн елай глав Соборн На угол ирооащеля // гИ оставитель И.Иваныкинехред М;Дидык Корректор М.Пожо О Редакто О ираж 564 1 о сно КНТ СССР рытиям Производственно-издательский комбинат натент, г. ужгород,агарина ЗаказВНИИИ сударственного комитета но изобретениям 113035, Москва, Ж, Раушская на ОаужюВОду.Ую Ю5 15646 вводится с сохранением формата перфоленты в блок 2 памяти, где расположение информации полностью соответствует ее размещению на перфоленте. Восемь информационных выходов блока 15 ввода соответствуют восьми дорожкам перфоленты. Для синхронизации работы блока 1 ввода и блока 2 памяти во время записи тест-программы контроля используется синхронизирующий сигнал, который поступает с выхода блока 2 памяти на вход синхронизации блока 1 рвода. В блоке 2 памяти может одновременно храниться несколько тест- программ контроля для контроля различных типов логических узлов на отдельных блоках 4 контроля.С блока 4.1 контроля (1ш) на входы блока 3 подается пятиразрядный 20 двоичный код номера тест-программы контроля, хранящейся в блоке 2 памяти, которую необходимо подать на блок 4.1 контроля, и сигнал запроса информации. Блок 3 с приходом этих сигна лов организует обмен информацией блока 2 памяти только с блоком 4.1 контроля. С выходов блока 3 полученная с блока 4,1 контроля информация поступает на входы блока 2 памяти, в ко тором по номеру отыскивается необходимая тест-программа контроля, и восьмиразрядное информационное слово, соответствующее восьмидорожечной перфоленте, выдается с выходов блока 2 памяти на блок 4. 1 контроля, причем седьмым разрядом информационного слова осуществляется синхронизация работы всего устройства. Блок 3 принимает тест-программу контроля и трансли рует ее семь разрядов в блок 4.1 контроля, с которого поступил сигнал запроса, а восьмой разряд используетсяIдля прекращения обмена информацией с блоком 4.1 контроля и подготовке 45 к обмену информацией с любым другим блоком 4. Блок 4.1 контроля осуществляет преобразование принятой с блока 2 памяти (в фрмате перфоленты) тест- программы контроля с целью задания операций, которые должны быть выполнены блоком 4.1 контроля для обеспечения контроля объекта 5.1 контроля.Задание операции осуществляется спомощью соответствующего кода операции, размещенного на перфолентеКод операции состоит из адресной части, занимающей 1-5 дорожки нечетной строки и 1-4 дорожки четной строки пер 236фоленты (всего девять двоичных разрядов), и информационной части, занимающей 5-ю дорожку четной строки перфоленты (один двоичный разряд). Следовательно, код операции размещаетсяв двух строках перфоленты и занимаетвсего десять двоичных разрядов. Весапробивок в адресной части кода операции определяются из табл. 1,Кроме основных операций, представленных на перфоленте кодом операции,имеются и вспомогательные операции,которые специальным кодом (двоичным)не кодируются:опрос - наличие пробивки в шестойдорожке нечетной строки перфоленты;синхросигнал - наличие пробивкив седьмой дорожке нечетной и четнойстрок перфоленты;конец тест-программы контроля -наличие пробивки в восьмой дорожкенечетной строки перфоленты.Блок 4.1 контроля (фиг. 2) работает в режиме запроса тест-программыконтроля с блока 2 памяти и в режимеконтроля объекта 5.1 контроля.1В режиме запроса тест-программыконтроля на выходах узла 7 формируется пятиразрядный код номера тест-про-,граммы контроля, которую необходимоввести в узел 8 буферной памяти,обеспечивающий автономную работу блока4.1 контроля, и сигнал запроса этойтест-программы. Кроме того, на управляющем выходе узла 7 синхронизацииустанавливается. сигнал, разрешающийзапись тест-программы контроля вузел 8 буферной памяти. Номер тестпрограммы поступает на входы блока 3и подается на соответствующие входыузлов 22,1 совпадения (фиг; 3), асигнал запроса подается на Я-входКБ-триггера 18.1, причем КЗ-триггеры18.1-18.ш установлены в исходное нулевое состояние (не показаны). Импульсы с генератора 15 тактовых импульсов через элемент И 16 поступаютна вход распределителя 17 импульсов,который своими выходами опрашиваетэлементы И-НЕ 19, т.е. разрешающийсигнал последовательно опрашивает всеэлементы И-НЕ 19.1-19.ш, реализуясхему приоритета по выбору блока 4.контроля. Сигнал запроса переводиттриггер 18.1 в единичное состояниеи при совпадении сигналов на элементе И-НЕ 19. 1 на соответствующий входэлемента И 16 поступает запрещающийсигнал с выхода элемента И 19,1, прекращая поступление импульсов на вход распределителя 11. Распределитель Импульсов остается в состоянии, соответствующем опросу 1-го блока контроля, запрещая прохождение сигналов запроса от остальных шблоков контроля в блок 2 памяти. Сигнал запроса с выхода элемента И 19.,1 через элемент НГ 20 поступает на управляющие ходы узлов 22, и 29.х совпадения и а ь-и вход элемента ИЛИ 23. Разреающий сигнал на управляющем входе блока 22.х совпадения позволяет номе уу тест-программы контроля проходить через узел 22.а совпадения и поступать на соответствующие входы элементов ИЛИ 24-28, с выхода которых номер тест-программы контроля подается на выходы блока 3 и с них на входы блока 2 памяти. Сигнал запроса, поступивший на 1-й вход элемента ИЛИ 23, проходит на выход блока 3 и с него на оответствующий вход блока 2 памяти, 25 о получении блоком 2 памяти номера тест-программы контроля и сигнала запроса блок 2 памяти выдает на свои выходы построчно тест-программу контроля, которая принимается на соответ О ствующие входы блока 3. Через подготовленный по управляющему входу узел 29. совпадения шесть разрядов тест-программы контроля и синхронизирующий сигнал поступают на -е вы 35 ходы блока 3, которые сс,единены с соответствующими входами блока 4.1 контроля и, соответственно, с выходами узла 6 приема и накопления, Узел 6 приема и накопления преобразует перфоленточный формат кодов операций во внутренний формат кодов операций блока 4.ь контроля, которые приведены в табл, 2. На выходах узла 6 приема и накопления формируется одиннадцатиразрядная тест-программа контроля, в которой первые девять разрядов являются адресной частью кода операции, десятый разряд - информационная часть кода операции, одиннадцатый разряд - сигнал опроса. Синхронизирующий сигнал транслируется с входа на выход узла 6 приема и накопления, Одиннадцатираэрядная тест-программа контроля и синхронизирующий сигнал55 с узла 6 приема и накопления подаются на соответствующие входы узла 8 буферной памяти подготовленного для записи узлом 7 синхронизации. По окончании тест-программы контроля насоответствующий вход блока 3 (фиг,3)с выхода блока 2 памяти подается кодоперации конца тест-программы контроля К , который проходит черезподготовленный выходом элемента НЕ28,1 элемент И-НЕ 21.1 и поступаетна К-вход КБ-триггер 18.1, перевоцяего в исходное нулевое состояние,снимая таким образом сигнал запросаи номер тест-программы контроля сблока 2 памяти и запрещая прохождение тест-программы контроля н синхронизирующего сигнала через узел 29,1совпадения в блок 4. контроля прекращая запись информации в узел 8буферной памяти. Кроме того, КБ-триггер 18,х снимает запрет с соответствующего входа элемента И 16, разрешая обмен информацией блока 2 памятис любым другим блоком контроля.Суть каждой операции выполняемойблоком 4.1 контроля заключается вследующем,1. Операция К ,. Эта операция разрешает режим коммутации, т.е. автоматическое разделение контактов объекта 5.1 контроля на входные и выходные, причем после операции К 1 обязательно идет операция К- Кзьо фсоответствующая входным контактам,или К Кьр соответствующая Выходным контактам объекта 5, контроля, По этим операциям происходитсобственно разделение контактов объекта 5. контроля на входные и выходныесоответственно.2. Операция К . Эта операция разрешает режим маскирования, которыйзаключается в запрете контроля выходных реакций объеКта 5. контроля покаким-либо требуемым контактам (маскирование) или снятие этого запрета(размаскирование). После операции К 6обязательно идет операция Ко -Крф,соответствующая выходным контактамобъекта 5, контроля, которые необходимо замаскировать или К 1 - К 60соответствующая выходным контактамобъекта 5.х контроля, которые необходимо .размаскировать. По этим операциям и происходит собственно маскирование или размаскирование выходныхконтактов объекта 5.д контроля.3, Операция КЭта операция разрешает режим логических воздействийи сравнение выходных реакций объекта5. контроля на входные воздействия551 9 15646 с эталонными. После операции Кэв. обязательно идет операция К 0 - К 0 о, соответствующая входным воздействиям в виде логического нуля по соответствующему операции входному контакту,5 или операция 3 360соответствую щая входным воздействиям в виде логической единицы. Если соответствующий операции контакт объекта 5.д контроля является выходным, та эти операции задают эталонные. выходные реакции объекта 5.д контроля.4. Операция К 6. Эта операция разрешает режим импульсных воздействий на объект 5. контроля, т.е. по ней осуществляется подготовка блока 4.д контроля к импульсному режиму. После операции Кзб обязательно идет операция К,о - К, е, подготавливающая какой либо контакт или группу контактов соответствующих операций к приему импульсных воздействий в виде пачки импульсов с заданными параметрами. Далее идет операция К - К , обеспечивающая необходимый период следования импульсов в пачке, операция К 390- К 4099 обеспечивающая необходимую длительность импульсов в пачке, операция К, - Киъ, обеспечивающая необходимое 30 количество импульсов в пачке, и операция К 0, обеспечивающая запуск генератора тактовых импульсов в генераторе 9 импульсов, который и обеспечивает подачу импульсных воздействий35 на объект 5.1 контроля.5. ОпеРация К, - К,. Па этим операциям к выходным контактам объекта 5. контроля подключаются эквиваленты нагрузок для обеспечения контроля 40 объекта 5. контроля под нагрузкой, причем эквивалент нагрузки закодирован в первых пяти разрядах адресной части кода операции.6. Операция К я . Эта операция свидетельствует о том, что объект 5.х контроля проконтролираван по всей тест-программе контроля.7. Операция К Па этой операции осуществляется контроль годности объекта 5.д контроля после подачи50 на него определенных входных воздействий, т.е. по этой операции осуществляется сравнение выходных реакций объекта 5.д контроля с эталонными. 8. Операция К,. По этой операции прекращается ввод тест-программы контроля в узел 8 буферной памяти. 23 1 О9. Операция К . Эта операция слуоожит для кодирования того, что следующей идет операция К, при контроле объекта 5.1 контроля пад нагрузкой.В режиме контроля узел 7 синхронизации выдает на узел 8 буферной памяти управляющий сигнал, разрешающий считывание информации из узла 8 буферной памяти. Кроме того, узел 7 синхронизации выдает синхронизирующий сигнал, который, поступая на узел 8 буферной памяти и формирователь 11 сигналов, осуществляет синхронизацию всего блока 4. контроля и считывание тест-программы контроля из узла 8 буферной памяти. Тест-программа контроля с выходов узла 8 буферной памяти подается паоперационна на соответствующие входы формирователя 11 сигналов, на дешифратор 12 адреса и на узел 13 нагрузок в соответствии с синхранизирующим сигналом с узла 7 синхронизации. С каждым синхронизируюшим сигналом считывается только одна из операций согласно тест-программам контроляТест-программа контроля состоит из наборов кодов операций (слов), разделенных между собой кодом К. Первое слово является коммутационным, по которому происходит разделение контактов объекта 5. контроля на входные и выходные, причем это слово строго определенной длины, па числу узлов 14,1 контроля в блоке 4. ка.троля. В нем записываются коды операции К 1 ь - К 00 для входных контактов объекта 5. контроля или для незадействованных в контроле узлов 14.д контроля, а для выходных контактов записываются коды операций К 8, - Кю в зависимости от необхадимага эквивалента нагрузки. Коды операций К 1 - К, записываются в строго определенном месте коммутационного слова, па номеру выходного контакта объекта 5.х контроля. Необходима отметить, чта каждый нз кодов операции К 1 з К 3600 и К- К 560 соот ветствует только одному контакту объек-;, та 5. контроля па номеру кода операии (1-360) . Последующие слова - нформационные. Они задают входные воздействия на объект 5, контроля, а так же содержат эталонную инфармацию ответных реакций объекта 5, контроля на входные воздействия.1Режим контроля делится на два подрежима: функциональный контроль иконтроль под нагрузкой, Работу блока 4. контроля в режиме контроля рассМотрим на примере контроля по тест- программе, приведенной в табл. 3. При функциональном контроле узел 13 нагрузок отключен и поступающая на его входы тест-программа контроля с узла 8 буферной памяти не реализуется.1 О1-е слово. В исходном состояниин выходе формирователя 11 сигналовприсутствует сигнал, разрешающий режам коммутации, который подается насоответствующий вход всех узлов 14.1контроля, подготавливая их к приемукоммутационного слова. Адресная частькода операции К,0 с выходов узла 8буферной памяти подается на соответствующие входы двоично-десятичного дешфратора 12 адреса, где дешифрируетс, и с соответствующего выхода (адресом) подается на вход выбранногоузла 14.1 контроля. Информационнаяасть кода операции подается на вход 25ормирователя 11 сигналов, откудаосле стробирования синхросигналом.,оступающим с узла 7 синхронизации,Й преобразования в сигнал "Запись О,"цоступает на соответствующийвход всех 30узлов 14 контроля, На узле 14.1контроля происходит совпадение сигиаЛов "Коммутация", "Адрес" и "Запись 011. По этому совпадению узел14,1 контроля готов на передачу воз 35действий на объект 5.1 контроля, Аналогичная операция происходит со всеми кодами операций, соответствующихфходным кочтактам объекта 5.х контроля или незадействованным. Покодам операций, соответствующих выХодным контактам объекта 5. контроляКави Качо Качр К 50), совпадения наузлах 14. контроля не происходит.Эти узлы 14.3, 14,5, 14.6 и 14,9 конт роля подготовлены к приему ответныхРеакций объекта 5. контроля навходные воздействия, В конце коммутационного слова идут коды операцийК 00 и Кр которые необходимы при 50контроле объекта 5. контроля поднагрузкой. Сигнал "Опрос" которыйвыделяется на соответствующем выходеформирователя 11 сигналов по кодуоперации К первого слова, исклю 55чается в узле 7 синхронизации, обес.печивая запрет контроля годностиобъекта 5.х контроля до подачи нанего входных воздействий,2-е слово, В начале второго словапо тест-программам контроля идет кодоперации Каб, который, поступая на входы формирователя 11 сигналов, снимает с его выходов и, соответственно, с входа узлов 14.д контроля сигнал коммутации, подготавливая узлы 14,1 контроля; к передаче входных воздействий на объект 5.1 контроля и к приему его выходных реакций на эти вбэдействия, Адресная часть кода операции К, с выходов узла 8 буферной памяти подается на соответствующие входы дешифратора 12 адреса, где дешифрируется, и с соответствующего выхода адресом подается на вход выбранного узла 14.1 контроля. Информационная часть кода операции подается на вход формирователя 11 сигналов, откуда после стробирования синхросигналом, поступающим с узла 7 синхронизации, и преобразования в сигнал "Запись" 1" поступает на соответствующий вход всех узлов 14,1 контроля. На узле 14.1 происходит совпадение адреса и сигнала "Запись" 1". По этому совпадению узел 14.1 контроля передает через соответствующий выход блока 4.1 контроля на объект 5.д контроля логическое воздействие в виде логической единицы. Информация о логическом воздействии хранится в узле 14.1 контроля до ее смены согласно тест-программе контроля. По коду операции К 1 узел 14.3 контроля аналогично получает информацию о логической единице, но использует ее не для передачи на объект 5.з контроля, а для сравнения с получаемой от объекта 5. контроля информацией, т.е. использует ее в качестве эталона. Аналогично происходит работа с кодами операций К 1, К 1, К 1, при этом К 61 соответствует выходному контакту объекта 5.д контроля, так как в коммутационном слове на шестом месте стоит код операции Каэ, соответствующий выходу. По коду операпии К 0 р с выхода формирователя 11 сигналов выделяется сигнал "Опрос", который Формируется из одиннадцатого разряда тест-программы контроля с помощью синхросигнала и подается на соответствующий вход всех узлов 14.х контроля для определения короткого замыкания на входных контактах объекта 5.х контроля., на соответствующий вход узла 10 индикации для индикации текущего номера. слова тест-программы13 3-е слово. По коду операции Ко аналогично второму слову на вход объекта 5.д контроля подается логическое воздействие в виде логического нуля или сигнал "Запись "О", С приходом кода операции К на входы формирователя 11 сигналов на его вы 1 г45 ходе появляется сигнал Импульсный режим", который поступает на соответствующий вход всех узлов 14, контроля, на соответствующий вход генератора 9 импульсов и подготавливает их к работе.- Код операции К О (его адресная часть) поступает на входы дешифратора 12 адреса, где дешифрируется, и подается на вход соответствующего коду операции узла 14.2 контроля, который по совпадению адреса и сигнала "Импульсный режим" переключается на передачу импульсных воздействий . на объект 5.х контроля. Далее по 40 15 б 46контроля и на соответствующий входузла 7 синхронизации для опроса состояний входов узла 7 синхронизации,на которые поступают в случае неисправности объекта 5.г. контроля по5несравнению выходных реакций объекта5,д контроля с эталонными, сигналы ссоответствующих выходов узлов 14.хконтроля, и для опроса состояний входов узла 7 синхронизации, на которыепоступают, в случае неисправности объекта 5.х койтроля по короткому замыканию, сигналы с соответствующих выходов узлов 14.х контроля. Кроме того,. 15сигналы о неисправности объекта 5.хконтроля, если они присутствуют вданном слове, с выходов узлов 14.контроля подаются на соответствующиевходы узла 10 индикации для индикациинеисправного контакта объекта 5.контроля и вида неисправности (несравнение, короткое замыкание). Вслучае наличия неисправности на соот 1 ветствующих входах узла 7 синхронизации по сигналу "Опрос прекращается1 вьдача синхросигнала с узла 7 синхронизации и, следовательно, прекращается считывание информации с узла 8буферной памяти, т.е. прекращаетсяпроцесс контроля, а на узле 10 индикации отображается номер слова, в котором присутствует неисправность,вид неисправности и неисправный контакт объекта 5. контроля. В случаеотсутствия неисправности в данном35слове тест-программы контроль продолжается,23 14тест-программе контроля на дешифратор 12 адреса поступают адресные части кодов операций, соответствующие величине периода К э 80, длительности К 400, количеству импульсов в импульсном воздейс.твин К 4 которые после дешифрации поступают на соответствующие входы генератора 9 импульсов и производят в нем необходимые установки. С приходом на входы дешифратора 12 адреса адресной части кода операции К 4,0, запускающей импульсный режим, ее дешифрации генератор 9 импульсов по соответствующему входу получает разрешение на работу и на его выходе выделяется управляющий сигнал, который поступает на вход узла 7 синхронизации и обеспечивает запрет вьдачи синхросиггала на его выход, прекращая считывание тест-программы контроля. С соот-, ветствующего выхода генератора 9 импульсов зацанные импульсные воздействия поступают на вход всех узлов 14.г. контроля и проходят только через те узлы 14.1 контроля, которые были подготовлены для импульсного режима по тест-программе, Соответствующий вход узла 10 индикации является входом осциллографа, которым можно проконтролировать импульсные воздействия на входах объекта 5.х контроля или импульсные реакции на его выходах. Па окончании импульсного режима на соответствующем выходе генератора 9 импульсов вьделяется управляющий сигнал, который, поступая на соответствующий вход всех узлов 14.г. контроля, перекрывает их импульсные каналы. Кроме того, генератор 9 импульсов выделяет управляющий сигнал, который, поступая на соответствующий вход узла 7 синхронизации, разрешает вьдачу на его выход синхросигнала и считывание тест-программы иэ узла 8 буферной памяти продолжается. Выполнение всех последующих операций в этом слове аналогично выполнению второго слова.4-е слово. Код операции К 6 поступая на входы формирователя 11 сигналов, выделяет на его соответствующем выходе сигнал коммутации, который поступает на узлы 14,контроля. По коду операции К 1 на соответствующем ему узле 14.4 контроля происходит совпадение сигнала Коммутация,адреса и сигнала "Запись "1" и узел 14.4 контроляпереводится из передающего входныевоздействия на объект 5.1 контроля впринимающий с него ответные реакции.По коду операции КО на соответствующем ему узле 14.5 контроля происходит совпадение сигнала "Коммутация",адреса и сигнала "Запись "О" и узел145 контроля переводится из принима 0 щего ответные реакции объекта 5,1 10контроля в передающий на него входныево действия. Это обеспечивает перекомму ацию объекта 5.1 контроля, т.е,см ну назначения его контактов. Кодоперации К 6, поступая йа входы формирователя 11 сигналов, выделяет наего соответствующем выхоце сигнал"Маскирование", который поступает наузы 14. контроля. По коду операцииК 1 на соответствующем ему узле 14.9 20контроля происходит совпадение сигнала "Маскирование" адреса и сигнала"Запись "О". По этому совпадению запрещаетсяпередача на выход узла 14.9контроля сигнала неисправности по 25несравнению в случае его наличия. Маскнрование сохраняется до его отмены(размаскирования) согласно тест-программе контроля. Дальнейший контрольобъекта 5.1 контроля по данному слову 30аналогичен контролю по предЫдущимсповам. 5-е слово, Код операции К 1 как и,в предыдущем слове, включает режим м скирования. По коду операции К 135 н соответствующем ему узле 14.9 контроля происходит совпадение сигнал "Маскирование", адреса и сигнала "Запись "1". По этому совпадению вновь разрешается передача на выход узла 14,9 контроля сигнала неисправности по несравнению в случае его наличия, что обеспечивает размаскированне. Дальнейший контроль объекта 5.1 контроля по данному слову аналогичен контролю по предыдущим словам.С приходом на входы формирователя 11 сигналов кода операции К 5 ц на егосоответствующем выходе выделяется сигнал "Конец массива", который поступа" ет на вход узла 7 синхронизации, где снимает режим считывания и прекращает выдачу синхросигнала - считывание тестпрограммы контроля прекращается и на55 этом процесс контроля объекта 5.1 контроля прекращается, Кроме того, сигнал массива поступает на соответствующий вход узла 10 индикации, для индикации того, что объект 5.1 конг- роля годен.В каждом (+1)-м слове записываются только изменения кодов операций по отношению к -му слову так как информация о кодах операций сохраняется в узлах 14.1 контроля до смены ее согласно тест-программе.Отличие режима контроля под нагрузкой заключается в том, что узел 7 управления по сигналу "Конец массива не прекращает. считывания тест-программы контроля из узла 8 буферной памяти, а подает ее циклически на объект 5,1 контроля. Кроме того, в работе участвует узел 13 нагрузок, который принимает с узла 8 буферной памяти первые пять разрядов адресной части кодов операций К, Кд 1 окоторые .являются кодом величины эквивалента нагрузки, которую необходимо подключить к выходному контакту объекта 5, контроля. На соответствующие входы узла 13 нагрузок с выходов формирователя 11 сигналов поступают сигналы "Запись О" и "Запись 1" согласно тест-программе контроля. С приходом первого сигнала ".Запись 1", соответствующего первому выходу объекта 5. контроля, или соответственно коду операции К(табл. 3) по коду величины эквивалента нагрузки к выходу узла 14,3 контроля (код операции Кв в коммутационном слове стоит на третьем месте) через соответствующий нагрузочный вход узла 13 нагрузок подключается эквивалент нагрузки и тест- программа контроля далее поступает на объект 5. контроля. В течение про 1 хождения тест-программы контроля узел 13 нагрузок сигналом "Опрос", поступающим с выхода формирователя 11 сигналов по кодам операции Кна его соответствующий вход, осуществляет контроль логического уровня, присутствующего на контролируемом выходном контакте объекта 5. х. контроля. Если контролируемый уровень находится в допустимых пределах, то сигнал "Конец массива" с выхода формирователя 11 сигналов по коду операции Ки подается на соответствующий вход узла 13 нагрузок и узел 13 нагрузок подготавливается к подключению эквивалента нагрузки. на следующий по тест-программе контроля выходной контакт объекта 5.х. контроля, соответствующий коду операции К 0. Тест-про1715646 грамма контроля подается на объект .5.д контроля столько раз, сколько выходов необходимо контролировать под нагрузкой. С приходом после сигнала "Запись 1" кода операции К или соответствующего ему сигнала "Запись "0" и кода операции Кили соответствующего ему сигнала опрос на узел 13 нагрузок на его соответствующем выходе выделяется управляющий сигнал, поступающий на вход узла 7 синхронизации, и выдача синхросигнала на его выход прекращается, прекращая контроль. Кроме того, этот управляющий сигнал поступает на соответствующий вход узла 18 индикации для индикации годности объекта 5, контроля в режиме под нагрузкой. Если контролируемый уровень какого-либо выходного контак та объекта 5. контроля выходит иэ допустимых пределов, то управляющий сигнал с выхода узла 13 нагрузок, поступая на вход узла 7 синхронизации, прекращает контроль, а с соответству ющего выхода узла 13 нагрузок информация о неисправном контакте объекта 5.1 контроля поступает на вход узла 10 индикации для индикации вида неисправности (неисправность по нагрузке) и индикации неисправного контакта объекта 5. контроля.Узел 7 синхронизации может выдавать синхросигналы на свой управляющий выход различной частоты, что обеспечивает контроль объекта 5. конт 35 роля на различных частотах тест-программы контроля.В режиме "Цикл" узел 7 синхронизации запрещает останов тест-програм 40 мы контроля по сигналу Конец массива и тест-программа циклически подается на объект 5. контроля. Узел 6 приема и накопления (фиг.4) работает следующим образом. На первые 45 шесть входов узла подается потактно синхронно с сигналом синхронизации, поступающим на седьмой вход, тест- программа контроля с блока 2 памяти. .В исходном состоянии все триггеры уз Йа находятся в нулевом состоянии. Информация с первого - шестого входов подается на Р-входы соответствующих Р-триггеров. Синхросигнал проходит через подготовленный инверсным выходом счетного триггера 30 элемент И-НЕ 32 и по заднему фронту осуществляет по соответствующим С-входам запись первого разряда информации в Р-триггер 33,23 18второго разряда в Р-триггер 34, третьего разряда в Р-триггер 35, четвертого разряда в Р-триггер 36, пятого разряда в Р-триггер 37 и шестого разряда в Р-триггер 43. По заднему Фронту синхросигнала счетный триггер 30 переключается в единичное состояние, перекрывая элемент И-НЕ 32 и открывая грямым выходом элемент И-НЕ 31. Второй синхросигнал проходит через подготовленный элемент И-НЕ 31 и задним фронтом по соответствующим С-входам осуществляет запись следующей шести- разрядной информации, причем первый разряд записывается в Р-тгиггер 38, второй разряд - в Р-триггер 39, третий разряд - в Р-триггер цС, четвертый разряд - в Р-триггер 41, пятый разряд - в Р-триггер 42, Задним фронтом синхросигнала счетный триггер 30 переключается в нулевое состояние., перекрывая элемент И-НЕ 3 1 и подготавливая элемент И-НЕ 32 к работе. Этот процесс повторяется циклически,осуществляя развертывание двухтактнои информации с блока 2 памяти в одиннадцатираэрядную однотактную информацию для приема ее в узел 8 буферной памяти. Информация выдается на первый-одиннадцатый выходы узла 6 приема и накопления с прямых выходов соответствующих Р-триггеров, а синхросигнал транслируется с седьмого входа на двенадцатый выход.Узел 7 синхронизации (Фиг. 5) обеспечивает два режима работы устройства: режим запроса информации из блока 2 памяти и режим считывания информации из узла 8 буферной памяти.В режиме запроса информации на триггерах 63 с помощью переключателей 64 выставляется пятиразрядный код номера запрашиваемой тест-программы контроля. Одиночный импульс, вырабатываемый формирователем 44 одиночного импульса, подается на 8-вход ЙЯ-триггера 48 и устанавливает его в единич - ное состояние. Первый импульс генера- тора 45 тактсвых импульсов через делитель 46 частоты и переключатель 66 поступает на вход элемента И-НЕ 49, открытый по другому входу прямым выходом триггера 48, инверсный выход которого устанавливает триггер 53 по первому Б-входу в единичное состояние. Сигнал с выхода триггера 53 поступает на управляющий выход блока, разрешая режим запроса информации.
СмотретьЗаявка
4372340, 04.01.1988
ПРЕДПРИЯТИЕ ПЯ М-5028
СОЗИН ЮРИЙ БОРИСОВИЧ, ТУРОБОВ ВАЛЕРИЙ ПАВЛОВИЧ, ДВОРКИН ВЛАДИМИР ЕФИМОВИЧ
МПК / Метки
МПК: G06F 11/22
Метки: логических, многоканальное, тестового, узлов
Опубликовано: 15.05.1990
Код ссылки
<a href="https://patents.su/26-1564623-mnogokanalnoe-ustrojjstvo-testovogo-kontrolya-logicheskikh-uzlov.html" target="_blank" rel="follow" title="База патентов СССР">Многоканальное устройство тестового контроля логических узлов</a>
Предыдущий патент: Многоканальное устройство для подключения источников информации к общей магистрали
Следующий патент: Устройство для контроля логических блоков
Случайный патент: Вибрационный рыхлитель