Патенты с меткой «памяти»

Страница 41

Устройство для поиска данных в голографической памяти с движущимся носителем

Загрузка...

Номер патента: 1513519

Опубликовано: 07.10.1989

Авторы: Козик, Михляев, Твердохлеб

МПК: G11C 13/04

Метки: голографической, данных, движущимся, носителем, памяти, поиска

...голограмм в плоскости фотоприемника осуществляется двумя объективами 4 и 6, что достигается при выполнении соотношения 30Я Г- - ---(П- Гх) Р Результирующий световой поток, соответствующий каждой отдельной голограмме (каждой странице данных), распределяется по соответствующему этой голограмме столбцу фотоприемника, состоящему из Иг фотоприемных элеиентов. Сигналы с каждого из этих фотоприемных элементов пропорциональны скалярным произведениям соответствующих строк длиной в 11 разрядов матрицы со словом запроса и матрицы, представляющей страницу данных. Совокупность 11 сигналов с каждого столбца из И фотоприемников полностью определяет скалярное производное двух К-мерных векторов, но представляется в виде набора 11 Ч частичных ска лярных...

Ячейка памяти для перестраиваемого регистра сдвига

Загрузка...

Номер патента: 1513522

Опубликовано: 07.10.1989

Автор: Лебедев

МПК: G11C 19/00

Метки: памяти, перестраиваемого, регистра, сдвига, ячейка

...сдвигаиз. таких ячеек.Ячейка памяти содержит последовательно соединенные элементы 1 памяти, 15первый 2, последний 3 элементы памяти, три элемента И 4-6, элемент ИЛИ7, инвертор 8. На Фиг. 1 показаны также информационные вход 9 и выход 10ячейки памяти, тактовый вход 11 и 20вход 12 включения-выключения (управляющий вход) ячейки памяти,Ячейка памяти работает следующимобразом.На тактовый вход 11 поступают непрерывно тактовые сигналы Т (сдвигаю-шие импульсы) на вход третьего элемента И б. При сигнале логической единицы на входе 12 управления, который поступает на другой вхоц элемента И б,тактовые сигналы Т проходят черезэлемент И б и поступают на управляющие входы последовательно соединенныхэлементов 1 памяти. Информация, которая хранится...

Устройство для контроля памяти

Загрузка...

Номер патента: 1513525

Опубликовано: 07.10.1989

Автор: Козлов

МПК: G11C 29/00

Метки: памяти

...диаграммы работы устройствав режиме формирования регулярной последовательности.Элемент 5 запрета работает следующим образом. При подаче на его входрежима логической "1" происходит блокировка прохождения импульса синхронизации на вход синхронизации регистра3 и устройство формирует псевдослучайную циклическую последовательность,А при подаче на этот вход логического "О" указанной блокировки не происходит и устройство формирует регулярную последовательность.Блок 2 обнаружения ошибок работаетследующим образом, На вход синхронизации блока 2 поступают импульсы синхронизации, которые через элемент И-НЕ18 поступают на вход синхронизациитриггера 19, который находится в нулевом состоянии. На один извходов каждого логического элемента ИСКЛ...

Способ обработки сплавов, обладающих эффектом памяти формы

Загрузка...

Номер патента: 1514820

Опубликовано: 15.10.1989

Авторы: Ермаков, Михайлов

МПК: C22F 1/00, C22F 1/10, C22F 1/18 ...

Метки: обладающих, памяти, сплавов, формы, эффектом

...сплава образец восстанавливает свою форму. Термоциклирование в таком режимеобеспечивает "натренированность" образца, Изобретение позволяет упростить операцию термоциклирования.поднагрузкой для придания материалуобратимой памяти формы.0 4нии - уменьшается в ди аметр е до 2,6 мм. Вынутый из ванночки с расплавом такой стержень может быть использован (в течение до 10 цикловУ, и более) в качестве инструмента для раздачи труб диаметром 161,4 в трубных решетках теплообменников с генерированием реактивных напряжений (при нагреве выше +120 С) более 300 МПа.Использование изобретения позволяет упростить механическое воздействие при заложении эффекта памяти формы за счет исключения сложных силовых устройств типа прессов с нагреваекдми и...

Устройство для адресации к памяти

Загрузка...

Номер патента: 1515164

Опубликовано: 15.10.1989

Авторы: Дементьев, Папков

МПК: G06F 12/00

Метки: адресации, памяти

...на управляющиевходы мультиплексоров 12-16, коммутируют их таким образом, что информация,хранящаяся в регистрах 2-6, проходитчерез них на входы сумматоров 18-21без изменения,Результат операции сложения с выхода сумматора 18 подается на первыйвход сумматора 19 (аналогично для сумматоров 19-21). В результате этих операций, на выходе сумматора 21 формируется физический адрес ячейки системной памяти, который запоминается врегистре 1.2. Косвенная адресация.В регистр 2 по внутренней шине адреса заносится смещение адреса ячейкисистемной памяти, При этом в регистры3-6 записываются базовые адреса ячейки системной памяти. В регистры 7-11по внутренней шине данных поступаюткоды, определяющие смещение информации в мульгиплексорах 12-16. Все...

Устройство сопряжения процессора и оперативной памяти

Загрузка...

Номер патента: 1517031

Опубликовано: 23.10.1989

Авторы: Волошин, Долголенко, Засыпкин

МПК: G06F 13/00

Метки: оперативной, памяти, процессора, сопряжения

...на него приходит синхроимпульси на его информационном входе присутствует логический "0", состояниеего нулевого выхода не изменяется,исигнал БЕАР, инициализирующий циклчтения ОЗУ, не возникает,В режиме запрета чтения операндапри возникновении цикла регенерацииОЗУ в момент выборки безадресной команды для обеспечения сохранности информации в таком ОЗУ необходимо периодически проводить специальные циклы регенерации, при которых обращениек нему запрещено, так как можно получить неопределенную информацию, Поскольку ОЗУ и процессор работают вобщем случае асинхронно, то такойцикл может возникнуть при выполнениилюбой микрокоманды, в том числе и вмомент выполнения центральным процессором нулевой микрокоманды подпрограммы выборки безадресной...

Устройство для регенерации динамической памяти

Загрузка...

Номер патента: 1517064

Опубликовано: 23.10.1989

Авторы: Боженко, Кондратов

МПК: G11C 11/401

Метки: динамической, памяти, регенерации

...Б Г( Г Б1Р с ГГ ;СтрОЧПЬЕ ОдрССа 1 л. Зац .(ят я Б: 1ши 1 аз 1)51" 1;)(1 истрс д(а с 1(; 1(,Г)13 Б стц)1",Ие 3 С :1 х )ОС Г . ."0 Тца;(дре.ацц ( с г.бцо (Б(ам 1;д (,О";пс.:Я 1 и с.Гср,Г (1,1.с :г.(а:см 3;(си.ГО обр." О.и 56.01,(рл, ТС, 1;ре;лц; а-.ЦИГ 01 ЕТС.И;.а 2,;1 Г)(3(.лУЛл ИП.1(. ССОГ( ) гГ 111.-1:(."(1 с ." К Б,). (:1.ъ 9(Г Отсутетс(Б1 Х ОбращциГ(Б:;С)Ес. Ш.Иа 9 Гогс)ц(ссТСЯ БЬХОЕЬсч(. си:со . 1(ге персипиОц Гсре би 1 сс те 1, по сгхоси 1 Г 5с 1 е(05 а 11, 1:;О -иец те;ущс 10 ерцо )ее( (;:(ЯцииК. ОИРРЦЕЛЛГ)Л .;0 СИГЕсо;У КОРЕ(О/сос Г.иц: ТР"1 ьс О (.(. ГРсче (ц са 2 ко.ц.р;.Ор 1.р;:6:;Гыцаг тС)И 1 3 ИП 1 С С ОГ" ОЯ 1 И Я 1 ТГРОО (Р"ГИСТ)л),1 13 3 ГИИ(Тс 1 ким Обр 1 БОМ, 31 Т с г л (.л,еГся псл- сл)до(Б атос 1.1 щи и(. "бор дЛ до 1...

Устройство адресации памяти

Загрузка...

Номер патента: 1520528

Опубликовано: 07.11.1989

Авторы: Горбунов, Кириллова, Ляхов, Разумов, Щенов

МПК: G06F 12/08

Метки: адресации, памяти

...от состояния 00 разряда адреса. На фиг.3 приведено два состояния 00 разряда (вход 44) . При низком уровне 00 разряда на выходе мультиплексора 21 устанавливается код регистра 19, т,е, 1010, а при высоком уровне 00 разряда на выходе мультиплексора 2.1 устанавливается код регистра 20, т.е.1110. Таким образом, данные выбираются,из той же памяти, откуда выбрана и команда, при низком уровне 00 разряда, и данные выбираются из памяти, которая определяется выходншм входом регистра 20, при высоком уровне 00 разряда магистрали . 50 Формула изобретения устройство адресации памяти, содержащее регистр команд, операционный блок, дешифратор команд, блок формирования адреса микрокоманд, блок памяти микрокоманд, регистр микрокоманд, два элемента И,...

Устройство для поиска информации в памяти

Загрузка...

Номер патента: 1520547

Опубликовано: 07.11.1989

Авторы: Барвадеш, Корнейчук, Марковский, Сон, Чандр

МПК: G06F 17/30

Метки: информации, памяти, поиска

...упомянутых управляющихсигналов в ассоциативном накопителе 2 40находится первая по порядку свободнаяячейка (поскольку поиск производитсяпо критерию нулевого содержания маркерного разряда и при маскированиивсех остальных разрядов).В следующем такте блоком 10 управления Формируются сигналы на выходах25, 27 и 29, по которым соответственно единичный сигнал подается на входмаркерного разряда накопителя 2, производится запись информации с регистра 3 вместе с единицей маркерного разряда в накопитель 2 в ячейку, определяемую результатами ассоциативногопоиска на предшествующем такте, т.е.в первую по порядку свободную ячейку(сигнал на выходе 29 указывает наспособ адресации). После записи информационного слова блок 10 управле 47ния Формирует...

Устройство для тренировки памяти обучаемого

Загрузка...

Номер патента: 1520574

Опубликовано: 07.11.1989

Авторы: Долгов, Кирюхин, Мельник, Мухортов, Олейник

МПК: G09B 9/00

Метки: обучаемого, памяти, тренировки

...мультивибратора 40 подается на первый вход элемента ИЛИ 49, на второй вход которого подается инвертированный сигнал генератора 42 через элемент И 44 и элемент НЕ 48. Таким образом, на выходе элемента ИЛИ 49, который является выходом блока 5 управления, появляется сигнал (фиг.4 г), поступающий на вход записи двенадцатиразрядного регистра 18. При этом в регистр 18 записывается двоично-десятичное случайное число из генератора 12 случайных чисел.Одновременно код с выхода регистра 38 блока 5 вида 100, 010 или 001 - в зависимости от номера серии (от но" мера нажатой кнопки переключателя 21) поступает на адресный вход мультиплексора 43 блока 5, при этом на его выход пройдет одно из двоичных чисел: "6", "9" или "15" и по четырехраэрядной шине...

Элемент памяти

Загрузка...

Номер патента: 1522285

Опубликовано: 15.11.1989

Авторы: Зайнуллин, Каримова

МПК: G11C 11/14, G11C 5/00

Метки: памяти, элемент

...Н , элемент памяти устанавливается в первое магнитное состояние насыщения (фиг. 1), соответствующее точке лус тановки" петли гистерезиса на фиг. 3. При этом элемент памяти фактически является постоянным магнитом, так как направления намагниченности подложки 1.и пленки 2 совпадают, а магнитный поток замыкается по воздуху.При уменьшении магнитного поля до определенной величины Н,о, соответствующей точке "сбросапетли гистерезиса (фиг, 3) происходит пере 155 ,ключение элемента памяти во второе магнитное состояние (фиг. 2). При этом пленка 2 остается в намагниченном состоянии, а порложка 1 перемагничивается под действием размагничивающего поля в направлении, обратном направлению намагниченности пленки 2, обеспечивая минимум внутренней...

Способ изготовления модуля доменной памяти

Загрузка...

Номер патента: 1522286

Опубликовано: 15.11.1989

Авторы: Бегагоина, Диженков, Козловская

МПК: G11C 11/14

Метки: доменной, модуля, памяти

...для фиксации доменосодержащего кристалла и прорези 11,в которые входят выступы 12 частиразъемной .Формы (фиг. 3) при заформовке компаундом.В разъемной форме предусмотренызнаки 13 (Фиг. 4) для Фиксации положения полиимидной пленки с размещенными на ней доменосодержащнм кристал.лом и внешними выводамй относительноЕ-образного основания.Изготовление модуля доменной памяти осуществляют следующим образом.Доменосодержащий кристалл 1 ивнешние выводы 2 приваривают к основаниям коммутационных проводников 4,сформированных на полнимидной пленке 3 (фиг. 1), методом ультразвуковой сварки. Узел, состоящий из кристалла 1 с ЦИД, внешних выводов 2 иполиимидной.пленки 3 с коммутирующими.проводниками 4, помещают в однуиз частей .разъемной формы 8 (фиг....

Способ записи информации в элемент памяти на нормально разомкнутой плавкой перемычке

Загрузка...

Номер патента: 1522288

Опубликовано: 15.11.1989

Авторы: Андрейкив, Матвийкив

МПК: G11C 17/00

Метки: записи, информации, нормально, памяти, перемычке, плавкой, разомкнутой, элемент

...температура нагреване превышала температуру испаренияматериала плавкой перемычки 3.Чтобы избежать расплавления, перемычек 3 соседних элементов памяти,диаметр луча не должен превышать длину плавкой перемычки 3.На контактные площадки 2 подаютпостоянное напряжение Ч, которое вызывает накопление на краях частей разомкнутой перемычки 3 противоположных по знаку зарядов величиной 226.Еплавленной перемычки 3, Допустив, что части расплавленной перемычки 3 одинаковы и имеют форму полусферы, силу поверхностного натяжения можно определить по формуле:Гн - ц К сугде К - радиус частей расплавленнойперемычки 3,М коэффициент поверхностногонатяжения материала плавкойперемычки 3.В случае использования перемычки 3 из припоя ПСрИн, содержащего 973 1 (оС =...

Устройство для адресации к памяти

Загрузка...

Номер патента: 1524056

Опубликовано: 23.11.1989

Авторы: Грехнев, Морозов

МПК: G06F 12/00

Метки: адресации, памяти

...программирование.В момент считывания ЦП с шины данных кода команды на выходах блока3 постоянной памяти появляются сигналы, соответствующие той команде,код которой находится в это времяна шине данных. Блок 5 программируется так, что, если команда однобайтовая, то сигналы отсутствуют навыходах, если команда двухбайтовая,то сигналы появляются и на выходе старшего разряда и на выходе мпадшего разряда, если команда трехбайтовая, то сигнал появляется только на выходе мпадшего разряда. Таким образом, в момент считывания первого байта команды в буферный регистр 4 оказывается записанным код, содержащий информа цию о том, будет ли ЦП микроЭВМ считывать второй и третий байть командь или нет. Если команда однобайтовая, то синхроимпульсы с,...

Устройство для тренировки памяти обучаемого

Загрузка...

Номер патента: 1524083

Опубликовано: 23.11.1989

Авторы: Кирюхин, Кудряшов, Мухортов, Стученкова

МПК: G09B 9/00

Метки: обучаемого, памяти, тренировки

...вход Г, регистра 55,обеспечив параллельную запись двоичного кода с выходов первой группы бло.ка 4 в регистр 55, Задержанный импульс с выхода элемента 61, поданныйна вторые входы элементов И 56 и 57,производит считывание индюрмации свыходов регистра 55 и с выходов блока3 на входи элементов ИСКЛЮЧАИ 1 г 1 ЕЕИЛИ-НЕ 58.Если кодовые комбинации разные,то на выходе эиемента И 59 блоков10 сигнала нет.При одинаковых кодовых комбинациях на выходе элемента И 59 появляется импульс, который поступает навход (первый) прямого счета реверсивного счетчика 63 соответствующегоблока 11 и эаЬиксирует наличие буквы, аналогичной контрольной, в кодовой последовательности.Задержанный импульс с выхода элемента 62 возвращает регистр 55 висходное состояние, а...

Формирователь тока для доменной памяти

Загрузка...

Номер патента: 1524090

Опубликовано: 23.11.1989

Авторы: Клейменов, Кобыляков

МПК: G11C 11/14

Метки: доменной, памяти, формирователь

...апираются ключи на транзисторах 1 и 2, ЭДС самоиндукции катушки 7 вы тынает отпирание диода 5и стабилитронл 11. Таким образом вкатушке 7 Формируется спадающий учлсток токаПостоянная времени спада тока определяется соотношением реактивного сопротинлетнтя катушки 7 и активного сопротттвлеттть цепи разряда, Напряжение цл стлнттлитроне 11 влияет наконечное усл 1 цие разряда и тем самым определяет длите.чьцость интервалавремени, в течегтие которого формируется спадающий участок тока, Приэтом устраняется так называемая1 11ступенька в форме тока и повышается его линейность в катушке 7 полявращения,В третьей четверти периода полявращения отпираются транзисторы 3и 4 и в катушке 7 формируется участок нарастания тока...

Устройство для сопряжения дисплейного процессора с блоком памяти

Загрузка...

Номер патента: 1525698

Опубликовано: 30.11.1989

Авторы: Жуков, Степанов, Фукс

МПК: G06F 3/153

Метки: блоком, дисплейного, памяти, процессора, сопряжения

...т.е.запись запрещена, то установка триггера 11 в единичное состояние непроизводится, сигнал ИЕ на выходе25 не формируется, нулевой потенциал на выходе элемента И-НЕ 9 блокирует тактовый импульс процессора,который остается в состоянии приостанова, Появление нулевого потенциалана выходе элемента 13 И приводит кразблокировке тактового импульса и5установке триггеров 2 и 11 в единич-. ное состояние, формирование сигнала УЕ на выходе 25, сбросу триггеров 2 и 11 по окончании цикла записи.Таким образом, сигналы на входах 24 и 22 и выходе 25, т.е, тактовые сигналы синхронизации процессора и кадрового буфера, могут быть несинх.- ронны, а ожидание процессором готовности кадрового буфера минимально, При этом из-за несинхронности потери на...

Устройство для тренировки памяти

Загрузка...

Номер патента: 1525721

Опубликовано: 30.11.1989

Авторы: Кирюхин, Клюквин, Кудряшов, Мухортов

МПК: G09B 9/00

Метки: памяти, тренировки

...регистра 1 в регистр 34 блока 5, осуществляет вычитание поступивших с.выходов второй и третьей групп регистра 11 в блок 3 кода второй цифры из кода первой цифры в сумматоре 19, подачу их разности на ин формационные входы регистра 35 и ее запись в последнем, а также считывание информации с выходов регистров 34 и 35 через элементы И 36 и 37 на входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 38. 45Импульс переполнения с выхода счетчика 12, поступивший на вход счетчика 24 блока 6, производит фиксацию третьей единицы, т.е. на третьем выходе счетчика 24 появляется единичный потенциал, который прикладывается к первому входу элемента И 25,.Если код третьего числа аналогичен коду разности первого и второго чисел (цифр), то на всех выходах элементов...

Буферное запоминающее устройство на полупроводниковых динамических элементах памяти

Загрузка...

Номер патента: 1525744

Опубликовано: 30.11.1989

Авторы: Гутерман, Колганов

МПК: G11C 11/401

Метки: буферное, динамических, запоминающее, памяти, полупроводниковых, элементах

...адрес) или триггера 25 (еслипоследнее слово имеет нечетный адрес), логическая "1" с выхода Ц, через элемент 2 ИЛИ 30 поступит на входС триггера 21. Поскольку в этомслучае на вход 1 этого триггера свыхода счетчика 20 слов) подаетсялогическая "1", то триггер 21 будетпереведен в состояние "1"Появляющаяся при этом на выходе "Запретзапроса слова" логическая "1" запрешает запрос нового слова, После возвращения триггера 39 в состояние"0" на выходе "Окончание операции"появляется логическая "1", что свидетельствует об окончании обменамассивом информации.Регенерация информации, хранящейся в элементах 64 памяти, осуществляется для каждого адреса строки сигналом БАБ, Адреса строк формируютсяразрядамиО - 71 счетчика 7 адресов регенерации....

Устройство для обнаружения и исправления ошибок в блоках памяти

Загрузка...

Номер патента: 1525746

Опубликовано: 30.11.1989

Авторы: Воловник, Савинова

МПК: G11C 29/00

Метки: блоках, исправления, обнаружения, ошибок, памяти

...имеет следующий вид: на первой группе контрольных выхо" дов 10 - 10 появляется только один "единичный" разряд синдрома(где- номер неисправного или полностью отказавшего блока памя" ти), а на второй группе контрольных выходов 11, - 11 - один илинесколько "единичных" разрядов сиидрома р, - р, соответствующих позициям искаженных разрядов этого блока памяти.На выходах всех и сумматоров помодулю два первого блока 4; коррек"ции ошибок формируются инверсныевторые значения информационного входа 8, поступающие на входы второйгруппы мажоритарных элементов бло"ка 6 на входы первой группы кото рых поступают с информационного входа 8, сигналы неисправного блока памяти. В результате на входах первойи второй групп мажоритарных элементов блока б,...

Устройство возбуждения вращающегося магнитного поля для доменной памяти

Загрузка...

Номер патента: 1527667

Опубликовано: 07.12.1989

Авторы: Васин, Кузьмин

МПК: G11C 11/14

Метки: возбуждения, вращающегося, доменной, магнитного, памяти, поля

...й(1 в), времени паузы междутоками разной полярности С 7 Й ), причем выполняется условия- Е 4. - Е, С = Ез- и- (сЕ вчастном случае 17 = С 8-0.Транзистор 62 работает в активномрежиме, который обеспечивается болееположительным напряжением на коллекторе (выход 32) по отношению к напряжению на базе транзистора.40В интервале времени й(1) транзистор 64 открыт, а высокое нанряжение питания Е я, поступает на выход 35(фиг.Зж). В интервале времени (г з)транзистор 64 закрыт и на выход 35 45через диод 65 поступает низкое напряжение питания Е (фиг.Зж). В интервале времени 1 З(16) линейный спад тока в катушке 57 (фиг,Зк) происходит,, через трансформатор 67. Благодаря под-, 0ключение вторичной обмотки трансформатора через диод 66 и источникунизкого...

Приоритетное устройство доступа к общей памяти

Загрузка...

Номер патента: 1529239

Опубликовано: 15.12.1989

Авторы: Глущенко, Мазуров

МПК: G06F 13/18

Метки: доступа, общей, памяти, приоритетное

...2).При записи данных в ООП сигнал записи поступает на х-й вход 19 и черезсхему 18 запрета, открытую сигналом с-го выхода распределителя 3 импульсов, на вход элемента И 5, открытыйпо второму входу сигналом с дешифратора 8 адреса, и Разрешает занесениеинформации в регистр 10 записи. Информация, подлежащая записи с выхода 1.-го КП поступает на -й вход155 23 и через схему 22 запрета на регистр 10.Сигнал с элемента И 5 поступает также на вход триггера 11 и записыва 239ется в него сигналом по входу записис формирователя 2,С выхода триггера единичныи сигнал поступает на вход элемента И 7,открытый по второму входу сигналом сформирователя 2. С выхода элемента И7 управляющий единичный сигнал разрешает прохождение информации, подлежащей записи,...

Устройство для подмены информации в постоянной памяти

Загрузка...

Номер патента: 1529289

Опубликовано: 15.12.1989

Авторы: Алексеев, Вельмакин, Городецкий, Изюмов, Исаев, Ковалев, Росницкий

МПК: G11C 17/00

Метки: информации, памяти, подмены, постоянной

...накопителей 11, 11, 11 З, по сигналу на входе 6 обращения. В зависимости от состояния признаков записи ПЗ 1, П 32, ПЗЗ, поступающих с выходов соответствующих накопителей, на одном из выходов 8 , 8 , 8 Зблока 17 записи формируется единичный сигнал разрешения записи в одиниз накопителей 11, 11 , 11 З (см,таблицу) следующей информации: данных подмены, единичного признака записи с входов 7, а также разрядовдополняющего адреса (А -А) длянакопителя 11, (А-А,) - для накопителя 11, (А-А ) - для накопителя 11 з. Таким образом, разрядностькаждого из накопителей 11 11,11 равна тринадцати.5 152Запись адресов в устройстне можетпродолжаться до тех пор, пока призаписи очередного адреса все признаки записи це окажутся равными единице. В этом случае на...

Блок памяти

Загрузка...

Номер патента: 1529290

Опубликовано: 15.12.1989

Авторы: Голубцов, Пархоменко, Харламов

МПК: G11C 19/00

Метки: блок, памяти

...устойчивое состояние логической единицы на его выходеЕсли запись информации н триггеры регистра 1 произведена правильно, то ни на одном из выходов блока б сравнения це появится сигнал логической единицы, сигнализирующий об отказе соответствующего триггера. В этом случае будут открыты первые группы входов селектора 7, сигналы Е на входах равны нулю. Следовательно, значения сигналов на прямых выходах триггеров регистра постуйят на соответствующие информационные выходы блока. В случае отказа какого-либо триггера в регистре 1 на выходе блока 6 сравнения появляется единичный сигнал Отказ , который открывает вторую группу входов селектора 7 и, поступив также на селектор 4, откроет группу его информационных входов, подготавливая тем...

Устройство для тренировки памяти обучаемого

Загрузка...

Номер патента: 1531125

Опубликовано: 23.12.1989

Авторы: Кирюхин, Мельник, Мухортов, Нараева

МПК: G09B 9/00

Метки: обучаемого, памяти, тренировки

...2 И 19 будет высокийпотенциал, а следовательно, и на выходе элемента 2 И 19, откуда он поступает на первые входы элементов2 И 28 и 26 и на вход инвертора 24,После предъявления оператору двУхпервых стимулов он производит срав 1нение их числовых значений. Есливторой стимул больше первого, тооператор должен "погасить" второйстимул нажатием кнопки 22 "Гашение".При этом высокий поступает на входустановки в ноль триггера 30, а также на второй вход элемента 2 И 35.На выходе элемента 2 И 35 вырабатывается импульс гашения, который поступает на вторые входы элементов2 И 28 и 27. Если оператор правильнопогасил стимул, то на первом входеэлемента 2 И 27 - нулевой потенциал,поступающий с выхода инвертора 24.Таким образом, на выходе элемента2 И...

Устройство для считывания информации в доменной памяти

Загрузка...

Номер патента: 1531159

Опубликовано: 23.12.1989

Автор: Савельев

МПК: G11C 11/155

Метки: доменной, информации, памяти, считывания

...7 считывания возникает разнополярный сигнал Б , показанный относительно тока вращения 1, (фиг,2).кДалее разнополярньй сигнал чтения поступает на эмиттерный повторитель 6, с выхода к торого он подается на первый 4 и на второй 5 ограничители.За счет это о на выходе первого ограничителя 4 сигнал имеет отрицательные составляющие, которые и подаются на вход инвертора 3. Таким образом, на выходе инвертора 3 получают сигнал, аналогичный сигналу О(фиг.2). С выхода второго ограничителя 5 сигнал, имеющий только положительную полярность, поступает на первый блок 19 задержки (сигнал 0 , Фиг.2) и далее на усилитель-Формирователь 20 с целью восстановления параметров сигнала, прошедшего через блок 19 задержки. Затем оба преобразованных сигнала...

Ячейка памяти для оперативного запоминающего устройства с энергонезависимым хранением информации

Загрузка...

Номер патента: 1531163

Опубликовано: 23.12.1989

Авторы: Корниенко, Костюк, Кролевец, Невядомский, Омельченко, Сидоренко, Смирнов, Третьяк

МПК: G11C 11/40

Метки: запоминающего, информации, оперативного, памяти, устройства, хранением, энергонезависимым, ячейка

...1 оперативной памяти хранит логический "0", т.е. близкий к нулю потенциал, то ключевые транзисторы 3 и 5 закрыты, и практически все напряжение, приложенное к затвору МНОП- транзистора 4, падает в подложке на области пространственного заряда, и МНОП-транзистор 4 сохраняет свое исходное логическое состояние с низким, например 0,5 В, уровнем порогового напряжения.Ячейка осуществляет обратный пере- .вод информации из энергонезависимойпамяти в оперативную, т.е. производить обратную запись, Для этоговначале через адресный транзистор 2заряжают узел 7 хранения потенциаладо уровня, соответствующего хранениюлогической "1" ( - 5 В), и устанавливают на затворе МНОП-транзистора 4напряжение, величина которого находится внутри его межпороговой...

Элемент памяти для постоянного запоминающего устройства

Загрузка...

Номер патента: 1531170

Опубликовано: 23.12.1989

Автор: Семенов

МПК: G11C 17/00

Метки: запоминающего, памяти, постоянного, устройства, элемент

...запоминающих устройств (ППЗУ),Целью изобретения является повыше ние коэффициента программирования ЗУ.На фиг. 1 представлен разряд конструкции элемента памяти, на фиг, 2его топология1 ОЭлемент памяти содержит диэлектрическую подложку 1, проводящий слой,образующий плавкую перемычку 2, проводящие электроды 3, диэлектрическийслой 4 с отверстием 5., 5Перемычка 2 служит для невосстанавливаемого прерывания цепи между электродами 3 при необходимости изменения состояния данного элемента памяти ППЗУ в процессе программирования 2 О(записи информации в ППЗУ), Электроды3 служат для соединения перемычки2 с другими элементами накопителя(матрицы запоминающих элементов) исхем управления ППЗУ. Подложка 1 и 25слой 4 служат для крепления, защиты...

Способ измерения коэффициента передачи напряжения элемента памяти

Загрузка...

Номер патента: 1531176

Опубликовано: 23.12.1989

Авторы: Котов, Марков

МПК: G11C 29/00

Метки: коэффициента, памяти, передачи, элемента

...диэлектрике Ч - Ч стабилизируется. Данное квазиравновесное состояние следует из модифицированного уравнения (1) с учетом (2) д(Ч-Ч) ЙЧя 11 К(1-К) ---- (5) 35йС ОС После того, как инжекционный токустанавливается на уровне Г 11-К йЧС --- пороговое напряжениец К 2 слинейно изменяется во времени, причем Таким образом, измерив пороговыенапряжения ЭП Ч и Ч после воздей 1ствия соответственно первым и вторым50импульсами напряжения с максимальными амплитудами Ч, и Ч можно определить коэффициент передачи К по формуле (4) .Дополнительным положительным эф 55 фектом предлагаемого способа является устранение необходимости изгоговления тестового транзистора для измерения величины К,В качестве примера конкретного применения способа измеряют...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 1531177

Опубликовано: 23.12.1989

Авторы: Бруевич, Воробьев, Куликов

МПК: G11C 29/00

Метки: оперативной, памяти

...на вход 8 устройства, что приводит к увеличению на единицу записанного в счетчике числа. Об отсутствии в ОЗУ ошибок свидетельствуе"г сохранение логической единицы на выходе 16 прерывания устройства и постоянное изменение содержимого регистра 4 адреса ошибки.При обнаружении в какой-либо из ячеек одиночной ошибки блок коррекции выдает на вход 13 признака ошибки устройства импульс напряжения, переводящий триггер 5 в единичное состояние, При этом с его инверсного выхода на выход 16 прерывания устройства выдается логический ноль, извещающий процессор о случайном сбое в накопителеОдновременно, на первом входе элемента ИЛИ 7 появляется логическая единица, запрещающая прохождение через него огрицательных импульсов со входа 14 в последу 1 ощих...