Патенты с меткой «памяти»
Сплав с эффектом памяти формы
Номер патента: 1560597
Опубликовано: 30.04.1990
Авторы: Воронин, Матвеева, Пушин, Сивоха, Хачин, Чернов
МПК: C22C 14/00, C22C 19/00
Метки: памяти, сплав, формы, эффектом
...точКи мартенситного превращения смещаются в сторону тем" ператур -35 С.оМаксимальное содержание меди в сплаве 10,7 мас,Х определяется тем, что при больших концентрациях меди температура второго мартенситного превращения Ин, определяацего собст.фС Состав сплава, мас, Х Температ. интервал проявления ЭПФ, С Нижняя т-ра релаксайии реактивн.о напряж, С Сп Со Тх е-174 венно эффект памяти формы, становитсяниже. -200 С и сплав проявляет эффектопамяти Формы при очень низких температурах, что неудобно для практиЧЕскьго применения.Минимальное содержание кобальта всплаве 5,3 мас.й определяется тем,что при меньших концентрациях температурный интервал проявления эффектапамяти формы выше -35 С.Максимальйое содержание кобальтав сплаве 12,9...
Устройство адресации к памяти
Номер патента: 1561834
Опубликовано: 30.04.1990
Автор: Харуо
МПК: G06F 12/00, G06F 15/16
Метки: адресации, памяти
...для указания адреса памяти в дополнение к 8-разрядному параллельному выходу. Аналогично секция Б регистра-счетчиЭка 12 должна быть также снабжена 3- разрядным параллельным выходом и 1-разрядным последовательным входом/ /выходом, Секция Б э регистра-счетчика 12 должна быть восстановлена в исходное состояние в момент, когда установлен адрес страниць 1, потому, что имеются предварительные условия,10 15 20 ЗО 35 4 О 45 5 О при которых со стороны портов задается адрес на страничной основе, ивыборка начинается с верхней частистраницы, Кроме того, поскольку необходимо, чтобы после одного циклапросмотра всех банков памяти процессперешел к следующему блоку, подготавливается 4-разрядная секция Б 4 реги-.стра-счетчика 12 для подсчета...
Устройство управления блоками памяти
Номер патента: 1562920
Опубликовано: 07.05.1990
Авторы: Андреев, Кляцов, Хатипов
МПК: G06F 12/02
Метки: блоками, памяти
...причем прямой выход триггера синхронизатора соединен с входом элемента задержки, первыйадресный вход устройства соединен с инФормационными входами регистра номера блока, дешифратора ипервым входом схемы сравнения, второй вход которой соединен с выходом регистра номера блока, выход схемы сравнения соединен с первым входом элемента И-НЕ, выход которого соединен с первым входом первого элемента И и является выходом занятости устройства, второй вход первого элемента И соединен с входом обращения устройства, выход первого элемента И соединен с входом стробирования дешифратора, первые инФормационныевходы всех регистров адреса соединеньгс вторым адресным входом устройства,вход записи-чтения которого соединенс вторыми информационными...
Устройство адресации оперативной памяти
Номер патента: 1564633
Опубликовано: 15.05.1990
Авторы: Вайсбах, Кеснер, Маут, Шретер
МПК: G06F 12/00, G06F 9/34
Метки: адресации, оперативной, памяти
...11 дан"ных, В предлагаемом варианте реали"зации ключи 5 и 9 работают поочередно в противофазе, что достигаетсяподключением управляющих входов ключей непосредственно (для ключа 5) и45через элемент НЕ 12 (для ключа 9) квыходу младшего разряда счетчика 3 адреса. Устройство работает следующим об 50разом,На первом шаге из блока 4 считывается первый байт - адрес данных,который через. открытый ключ 5 передается на вход адреса оперативной памяти б. В это время ключ 9 эаблокирован инверсным управляющим сигналом с фвыхода счетчика 3 и первый байт неможет попасть в процессор 1 О. На втором шаге иэ блока 4 считывается второй байт - код операции, который в связи с изменением значения младшего разряда счетчика 3 передается через открытый ключ 9 в...
Устройство для тренировки памяти обучаемого
Номер патента: 1564676
Опубликовано: 15.05.1990
Авторы: Долгов, Мельник, Мухортов, Олейник, Стученкова
МПК: G09B 9/00
Метки: обучаемого, памяти, тренировки
...и перейдет в состояние 5 15646 его выходе устанавливается "нулевой" адрес. При этом в запоминающих узлах 42 и 43 выбирается "нулевая" ячейка. Очередной тактовый импульс генератора 28 через элемент 12 проходит на вход5 записи узла 42 и записывает в нулевую ячейку случайное число, сформированное формирователем 6 на входах "0". Если число равнялось 15, то это означает, что в нулевую ячейку записался "пробел", а навыходе элемента 22 фор" мируется высокий потенциал, который разрешает прохождение тактового импульса с выхода элемента 12 через элемент 23 на счетный вход счетчика 26, и его содержимое увеличивается на единицу. Импульс через элемент 23 не пройдет, если в нулевой ячейке уже находилось число 15 (пробел) 20 Анализ числа в...
Автоматическое устройство программирования микросхем памяти
Номер патента: 1564688
Опубликовано: 15.05.1990
МПК: G11C 16/10
Метки: автоматическое, микросхем, памяти, программирования
...из блока 6 сопряжения. Подключение контактора в котором устанав- Э55 ливается микросхема памяти для программирования, блока 1 сортировки плоских модулей к блоку 5 программирования осуществляется многопроводной шиной, число проводов которой равно числу контактов контактора.Работа автоматического устройства при программировании микросхем памяти начинается с момента появления на входе 7 сигнала "Пуск", по которому блок 1 сортировки плоских модулей устанавливает в контактор программируемую микросхему памяти и посылает через блок б сопряжения в блок 2 управления сигнал о готовности к программированию. Получив этот сигнал, блок 2 управления считывает информацию из блока 3 оперативной памяти и передает ее в блок 5 программирования, который в...
Устройство для программирования микросхем постоянной памяти
Номер патента: 1564689
Опубликовано: 15.05.1990
МПК: G11C 16/10
Метки: микросхем, памяти, постоянной, программирования
...следующим образом. Если программируетсямикросхема КР 556 РТ 20, то низкие уровни сигналов ВД 11, ВД 15 на входах разрешают формирование импульса на выходе 16, который поступает на тактирую5 15646щий вход программируемой микросхемы,что приводит к появлению данных навыходах последней. При чтении данныхс микросхем другого типа, выход 16 находится в низком состоянии, Данные свыхода программируемой микросхемы поступают на группу выходов 20 блока 9,соединенных с входами блока 8. Групна выходов 2 блока 8 сопряжения(фиг,) соединяется с разрядами 07выходного регистра интерфейса микроЭВМ, через который производится чтение данных.Сигналы на входах 11-16 устройст 5ва (фиг.1) ВДООВД 15, РСО, РС 1 переводятся в состояние лог. 0", в результате...
Устройство для контроля доменной памяти
Номер патента: 1564693
Опубликовано: 15.05.1990
Авторы: Алексеев, Дроздов, Чесноков
МПК: G11C 11/14, G11C 29/00
Метки: доменной, памяти
...на вход блока 3адресации, который производит переборкодов адреса оперативного накопителяблока 16 на выходе 71, выдаются сигналы СБР.310 и ОБН.ОН с выходов 72и 66, Эти сигналы соответственнопроизводят установку триггера 117 переключателя 4 и запуск в режимСБР.ОН блока 2, который устанавливает "0" на выходе 67 данных и "0" -на выходе 68 (команда "Запись" ), навыходе 69 блока 2 управления - "0"(при наличии "0" на его входе 65 и"1" на его входе 37). Таким образом, на входе данных накопителя блока 16 - "0", включен режим "Запись",накопитель выбран ("0" - на выхо"де 69 блока 2), производится перебор адресов, т.е. происходит очистка(запись нулевых данных) в блок 16оперативной памяти.Затем производится выбор режимаработы блока 1 формирования...
Формирователь тока для доменной памяти
Номер патента: 1564694
Опубликовано: 15.05.1990
МПК: G11C 11/14
Метки: доменной, памяти, формирователь
...В первой четверти периода открывается транзистор 17. За чет напряжения на выходе делителя, бразованного резисторами 9 и 15,отрывается транзистор 1. При протекаии тока через резистор 10 отпирается торой транзистор 2. Во второй четверти периода транзистор 17 закрывается, 4 О Ори этом транзисторы 1 и 2 быстро вы,ходят из насыщения благодаря резисторам 9 и 1 О. Спадающий участок тока в катушке 23 формируется за счет тока, протекающего через диоды 7 и 8. 45 В третьей четверти периода поля вра" щения открываются транзисторы 18,3 и 4. В четвертой четверти периода эти транзисторы закрываются, а ток протекает через диоды 5 и 6,50 1Подбором сопротивления резисторов 9,11 и 15,16 можно эффективно управлять степенью насыщени транзисторов 1-4.Таким...
Устройство экранной памяти
Номер патента: 1566372
Опубликовано: 23.05.1990
Авторы: Александров, Савченко
МПК: G06T 1/60
Метки: памяти, экранной
...для генерации последовательности сигналов управления схемами блока 1 памяти в соответствии с ихвременной диаграммой. В частности, в ПЭВМ "Электроника УК НЦ" применены микросхемы ОЯУ динамического типа К 565 РУ 5, временная диаграмма их работы, состав и временные соотношения между сигналами управления приводятся в справочниках по интегральным ми кросхемам (сигналы ЛФ-А 7, БАБ, САБ), При создании более быстродействующих контроллеров, на которые рассчитано предлагаемое устройство, необходимо применять микросхемы памяти с умень63 76 10 15 5г шенным временем цикла, например ста - тические ОЗУ типа К 32 РУ 10, В этом случае блок 2 синхронизации должен генерировать последовательность адресов, сигналов выборки и записи в соответствиии с...
Устройство управления для доменной памяти
Номер патента: 1566409
Опубликовано: 23.05.1990
Авторы: Жучков, Ковалев, Косов, Лашкова, Росницкий, Савельев, Соколова, Торотенков
МПК: G11C 11/14
Метки: доменной, памяти
...массива, по входу 27 поступает сигнал адреса устройства, переводящий триггер 6 в "1". На блоке 19 задержки с помогцью триггера 6 формируется имчульс требуемой для режима записи длительности, Из блоков 21 доменной памяти в блоки оперативной памяти группы 14 заносятся массиг:,ы данных После накопления массива через мультиплексор 11 в буферный регистр 10 и затем в соответствующий регистр 1 передаются слова карт годности, Поочередно осуществляется выборка иэ блоков оперативной памяти группы 14 с помощью второго мультиплексора 12, управляемого дешифратором 15. Слова поступают в накопительный сдвигающий регистр 4 и в соответствии с картами годности через первый элемент И 2 заносятся в блок 8 буферной памяти, После окончания формирования...
Устройство для контроля блоков памяти
Номер патента: 1569903
Опубликовано: 07.06.1990
МПК: G11C 29/00
Метки: блоков, памяти
..."О" в логическую "1". По сигналу с выхода триггера 13 в регистры1 О и 11 переписывается содержимоерегистров 2 и 3 и начинается контроль блока памяти. На выходе элемента 7 вырабатывается сигнал логического 0", который сбрасывает триггер5 в исходное состояние. Следующимимпульсом с блока задания частоттриггер 13 устанавливается в исходное (нулевое) состояние, что обеспечивает режим многократного считывания инФормацин иэ блока памяти сее сравнением,Сравнение считываемой и записанной в блок памяти инФормации осуществляется блоком 21 сравнения, В товремя как блок памяти контролируется, ЭВМ перегружает регистры данных2 и адреса 3, анализирует состояние 45регистра 20 результата контроля,Предлагаемое устройство позволяет Формировать произвольные...
Устройство для контроля блоков памяти
Номер патента: 1569904
Опубликовано: 07.06.1990
Авторы: Август, Зыков, Иванюк, Куклов, Никитин
МПК: G11C 29/00
Метки: блоков, памяти
...обращения, в первый регистр 16 адреса и первый .регистр 17 данных, откуда через соответствующие блоки вывода поступают на контролируемый блок памяти; если микрокоманда в первом такте содержит команду БП или ВнП, соответственно с выходов 24 или 27 блока 5 управления вырабатываются сигналы занесения, по которым изменяется содержимое регистров адреса микрокоманд или счетчика повторений;Т 2 - содержимое первых регистров адреса 16 и данных 17 заносится во вторые регистры адреса 11 и данных 13; микрокоманда с второго блока 3 памяти через мультиплексор 6 заносится в регистр Я микрокоманд; если микрокоманда содержит коды управления ТЛБ первого или второго, происходит соответствующая модиФикация полей микрокоманды с содержимым второго регистра 11...
Устройство для адресации блоков памяти
Номер патента: 1571595
Опубликовано: 15.06.1990
Авторы: Козелков, Лозбенев, Пархоменко, Черняев
МПК: G06F 12/00
Метки: адресации, блоков, памяти
...В случае программной или аппаратной выработки внешнего по отношению к данному устройству сигнала о переходе объекта управления в аварийный режим, требующий оперативного вывода объекта из него, такой сигнал поступает. на вход 19 "Блокировка" и устанавливает на выходе триггера 17 блокировки сигнал высокого уровня. Этот сигнал высокого уровня (ВУ) с выхода триггера 17 блокирует возможные изменения в состояниях переключателей группы 1-4, тем самым устраняя потери времени, которые пришлось бы затратить на обработку прерывания, т.е. на установление нового соответствия между логическими и физическими адресами вследствие произошедшей перекоммутации элементов 10-11.Таким образом, в режиме блокировки устройство игнорирует любые изменения в...
Динамический элемент памяти
Номер патента: 1571675
Опубликовано: 15.06.1990
Авторы: Бобрицкая, Говорухин, Селиванова, Чупряков
МПК: G11C 11/40
Метки: динамический, памяти, элемент
...до 8 - 12 (у двуоксида кремния 2 - 4).При уменьшении содержания оксида р.з.м. менее 20 весь уменьшается электрическая прочность слоя 3, что вызывает необходимость повышения его толщины, это компенсирует влияние высокого значения диэлектрической проницаемости, не дает нужного увеличения информационной емкости. Повышение содержания оксидаказ 1517 Тираж 490 Подписное ВНИИПИ Государственного комитета по изобретениям и открытия 113035, Москва, Ж, Раушская наб., 4/5 и ГКНТ СССР Производственно-издательский комбинат "Патент", г, Уж ул,Гагарина, 10 р,з,м. более 40 вес ухудшает качество слоя 3 (растрескивание, низкая электрическая прочность),Снижение толщины слоя 3 менее 0,08 мкм повышает его дефектность и снижает 5 электрическую прочность слоя...
Устройство для контроля оперативной памяти
Номер патента: 1571685
Опубликовано: 15.06.1990
Авторы: Мартыненко, Хорин
МПК: G11C 29/00
Метки: оперативной, памяти
...проверяемой памяти. После этого последует приращение содержимого счетчика 5 на единицу и ао вновь сформированному на выходах счетчиков 4 и 5 адресу произойдет извлечение и отработка микрокоманды следующего цикла.Последний (четвертый) цикл теста, в котором происходит считывание нуля кз всех ячеек проверяемой г.амяти, выполняется при помощи с гетчика 2.Сигнал переполнения счетчика 2 используется в блоке 10 для индикации информации о конце тестирования, Таким образом, для генерации теста типа последовательной записи и считывания используется четыре микрокоманды,Рассмотрим пример генерации квадратичного теста типа попарной записи и считывания с полным перебором.По алгоритму формирования данного теста необходимо провести 16 операций с...
Способ восстановления формы сплавов с эффектом памяти
Номер патента: 1574676
Опубликовано: 30.06.1990
Авторы: Закревский, Кокорин, Соснин, Черненко
МПК: C22F 1/16
Метки: восстановления, памяти, сплавов, формы, эффектом
...давление в камереподнимали до 0,5-0,8 ГПа, в результате чего образец восстанавливал форви ли нертГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИПРИ ГКНТ ССОР(57) Изобретенилургии сплавов,Изобретение относится к металлур.гии сплавов, обладающих эффектом памяти формы, и может быть использовано в автоматике, технике высоких дав лений, а также при создании барочувствительных датчиков приборов.Цель изобретения - обеспечение воз можности использованияв барочувстви тельных элементах.Проводят охлаждение нагруженного сплава с термомеханической памятью через интервал прямого мартенситного превращения. Восстановление формы происходит в результате всестороннего сжатия образца.Сплав Ре - И 1 (27,5 мас,Е) - Со (20,0 мас.Е) - Т 3. (6,2...
Устройство адресации памяти
Номер патента: 1575188
Опубликовано: 30.06.1990
Авторы: Вишняков, Герман, Орловский, Поправкин, Щурко
МПК: G06F 12/00
Метки: адресации, памяти
...3 сигналами У 4У .Далее блок 21 выдает сигнал СЛ,А, азатем СЛ,О, Этим достигается формирование порядковых номеров байтов всчетчиках 3 так же, как и в ранее описанной команде чтения. Параллельно сэтим в счетчик 9 записывается номерблока памяти (МЛД.РАЗ) сигналом У .Соответственно записанному номеру дешифратор 10 возбуждает выход ВБР.,который разрешает прохождение сигнала записи ЗП,П через элемент И 6на вход управления записью блока памя"ти 2 . В случае, когда нужно записы Квать последовательно несколько байтов (не более восьми), дополнительнок описанному сигнал ЗП,П через элемент 8 поступает на счетный входсчетчика 9 увеличивая его содержимое1 11на 1 , т, е . определяя э тим следующий по порядку :блок памяти, используемый для...
Устройство для адресации блоков памяти
Номер патента: 1575189
Опубликовано: 30.06.1990
Авторы: Козелков, Лозбенев, Пархоменко, Черняев
МПК: G06F 12/00
Метки: адресации, блоков, памяти
...должен бытьНУ. Сигнал ВУ на выходе 23 являетсяпризнаком неисправности в матрице элементов коммутации и должен восприниматься процессором, иак запрет на ис-,пользование блоков из данной подеистемы.55 формула изобретения Устройство для адресации блоков памяти, содержащее, группу переключа телей, регистр адреса, дешифратор адреса, первую группу элементов ИЛИ, две группы элементов коммутации, образукнцие треугольную матрицу размерности пхп, причем информационный вход регистра адреса является адресным входом устройства, выход регистра адреса соединен с входом дешифратора ад" реса, выходы элементов ИЛИ первой груп. пы являются выходами устройства, элементы коммутации первой группы рас" положены по главной диагонали матрицы, а элементы...
Устройство для выделения области во внешней памяти
Номер патента: 1575192
Опубликовано: 30.06.1990
Авторы: Бенкевич, Зарецкий, Мазаник, Сорокин
МПК: G06F 13/00
Метки: внешней, выделения, области, памяти
...ИмпульсРс элемента 18 задержки через единственно открытый элемент И 24 в одном из блоков 2 анализа свободных участков внешней памяти подается на разрешающий вход соответствующего регистра 25 и начальный адрес оптимального участка внешней памяти из регистра 25 переписывается в регистр 4, Кроме того, на выходе элемента ИЛИ 26 одного из блоков 2 анализа свободных участков внешней памяти, на котором выделен свободный участок памяти, появляется единичный импульс, который подается на разрешающий вход дополнительного регистра 27 и код номера внешнего носителя из дополнительного регистра 27 переписывается в ре-. гистр 5. В том случае, если нет свободного участка памяти, размер которого больше или равен требуемому, в момент возникновения...
Устройство для контроля блоков постоянной памяти
Номер патента: 1575241
Опубликовано: 30.06.1990
Авторы: Калиниченко, Супрун
МПК: G11C 29/00
Метки: блоков, памяти, постоянной
...Одновременно сигнал с первого выхода счетчика 2 адресов поступает на вход счетчика 3 сумм. Сигнал с выхода дешифратора 4 поступает на первый вход блока 5 установки адреса и на первый вход буферного накопителя 6, в котором производится выбор обратного кода следующей.Рев да Заказ 1788 Тираж 486 Подписное ВНИИПИ Государственного комитета по изобретениям и открытияМ при ГКНТ С 113035, Москва, Ж, Раушская наб., 4/5 Производственно-издательский комбинат "Патент", г, Уж ул. Гагарина, 1 контрольной суммы. Код установки с выхода блока 5 поступает на первый вход счетчика 2 адресов для установки соответствующего разряда счетчика адресов для обеспечения соответствующего перебора адресов для следующей частной контрольной суммы, Вышеописанный...
Устройство для исследования характеристик термочувствительного элемента из материала, обладающего свойством памяти формы
Номер патента: 1578664
Опубликовано: 15.07.1990
Авторы: Анчупан, Думин, Носов, Остапенко, Петрусев
МПК: G01N 25/00
Метки: исследования, обладающего, памяти, свойством, термочувствительного, формы, характеристик, элемента
...диагональ моста, С второй диагонали снимается сигнал, пропорциональный перемещению сердечника катушек. Если сердечник находится в среднем положении,на входе усилителя ДА- сигнал от-.сутствует, так как выпрямленные диодами ЧР 2 и ЧР и отфильтрованныеячейками К 5, С 2 и К 6, СЗ сигналы одинаковы по величине и противоположныпо знаку, Перемещение сердечника влюбую сторону вызывает разбаланс моста из-за изменения индуктивного сопротивления н катушках Ьи Ь и навходе усилителя подается сигнал, величина которого прямо пропорциональна перемещению, После усиления понапряжению на двухкаскадном усилите ле ДА, ДА, С 4, Р 7 и по току наэмиттерном повторителе ЧТЗ и ЧТ 4 сигнал поступает на гальванометр снетолучевого осциллографа 27, Амплитудазаписи...
Устройство для адресации блоков памяти
Номер патента: 1580373
Опубликовано: 23.07.1990
Авторы: Козелков, Лозбенев, Пархоменко, Черняев, Шашкин
МПК: G06F 12/00
Метки: адресации, блоков, памяти
...с первогоинформационного входа блока 5 1-йгруппы на первый информационный входблока 5 (1+1)-й группы.Если же в цепи адресации отсутствуют неисправности, то происходитпередача кодов с второго информационного входа блока 5 1-й группы на первый информационный вход блока 5Ц+1)-й группы,После проверки адресации блоковпамяти внутри группы и установкина входе 7 контроля устройства сигнала низкого уровня устройство начинает работу в режиме присвоения годнымблокам памяти непрерывных адресов,При этом функциональный контрольпроводится только для тех блоковпамяти, которые находятся в неотключенных группах Формирователей 1 адреса, При этом соответствующий проверяемому блоку памяти переключатель12 устанавливается в единичное состояние, если блок...
Устройство для адресации блоков памяти
Номер патента: 1580375
Опубликовано: 23.07.1990
Авторы: Козелков, Лозбенев, Морской, Пархоменко
МПК: G06F 12/00
Метки: адресации, блоков, памяти
...системы 4 памяти, по второму адресу - второго блока и т,д,Го окончании контроля последнегоблока памяти блок 3 памяти хранит последовательность кодов адресов годных блоков системы 4 памяти, т,е.пох-му адресу в блоке 3 памяти хранится -й код (адрес),)-го годного блока системы 4 памяти,В режиме обращения к годным бло"кам системы 4 памяти с входа 11 режи-ма работы устройства сигнал "Контроль"убирается и счетчики 1 и 2 устанавливаются в "третье состояние",На адресный вход 10 устройства поступает текущий адрес обращения, Навход 7 устройства поступает синхросе"рия сигналов считывания (считывание +синхроимпульс). По -му логическомуадресу из блока 3 считывается 1-й физический адрес годного блока системыпамяти, который с адресного выхода...
Устройство для адресации блоков памяти
Номер патента: 1580376
Опубликовано: 23.07.1990
Авторы: Козелков, Лозбенев, Морской, Пархоменко
МПК: G06F 12/00
Метки: адресации, блоков, памяти
...сумма где А = 000,на выходе второго сумматора сумма и так далее, причем ца выходе последнего сумматора сумма 45 По окончании процесса суммировация на первом и третьем входах блоков 3 сравнения находятся коды: на первомблоке 3 000 и Л, = " , ца втором блоке 3 Р и 5 , на и-м блоке 3 Яи 2Следовательно, 1.-й сумматор складывает начальный адрес с общей емкостью55 1-го блока, чтобы получить цачальныи адрес следующего блока,При обращении к блокам памяти ца вход 5 устройства поступает текущий адрес, а блоки 3 сравнения определя -ют, находится ли текущий адрес в заданных (сумматором) диапазонах или нетЕсли входной адрес А удовлетворяет требованию то возбуждается первый блок памяти,Если входной адрес удовлетворяет требованиюто...
Устройство для тренировки памяти обучаемого
Номер патента: 1580421
Опубликовано: 23.07.1990
Авторы: Замышляев, Злобинский, Мухортов, Петров
МПК: G09B 9/00
Метки: обучаемого, памяти, тренировки
...И 49,то он через элемент И 49, через элемент ИЛИ 52 поступает на вход элемента 43, предотвратив включение индикатора 46, т.е. элемент 43 не пропускает импульс переполнения с выхода счетчика 42.Если Формирователь 13 не выдает импульс, то устройство имитирует такую ситуацию, когда обучаемый непра" вильно воспроизвел информацию.Если обучаемый уверен в своем первоначальном ответе, он может либо . повторно воспроизвести всю информа. цию и тогда импульс с элемента ИЛИ 33 проходит через элемент И 47 (триггер ; 57 находится в единичном состоянии),через элемент ИЛИ 1 обнуляет триггер57 и проходит через элемент ИЛИ 52,что обеспечивает переход к предъявлению новой информации, либо нажатькнопку "Повторение" переключателя60 и тогда потенциал с...
Элемент памяти
Номер патента: 1585834
Опубликовано: 15.08.1990
Авторы: Рожков, Романенко, Шалимова
МПК: G11C 11/40
Метки: памяти, элемент
...обеднению поверхности подложки 1 основными носителями заряда, а величина превышает пороговое значение 5 - 70 В происходит быстрое переключение за время менее 0,5 мкс (фиг,3) в проводящее состояние с сопротивлением 10 - 10 Ом, Вольтамперная харак 4теристика элемента после переключения в проводящее состояние изображается кривой СОО на фиг.2. Это состояние устойчиво, запоминается элементом и сохраняется при отключении питания,При приложении напряжения, обогащающего поверхность полупроводниковой подложки 1 основными носителями заряда, и пропускании через элемент тока большео пороговой величины, около 100 мкА, происходит обратное переключение элемента из проводящего в исходное высокоомное состояние за время 0,4 мкс (фиг.3)....
Устройство для адресации буферной памяти
Номер патента: 1587517
Опубликовано: 23.08.1990
Автор: Лупиков
МПК: G06F 12/00
Метки: адресации, буферной, памяти
...счетчике 3 - информационный объем первой буферной зоны блока памятиПри необходимости модификации адреса по входу 12 синхронизации поступает сигнал, который добавляет единицу к содержимому счетчика 1 и уменьшает на единицу содержимое счетчика 3, в котором фиксируется код текущего объема первой зоны буферной памяти.Формирование последующих адресов обращения для первой буферной зоны производится в устройстве аналогично.По окончании формирования адресов первой буферной зоны на выходе заема счетчика 3 появляется сигнал, который уменьшает на единицу содержимое счетчика 5. 11 ри этом выходные сигналы счетчика 5, воздействуя на адресные входы мультиплексора 2, подключают к информационным входам счетчиков 1 и 3 выходные сигналы регистра 4, в...
Устройство для сопряжения процессора с группой блоков памяти
Номер патента: 1587518
Опубликовано: 23.08.1990
МПК: G06F 13/00
Метки: блоков, группой, памяти, процессора, сопряжения
...счетчиков 4, то на выходе дешифратора 10 появляется сиг 5 нал, разрешающий работу дешифратору 11 и дешифратору 9. Так как с выхода регистра 8 на информационные входы дешифратора 9 поступает код адреса одного из функциональных узлов, то один из выходов этого дешифратора активируется и тем самым разрешает работу одному из Функциональных узлов (триггеру 13 или одному из дешифраторов 12, 151, 15.2, 16). На этом ад ресная часть цикла любого обмена завершается.Цикл "Вывод". В этом цикле процессор после установки на магистрали сигнала "ОБМ." снимает с магистрали адрес 20 и выставляет данные, предназначенные для вывода на магистраль. Эти данные через приемопередатчики 7 поступают на информационные входы функцирнальньж узлов; триггера 13,...
Устройство для формирования адресов буферной памяти
Номер патента: 1587581
Опубликовано: 23.08.1990
Автор: Гаврилов
МПК: G11C 8/06
Метки: адресов, буферной, памяти, формирования
...пакета сообщения, начинающегося кодом Начало и заканчивающегося кодом Конец устройство в соответствующем канале обеспечивает последовательное увеличение текущего адреса на единицу. При поступлении кода Начало устройство формирует код О, при поступлении первого слова сообщения - код 1, при поступлении второго слова сообщения - код 2 и т.д.При передаче пакета сообщения устройство последовательно увеличивает значение текущего адреса на единицу для соответствующего канала. Передача кода Конец вызывает инициализацию текущего адреса путем разрешения записи в блок 1 памяти состояния счетчика 5,В режиме передачи команд после вывода одной команды изменение текущего адреса для соответствующего канала. не производится. А в буферной памяти...