Патенты с меткой «памяти»

Страница 46

Ячейка памяти на основе комплементарных моп-транзисторов

Загрузка...

Номер патента: 1640738

Опубликовано: 07.04.1991

Авторы: Венжик, Гарицын, Сахаров

МПК: G11C 11/40

Метки: комплементарных, моп-транзисторов, основе, памяти, ячейка

...4, рассасывается через транзисторы 4 и 5 наразрядную шину 6, а напряжение в точке уменьшается. По окончании действиясигнала Лог. "1" на шине 7 ячейки,элемент 5 закрывается, а элемент 10открывается, подтверждая напряжениенизкого уровня на истоке элемента 4.При записи Лог, "1" на шину 6 по 11 Пдают напряжение Лог. 1 , на шину 7адреса - Лог. "0", По приходеЛог. "1 д на затворы элементов 5 и 10элемент 1 О закрывается, а элемент 5открывается, Выкпючение элемента 10приводит к отрыву истоковой областиэлемента 4 от общей шины 7 и такимобразом исключает возможность шунтирования высокого напряжения, приходящего с шины 6 через элемент 5 назатворы элементов 1 и 2, Несмотря нато, что элемент 5 передает с искажением напряжения Лог. "1" (Е,-Ц),это,...

Устройство для считывания информации из ассоциативной памяти

Загрузка...

Номер патента: 1640739

Опубликовано: 07.04.1991

Автор: Лотинов

МПК: G11C 15/00

Метки: ассоциативной, информации, памяти, считывания

...приходе сигнала установки на вход8 устройства. На выходе этих триггеров 1 устанавливаются сигнапы,Лог. "0" (в триггерах используетсяинверсный выход), которые снимаютразрешение с дополнительного входаэлементов И 4.30Поступивший на вход 7 разрешениячтения устройства сигнал Лог, "1" надоходит по цепи последовательно сое, диненнык элементов И 4 только до того из них, который связан с первымиз триггеров 1, находящимся в единичном состоянии, и формирует на выходеподготовленного по второму входу элемента И 5 информационный сигнал. Этотсигнал подготавливает по второму входу соответствующий ему элемент И-НЕ 2.При поступлении сигнала Лог. "1" навход 6 синхронизации (как реакция устройства управления ассоциативной па"мяти на информационный сигнал...

Устройство для контроля блоков постоянной памяти

Загрузка...

Номер патента: 1640740

Опубликовано: 07.04.1991

Автор: Карпищук

МПК: G11C 29/00

Метки: блоков, памяти, постоянной

...устройства появляется совокупность уровней "0" и уровней "1", которые, поступая на схему И-НЕ 8, вызывают появление на ее выходе уровня "1", который, поступая на вход П-триггера 9,запоминается при последующей записиво время среза импульса (точка 2фиг.З) и тем самым приводит к появлению на его выходе уровня , которыйчерез первый выход блока 7 проверкиотсутствия информации поступает натретий выход результата контроля устройства и далее может быть использован для индикации состояния или дляорганизации. останова устройства. Второй импульс со второго выходаформирователя 2 импульсов, поступаяна вход записи регистра 4, своимфронтом (точка 3 Фиг.З) производитзапись поступившей информацйи.Если время выборки информации проверяемого блока...

Устройство для контроля одноразрядных блоков памяти

Загрузка...

Номер патента: 1640743

Опубликовано: 07.04.1991

Авторы: Бучнев, Горовой, Зимнович, Карпунин, Михайлов, Песоченко

МПК: G11C 29/00

Метки: блоков, одноразрядных, памяти

...из испытуемой микросхемы 20. Блок 17 индикации содержит триггер, который устанавливается в состояние ."Брак" по перепаду из единицы в нуль на входе, и светодиод, Запись информации в триггер 8 продолжается до переполнения счетчика 1 адреса. Сигнал переполнения счетчика 1 устанавливает триггер 5, выполненный как О-триггер со счетным входом, в ноль, в результате чего закрывается элемент И 11, а к содержимому счетчика 2 прибавляется единица. Начинается работа устройства для следующего кадра. Теперь единица записывается в испытуемую микросхему не по нулевому, а по первому адресу. Работа устройства для следующих кадров аналогична.При каждом кадре работы устройства при записи информации по 2 адресам в микросхему 20 записывается одна...

Матрица памяти

Загрузка...

Номер патента: 1642520

Опубликовано: 15.04.1991

Автор: Мальцев

МПК: G11C 5/02

Метки: матрица, памяти

...для подпайки к лепесткам 5 контактной колодки 6 перемычками 7. Кон.Ы 2 1642520 А 2 Целью изобретения является повышение надежности матрицы памяти. Устройство позволяет осуществить полностью симметричную выборку информации иэ любого числового пакета относительно выходных концов накопителя. За счет равного удаления места выборки запоминающих элементов в разрядных цепях и вычитания емкостных помех эквипотенциал разрядных цепей в районе выходных контактов не изменяется, благодаря чему помехи на выходе накопителя компенсируются и форма считанных сигналов не искажается. 1 ил,тактные лепестки 5 расположены в промеж гках между выходными отверстиями соседних каналов 2, Напротив этих отверстий в контактной колодке 6 имеются сквозные проемы...

Элемент памяти

Загрузка...

Номер патента: 1642521

Опубликовано: 15.04.1991

Авторы: Заяц, Коханчук, Яковлев

МПК: G11C 11/00

Метки: памяти, элемент

...+Вт (фиг. 2 а). Конденсатор 18 поддерживает ток, протекающий по обмотке записи, После отключения питания сердечник сохраняет на магниченность +Вг.Если же в триггере 9 к мг "агенту отключения питания был записан логический "0", то уровень "1" с инверсного выхода триггера 9 поступает на второй вход элемента 12 И - НЕ (на первом входе импульс с выхода элемента 5 И). Элемент И - НЕ 12 срабатывает и формирует отрицательный импульс, который поступает на базу транзистора 14, открывая его. Через открытый транзистор 14 и обмотку считывания трансформатора 10 течет импульс тока, который перемагничивает сердечник в состояние -Вг если сердечник находился в состоянии -Вг, то это состояние подтвердится),После включения питания выполняется...

Устройство управления для памяти на цилиндрических магнитных доменах

Загрузка...

Номер патента: 1644226

Опубликовано: 23.04.1991

Авторы: Губа, Иванов, Косов, Савельев

МПК: G11C 11/14

Метки: доменах, магнитных, памяти, цилиндрических

...запрещающимпо. тенциалом с выхода триггера 6, а элемент И 8 готов для приема сигналов карты годности. На этом поиск маркера заканцивается.Триггер 6 и счетчик 12 устанавливаются в нулевое состояние каждый раз при поступлении сигнала на вход 29 окончания страницы.В режимах записи и считывания разрядность формируемых слов задается установкой определенного кода на группе входов 34 устройства. При этом на соответствующем выходе коммутатора 1 и на входе соответствующего элемента И групп 18 и 25 присутствует логическая "1", Разрядность слова определяется также подклюцением соответствующих групп выходов счетчика 19 к входам элементов И группы 18, а количество слов в странице - подключением соответствующих групп выходов счетчика 26 к входам...

Устройство для контроля доменной памяти

Загрузка...

Номер патента: 1644227

Опубликовано: 23.04.1991

Автор: Бедертдинов

МПК: G11C 11/14

Метки: доменной, памяти

...в память блока 3 формирования фазовой и временной диаграмм заносится последовательность управляющих воздействий на функциональные элементы накопителя 10. В токовые элементы 12 подаются прямоугольные импульсы тока, причем пауза межтуды тока при известном значении опорного напряжения, которые позволяют определить диапазон возможных значений сопротивления шины соответствуюшего функционального элемента накопителя 10.В цикле функционального контроля в процессе работы устройства, синхронизируемой блоком 2, в накопитель 10 записываются и из него считываются кодовые последовательности, С помощью блока 4 формирования данных осуществляется перевод кодов из параллельной формы в последовательную при записи и из последовательной формы в...

Устройство для контроля доменной памяти

Загрузка...

Номер патента: 1644228

Опубликовано: 23.04.1991

Авторы: Баркова, Варданян, Колчанов

МПК: G11C 11/14

Метки: доменной, памяти

...устанавливает первый таиггер 14 обмена в "1", тем самым разрешая прохождение импульсов через третий элемент И 6 на счетный вход счетчика 18 макродиаграммы. Счетчик 18 макродиаграммы начинает выдавать данные со своих выходов на первые входы узлов 58 и 59 совпадения второго блока 20 сравнения,При этом первый узел 58 совпадения второго блока 20 сравнения вырабатывает сигнал, который разрешает срабатывание переключателя ввода страницы. Таким образом вырабатываются сигналы макродиаграммы, определяющие числа страниц проверяемой микрасборки и разрешающие срабатывание таких ее функциональных элементов, как репликатары и переключатели ввода и вывода,Последнюю группу сигналов макродиаграммы составляют сигналы, разрешающие работу...

Устройство для подмены информации в постоянной памяти

Загрузка...

Номер патента: 1645998

Опубликовано: 30.04.1991

Авторы: Вельмакин, Исаев, Огнев

МПК: G11C 17/00

Метки: информации, памяти, подмены, постоянной

...уже занята), то увеличивается на единицу содержимое счетчика в блоке26 записи и осуществляется переход к пункту б рассматриваемого алгоритма. 10 40 45 50 55 15 20 5 30 35 Инкрементирование счетчика в блоке 26 записи продолжается до тЬх пор, пока не будет найдена свободная ячейка в одной из страниц. Если этого не произошло, то на выходе 30 устанавливается признак переполнения устройства.5. Наличие признака одиночной подмены в блоке 1 памяти и прязнака одиночной подмены в блоке 3 памяти. Это свидетельствует о том, что одиночная подмена уже производилаСь,В этом случае по установленному адресу в блоках 1 и 3 памяти записываются признаки двойной подмены, а в блоке 81 памяти - новое слово подмены.6. Наличие признака двойной подмены в...

Устройство для контроля матриц и кубов памяти на цилиндрических магнитных пленках

Загрузка...

Номер патента: 1646002

Опубликовано: 30.04.1991

Авторы: Андрианов, Бушмелев, Вобленко

МПК: G11C 11/14, G11C 29/00

Метки: кубов, магнитных, матриц, памяти, пленках, цилиндрических

...2 в нулевое состояние, а триггер 3 - в единичное. В конце программы редима Нормализация происходит запись инФормации в проверяемый элемент памяти однократно.После установки триггера 3 в единичное состояние импульсы от генератора 1 запускают распределитель 6 импульсов. Распределитель 6 импульсов вырабатывает программу режима "Разрунение 1" - многократную запись разрушающей инФормации в соседние с проверяемым элементы памяти матрнцы, Счетчик 9 циклов считает количество6002 10 15 5 164 циклов записи н в конце последнего цикла устанавливает триггер 3 в нулевое состояние, прекращая тем самьи режим "Разрушение 1", а триггер 4 - в единичное, запуская распределитель 7 импульсов, Распределитель 7 импульсов вырабатывает программу режима...

Устройство памяти телевизионного типа

Загрузка...

Номер патента: 1647575

Опубликовано: 07.05.1991

Авторы: Балагура, Швец

МПК: G06F 12/02, G06F 15/62

Метки: памяти, телевизионного, типа

...записи): ин"Формация считывается последовательноиэ модулей памяти (первый), информация считывается иэ обоих модулей(второй) аПри чтении по первому вариантублок 1 управления вырабатывает управляющие импульсы и адреса, поступающиена оба модуля О, 1", производитцикл чтения информации из памяти вбуферный регистр выходного накопителя. Сигналы АКТО или АИУ 1, переходяв состояние логической "1", активируют выходы регистра 4 и разрешаютпоследовательный вьщод записанной ин"Формации. При этом, если необходимовьщодить ииформацко из модуля О бло"ка 2 памяти в состояние логической"1", нереходит сигнал АКТО, а когданеобходимо выводить информаци 1 о измодуля "1" блока 2 памяти в состояниелогической , переходит сигналАКТ 1. Когда будет...

Устройство для тренировки памяти

Загрузка...

Номер патента: 1647622

Опубликовано: 07.05.1991

Авторы: Карлов, Кирюхин, Кудряшов, Мухортов

МПК: G09B 9/00

Метки: памяти, тренировки

...цифры.Пятнадцатый тактовый импульс обеспечит появление на выходе счетчика 14импульса, который задержит выдвижение псевдослучайной последовательности с выхода генератора 11 на одинтакт, произведет запись кода третьей цифры с выходов регистра 13 в регистр 34, осуществит вычитание поступивших с выходов регистра 13 в блок3 кодов второй цифры из кодов первойцифры, подачу их разности на информационные входы регистра 35 и ее запись в последнем, а также считываниеинформации с выходов регистров 34и 35 через элементы И 36 и 37 на входы элементов 38,Импульс переполнения с выхода счетчика 14, поступивший на вход счетчика24, произведет фиксацию третьей единицы, т,е, на третьем выходе счетчика 24 появится единичный потенциал,который...

Устройство для программирования схем постоянной памяти

Загрузка...

Номер патента: 1647654

Опубликовано: 07.05.1991

Авторы: Белоусов, Лагутин, Потапенко, Рубанов

МПК: G11C 29/00

Метки: памяти, постоянной, программирования, схем

...обеспечение получается простое, так как для отработки цикла программирования необходимо только подать сигнал запуска, далее устройство все отрабатывает автономно. Такое программное обеспечение берет на себя функции формирования адресов, контроля записанной информации и не требует изменения при появлении новых типов ПЗУ. Количество формирователей 21 равно четырем, так как в общем случае схемы памяти различаются числом адресных входов, входов данных, напряжений питания и выбора кристалла или входа для импульса программирования. 5 10 15 20 25 30 35 40 45 50 55 Таким образом, структура устройства получается с весьма высоким уровнем регулярности, что особенно важно в условиях массового производства, Блок 8 может быть выполнен в...

Устройство для адресации блоков памяти

Загрузка...

Номер патента: 1649552

Опубликовано: 15.05.1991

Авторы: Козелков, Лозбенев, Пархоменко, Черняев

МПК: G06F 12/00

Метки: адресации, блоков, памяти

...А,Огар Техред И.Моргентал,Корректор Н,Ревскал Заказ 1523 Тираж ч 06, ПодписноеВНИИПИ Государственного комитета по изобретениям и открытчям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101 Изобретение относится к автоматике и вычислительной технике, можетбыть использовано для адресации блоков в системе памяти и является усовершенствованием изобретения по аят,св.1394217,Цель изобретения - расширениефункциональных возможностей устрой"ства.На чертеже приведена Функциональная схема устройства.Устройство содержит группу переключателей 1, первую группу элементовИ 2, группу и регистров 3 условныхадресов, группу и схем 4 сравнения,счетчик 5, регистр 6 сдвига,...

Устройство для тренировки памяти оператора

Загрузка...

Номер патента: 1649589

Опубликовано: 15.05.1991

Авторы: Карлов, Конюшев, Мухортов, Самигуллин, Стученкова

МПК: G09B 9/00

Метки: оператора, памяти, тренировки

...на реле 38 не подается напряке 45 . ние питания, поэтому его контакты 39 находятся в положении 11 обеспечивая подключение адресных входов узлов 36 и 37 к групповому выходу счетчика 17, па вход которого подаются тактовые им гульсы (частотой 2-5 кГц) с выхода генератора 16 . На выходе счетчика 17 Формируются циклически 64 адреса ячеек хранения заданных и ответных чисел (узлы 36, 37 и 40, 4 соответственно) .С переключателя 11 (контакт Э тре-тьей группы 11 ) на входы узлов 36 ,и 37 подан единичный потенциал, разре шающий считывание, На выходах узлов 36 и 37 последовательно Аормируется" инФормация, хранящаяся в 1 - 6-й . ячейках узлов 36 и 37 (частота выборки с каждой ячейки составляет Гб /64,Коды адресов ячеек с группового выхода...

Устройство для обнаружения и исправления ошибок в блоках памяти

Загрузка...

Номер патента: 1649615

Опубликовано: 15.05.1991

Авторы: Воловник, Савинова

МПК: G11C 29/00

Метки: блоках, исправления, обнаружения, ошибок, памяти

...разрядов 1 а 3. и 1 Ъ,1 (1 = 1-М; х, 1 = 1-и)двух проверочных плоскостей ь и Вкодовой матрицы трехмерного кода(Фиг.3) и происходит в два этапа.В режиме "Запись" на управляющийвход 13 устройства поступает и 1", ана информационные входы 8-8 И устройства с входной магистрали данных од 2новременно поступают К -разрядныхсообщений (где К = п), каждое из 25которых при отсутствии ошибок должно содержать нечетное количествоединиц.На первом этапе цикла "Запись"каждая К -разрядная группа входов28 обрабатывается независимо от другик групп входов: 88 И ,1,8(+,),.. ,8 И соответствующим блоком 1 и индикатором неисправностей5 Р. При этом в каждом блоке 1(фиг,2и 4) в соответстппи с подматрйцейН двумерного кода, Формируютсяконтрольные разряды по...

Устройство для тренировки памяти оператора

Загрузка...

Номер патента: 1651307

Опубликовано: 23.05.1991

Авторы: Карлов, Кирюхин, Кудряшов, Мухортов

МПК: G09B 9/00

Метки: оператора, памяти, тренировки

...входу элемента И 21. Так как на втором входеэлемента И 21 имеется единичный потенциал с второго выхода триггера 20,.то на выходе элемента ИЛИ 25 появится единичный потенциал, который прикладывается к первому входу элементаИ 23, подготовив цепь для управлениядлительностью предъявления знаков, и"к управляющим входам элементов 15и 53 запрета, заблокировав выходы последних.При появлении на выходе элементаИ 50 единичного импульса (фиг.1 г)последний поступает на вход элементаИ 51 и через элемент 54 запрета -на вход элемента И 23. Импульс с выхода элемента И 23 подается на входэлемента 39 задержкии на информационный вход регистра 36. Импульс с вы-хода элемента 39 пройдет через элемент ИЛИ 37 на управляющий (тактовый)вход регистра 36 и запишет...

Устройство для распределения ресурсов памяти

Загрузка...

Номер патента: 1652975

Опубликовано: 30.05.1991

Авторы: Ефимов, Зарецкий, Мазаник

МПК: G06F 9/44

Метки: памяти, распределения, ресурсов

...образом.Выбор группы зон для сдвига поясняется на фиг. 3. Варианты расположениязанятых групп зон памяти до и послесдвига сводится к двум ситуациям:За и Зб Первая: в начале памяти16529 АО- номер начальной эоны распределяемой памяти;АС 1 - номер начальной зоны 1-й 1 Освободной группы зон памяти;А 31 - номер начальной зоны 1-йзанятой группы зон памяти;А 32 - номер начальной зоны 2-йзанятой группы зон памяти, 15031 - размер 1-й занятой группызон памяти;032 - размер 2-й занятой группыэон памяти.Узел 23 по сигналам с инверсных выходов регистра 4 Формирует коды номеров начальных зон и размеров первых двух занятых групп зон памяти,Код номера начальной зоны первой занятой группы эон памяти сравнивается в узле 24 с кодом номера начальной...

Способ считывания информации в накопителях памяти на вертикальных блоховских линиях и запоминающее устройство

Загрузка...

Номер патента: 1654873

Опубликовано: 07.06.1991

Авторы: Иерусалимов, Ходжаев, Юрченко

МПК: G11C 11/14

Метки: блоховских, вертикальных, запоминающее, информации, линиях, накопителях, памяти, считывания

...либо ВБЛ отсутствует в верхушке домена. При подаче в проводники 7 импульса тока создается локально изменяемое магнитное поле, которое вытягивает верхушки доменов. При этомиз-за возникающей гироскопической силы движение верхушки домена, не содержащей ВБЛ, отклоняется От прямолинейного (Фиг.2 б), а движение верхушки, которая содержит ВБЛ,являетсяпряиолинейным (фиг,2 а). Дальнейшеедвижение верхушек доменов, содержацихВБЛ, и стабилизация их положения осуцествляется под действием магнитногополя, создаваемого токовыми петлями8. Это локальное магнитное поле растягивает только верхушки доменов, содержацие ВБЛ, н в то же время создаетпотенциальный барьер для движения Отклоненных верхушек доменов, которыене содержат ВБЛ. Причем растянутыеверхушки...

Способ определения уровня внутренних напряжений в термочувствительном элементе из материала, проявляющего эффект памяти формы

Загрузка...

Номер патента: 1656310

Опубликовано: 15.06.1991

Авторы: Александров, Остапенко

МПК: G01B 5/30

Метки: внутренних, напряжений, памяти, проявляющего, термочувствительном, уровня, формы, элементе, эффект

...атомов при мартенситном превращении. В результате направленного смещения всех атомов в направлении энергетически выделенном полем внутренних напряжений воэникает ма.кродеформация ео. Величина деформации обратимой памяти формы статически устойчиво сохраняется с числом циклов.При термоциклировании ТЧЗ при напряжении ар =01 (о, будет наблюдаться10 формоизменение в диапазоне неупругой деформации н 1 . Если й МС ТЧЭ разгрузить (т.е, устранить нагрузку), то у него восстановится упругая часть деформации и останется заданная деформация гл, Если теперьразгруженный ТЧЭ нагреть до АС, то произойдет полное восстановление заданной деформации я 1, При последующем термоциклировании формоизменение будет происходить только в диапазоне деформации...

Система прямого доступа к общей памяти

Загрузка...

Номер патента: 1656541

Опубликовано: 15.06.1991

Авторы: Колчин, Мансуров, Сумин, Юровских

МПК: G06F 12/00

Метки: доступа, общей, памяти, прямого

...ко 50 личества абонентов за счет организациихранения адресов памяти в памяти общегодоступа.Формула изобретения1, Система прямого доступа к общей55 памяти, содержащая блок захвата магистрали, регистр данных, блок управления, регистр текущего адреса, регистр конечногоадреса, схему сравнения, сумматор и буферную память, причем вход регистра данныхчерез магистраль подключен к магистральным входам-выходам блока захвата магистрали, вход признака конца массива блока управления подключен к одноименному выходу схемы сравнения, первый вход которой соединен с выходом регистра конечного адреса, а второй вход и вход сумматора соединены с выходом регистра текущего адреса, выходы управления данными, буферной памятью, текущим адресом блока управления...

Устройство для адресации к памяти

Загрузка...

Номер патента: 1656542

Опубликовано: 15.06.1991

Авторы: Вишняков, Дементьев, Папков

МПК: G06F 12/00

Метки: адресации, памяти

...структур памяти, к которым принадлежат переменные, и только в случае их равенства переходят к сравнению собственно значений этих переменных.При сравнении адресов устройство работает следующим образом,По внутренней шине значение содержимого регистра 1 подается на входы мультиплексора 22, По другой шине содержимое регистров 2, 4, 5, 6 подается на входы другого мультиплексора 23, На первые управляющие входы блоков 22 и 23 подаются управляющие сигналы с второго и третьеговыходов блока 25, которые предписывают5 выбор необходимых в текущей операции регистров, С выходов блоков 22 и 23 данныепоступают на входы блока 24 сравнения,который в соответствии со значениямиданных вырабатывает сигналы "Равно","Меньше" и "Больше". Сигналы...

Устройство для адресации памяти

Загрузка...

Номер патента: 1656543

Опубликовано: 15.06.1991

Авторы: Бондаренков, Федотов, Шипилов

МПК: G06F 12/00

Метки: адресации, памяти

...неизменным, а в регистр 5 п+1 принимается значение Р 2, которое выдается на выход 16 устройства.Работа устройства в режиме реконфигурации памяти повторяется изложенным по-.рядком в течениетактов. За это время присваиваются логические номера всЕм годным блокам памяти в порядке убывания интерливинга. Присвоенные блокам логические номера запоминаются в регистрах 51- 5 П, Так, например, при а = 4, нулевом значении переключателя 12, единичном значении переключателей 11, 1 з, 14, формировании признаков интерливинга в соответствии с таблицей, использовании базы,81 ==111.112 и при подключении выхода 18 устройства к его входу 15 будут выполняться следующие действия.В первом такте реконфигурации (при опросе признака "И 4) запись в...

Устройство для обращения двух процессоров к общему блоку памяти

Загрузка...

Номер патента: 1656547

Опубликовано: 15.06.1991

Авторы: Клейнер, Петров

МПК: G06F 13/00

Метки: блоку, двух, обращения, общему, памяти, процессоров

...через мультиплексор 13 и элемент ИЛИ 25 на вход разрешения блока 12 памяти, переводит его выходы из высокоимпедансного состояния в активное.Если процессор 10 осуществляет процедуру записи данных в блок 12 памяти, процессорный элемент 15 синхронно с выставкой информации на шинах АДформирует сигнал ДЗП 1, Сигнал ДЗП 1 через открытый мультиплексор 13 устанавливает потенциал "0" (режим записи) на управляющем входе блока 12 памяти, Этот же сигнал через элемент ИЛИ 25 поступает на вход разрешения блока 12 памяти.По окончании процедуры обмена первого процессора 10 с блоком 12 памяти изменение состояния сигнала ОБМ 1 из "0" в "1" сбросит триггер 1 в исходное состояние "0".При поступлении от второго процессора 11 сигнала ЗП 2 по окончании...

Устройство кодирования и вычисления синдромов помехоустойчивых кодов для коррекции ошибок во внешней памяти эвм

Загрузка...

Номер патента: 1656689

Опубликовано: 15.06.1991

Авторы: Гостев, Егоров, Петров, Типикин

МПК: H03M 13/00, H03M 13/02

Метки: внешней, вычисления, кодирования, кодов, коррекции, ошибок, памяти, помехоустойчивых, синдромов, эвм

...каждая из трех тактов. Содержимое первого формирователя 7 увеличивается на "1" по модулю 1 в момент завершения третьего такта вгруппе (1=1+1),В каждой группе цикла устройство выполняет одни и те же операции над различными компонентами синдрома (таблицыумножения на постоянные коэффициентыпри этом используются разные). В первомтакте каждой группы текущая компонентасиндрома Яц считываетсямз блока 1 оперативной памяти через второй коммутатор 10в первый регистр 4. Во втором такте значение Яц, умноженное на сР, через второй коммутатор 1 О подается на вторыевходы блока 3 суммирования и по окончанию такта суммаМ ц +Оп - 1 - ц запоминается вь+третьем регистре 6. В третьем такте новое+значение компоненты синдрома Яц через второй коммутатор 1...

Устройство для тренировки памяти оператора

Загрузка...

Номер патента: 1658194

Опубликовано: 23.06.1991

Авторы: Карлов, Кирюхин, Кудряшов, Мухортов

МПК: G09B 9/00

Метки: оператора, памяти, тренировки

...И 41, на первые входы элементов хода элемента И 18 поступают на 40 ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ. При этом коинформационный вход регистра 13, а такто- довые комбинации на первые и вторые вховые импульсы с выхода элемента И 20 - на ды элементов 40 поступают одновременно. сдвиговый вход регистра 13, обеспечив про Если оператор правильно определил и движение двоичной кодовой последователь- воспроизвел разность предъявленных чисел, то на первом выходе блока 4 появитсяПоявление единичного потенциала на импульс, который поступит на вход элеменпоследнем выходе регистра 13 обеспечит та 24 (задержка необходима для фиксации выключение генератора 10(подача тактовых 15 верно опознанных ответов) и на вторые вхоимпульсов прекращается) и произведет за- ды...

Устройство памяти пневматических дискретных сигналов

Загрузка...

Номер патента: 1659682

Опубликовано: 30.06.1991

Авторы: Неумоина, Потепалов, Терешина

МПК: F15C 3/04

Метки: дискретных, памяти, пневматических, сигналов

...с выходным каналом 5 и через дроссель 6 с каналом 7 питания. Глухая ка.мера 8 сообщена с входным каналом 9, а мембрана 2 выполнена из термопластичного материала, например органического 1 - стекла, 1 ил.1 алу управления 11. Камера осферои каналом 12.работает следующим обраВ исходном состоянии нагреватель 10 выключен, Между мембраной 2 и соплом 4 имеется зазор, через который воздух из сопла 4 проходит в камеру 3 и далее сбрасывается в атмосферу через канал 12, Выходной сигнал в канале 5 Рыи = О, При подаче сигнала управления по входному каналу 9 выходной сигнал в канале 5 не изменяется, так как мембрана 2 жесткая и под воздействием входного сигнала при обычной температуре прогибается незначительно. Таким образом, в исходном...

Устройство для адресации блоков памяти

Загрузка...

Номер патента: 1661774

Опубликовано: 07.07.1991

Авторы: Гордиенко, Титов

МПК: G06F 12/00

Метки: адресации, блоков, памяти

...14 переполнения и второй вход дополнительного элемента И-ИЛИ. Если дополнительный и первый переключатели включены, то на втором выходе первого ЭК 1 формируется ВУ, который затем поступает в шифратор.Если (д+1)-е переключатели, последующие за выбранным а-м выходом дешифратора 2, выключены, то на выходе одного иэ ЭК 1, соответствующего какому-либо следующему включенному блоку памяти устанавливается ВУ.Если последний и-й переключатель выключен, то на втором выходе и-го ЭК 1 формируется НУ, а на выходе и-го элемента И-ИЛИ, дополнительном ЭК 11, выходе 14 переполнения устройства - ВУ, что показывает переполнение устройства. При этом, если дополнительный и первый переключатели включены, ка выходе дополнительного элемента И-ИЛИ и втором выходе...

Устройство для коррекции ошибок внешней памяти

Загрузка...

Номер патента: 1662011

Опубликовано: 07.07.1991

Авторы: Гвоздев, Кузнецов, Максимов, Типикин

МПК: H03M 13/05

Метки: внешней, коррекции, ошибок, памяти

...в сдвигающих регистрах 26 - 33 блока 8 управляет байтовый синхросигнал накопителя, который передается на вход 62 блока 8 через блок 6 с первого выхода 115 блока 2 байтовой и цикловой синхронизации, который синхронизуется тактовым синхросигналом, выделяемым из считанной информационной последовательности блоком 163 фазовой автоподстройки частбты контроллера и передаваемым на вход 113 блока 2 по входу 15 устройства.По каждому байтовому синхросигналу накопителя 165 в сдвигающие регистры 26, 28, 32 блока 8 параллельно и поразрядно загружается код числа ошибок, накопленных в одном из кодовых слов помехоустойчивого кода, который формируется в блоке 12, а в сдвигающие регистры 30 и 31 блока 8 - соответственно признак каждого ошибочного...