Патенты с меткой «памяти»
Устройство для извлечения многозначного ответа из ассоциативной памяти
Номер патента: 1292039
Опубликовано: 23.02.1987
МПК: G11C 15/00
Метки: ассоциативной, извлечения, многозначного, ответа, памяти
...цепи осуществляется установка в 1 О разряда 5 регистра 1 с тем отличием, что сигнал установки в Опроходит через второй элемент И 5. На следующем четвертом такте изменения состояния разрядов регистра 1 не происходит. С приходом последнего (пятого) ТИ на выходе 17 устройства появляется сигнал, по которому с выхоцов 15 и 16 устройства производится считыва- . ние информации о выделенной строке и о коде ее . номера соответственно, Одновременно на этом такте через элементы И 9 осуществляется запись содержимого регистра 1, представля" ющего собой так называемый вектор- указатель активной строки, в регистр 12. Тем самым в регистре 12 фиксируется номер той строки, которая бьиа выделена на первом цикле выборки многозначного ответа....
Устройство для контроля оперативной памяти
Номер патента: 1292040
Опубликовано: 23.02.1987
Автор: Солонин
МПК: G11C 29/00
Метки: оперативной, памяти
...с регистров 4.Информацию в элементы 2, 4, 10, 11, .13, 15 записывают параллельно (т.е. практически одновременно) через их входы Д 7 с параллельных регистров, в частности выходных портов управляющей ЭВМ, например, "Электро-. ника К 1-20". Осуществляют это любыми известными путями. После записи информации в элементы 2, 4, 10, 11, 13, 15 подают тактовые импульсы на шину 18.По переднему фронту тактового импульса происходит сдвиг информации в,регистрах 4 и счет в счетчиках 10 и 11. По его заднему фронту происходит исполнение счетчиком 2 команды, код которой установлен на его управляющих входах, т.е, на выходах регистров 4, например, команды счет вперед, счет назад, запись с параллельных входов 5, или 6, или 8, или 9. По заднему фронту...
Способ оценки ассоциативной памяти детей
Номер патента: 1292733
Опубликовано: 28.02.1987
МПК: A61B 5/16
Метки: ассоциативной, детей, оценки, памяти
...имеют следующие интервальные оценки при 953-ном уровне доверительной вероятности: А, = 110 ф 10, А = 55 = 0,55+0,05, А = в О+О. Остаточная дисперсия; Д = 150,Сравнение коэффициентов регрессиис объединенной группой здоровых детей показывает, что отличия соответ129233 Номер предъявления (без контрольного) 3 4. 5 6 7 8 9 10 1 2 Количество воспроизведенных вторыхизображений, % 0 33 50 33 67 67 84 84 100 100 ствующих коэффициентов не выходятза границы интервальных оценок, т,е.достоверно не отличаются. Однакосравнение остаточных дисперсий покритерию Фишера показывает, что результаты испытуемого Б. плохо (вероятность меньше 95%) описываютсяэкспоненциальной зависимостью. Поэтому хотя по данному тесту испытуемый входит в группу здоровых...
Устройство для изготовления кодовых жгутов для постоянной памяти
Номер патента: 1293757
Опубликовано: 28.02.1987
Авторы: Балакирев, Бурмистров, Ямпольский
МПК: G11C 5/12
Метки: жгутов, кодовых, памяти, постоянной
...смещение информационного провода 7, сматываемого с бобины 8, из зоны движения рабочего конца 9 прошивочной иглы. Другой конец прошивочной иглы 10 жестко связан с двумя плечами 11, на которых закреплены ЗО якоря 12 электромагнитов 13. Вертикальная ось 14, закрепленная в подшипниках 15, является осью вращения прошивочной иглы 10. На диске 2 закреплен датчик положения намоточного шаблона, выполненный в виде ленты 16 с отверстиями, фотодиода 17 и источника 18 света. Фотодиод 17 и источник 18 света жестко закреплены вне диска 2, а лента закреплена на торцовой поверхности диска по окружности и проходит между фотодиодом и источником света. 40 На торце 19 рабочего конца 9 прошивочной иглы 10 выполнено сквозное отверстие 20 со сферическим...
Устройство для контроля блоков буферной памяти
Номер патента: 1293761
Опубликовано: 28.02.1987
Авторы: Дебальчук, Дмитриев, Косарев
МПК: G11C 29/00
Метки: блоков, буферной, памяти
...1 с выхода триггера 6 поступает на логический элемент ИЛИ, на его выходе также появляется напряжение логической 1 и зажигается индикатор 4, что в данном случае (при нулевом показании индикатора 12) свидетельствует об неисправности счетчика 11 ошибок или индикатора 12.Неисправен элемент 8 сравнения и на его выходе отсутствуют импульсы ошибок, что также может привести к нулевым показаниям индикатора 12. Контроль исправности элемента 8 сравнения осуществляется путем подключения параллельно его входам элемента 9 сравнения, а выходные сигналы элементов 8 и 9 сравнения сравниваются элементом ИСКЛЮЧАЮЩЕЕ ИЛИ 10 и при неисправности элемента 8 сравнения на выходе элемента 10 появляются импульсы, которые поступают на Один из ВхОдОВ...
Элемент аналоговой памяти
Номер патента: 1295452
Опубликовано: 07.03.1987
МПК: G11B 11/24
Метки: аналоговой, памяти, элемент
...СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-полиграфическоепредприятие, г, Ужгород, ул, Проектная,4,Изобретение относится к вычислительной технике и может быть исполь. зовано в аналоговых запоминающихустройствах для интегрирования идлительного хранения информации, 5Целью изобретения является уменьшение потребляемой мощности.На чертеже приведено конструктивное выполнение предложенного элемента памяти. ЮЭлемент аналоговой памяти содержит диэлектрическую герметичную колбу 1, контакты 2 и 3 с выводами 47 электроды 8 и 9, дискообразные экраны 10 и 11, 15Элемент работает следующим образом,При воздействии поданного наэлектроды 8 и 9 входного напряжения,обеспечивающего тлеющий разряд, металл...
Устройство для контроля оперативной памяти
Номер патента: 1295455
Опубликовано: 07.03.1987
МПК: G11C 29/00
Метки: оперативной, памяти
...блоке 8 управления, четвертый выход дешифратора двухразрядного счетчика блока 9 дешифраторов, элементы И 37, ИЛИ 35, триггер 34 в формирователе 6 числовых сигналов) причем изменение состояний перечисленных элементов происходит по заднему Фронту ВИ 1. Таким образом происходит переход к второму этапу проверки КУ, который определяется наличием разрешающего сигнала на втором выходе дешифратора цвухразрядного счетчика блока 9 дешифраторов. Блок 8 управления формирует реяим записи, а также управляющие импульсы в счетчики строк и столбцов,В течение всего второго этапа счетчик выбора микросхем остается в нулевом состоянии. С выхода формирователя 6 числовых сигналов подается единичный сигнал на третий выход устройства, При записи единичной...
Устройство регистрации программных событий памяти
Номер патента: 1297065
Опубликовано: 15.03.1987
МПК: G06F 11/36
Метки: памяти, программных, регистрации, событий
...ариф 50 метико-логического устройства 8;2 - перенос с младших разрядов с буферной памяти 13 результатов второгоарифметико-логического устройства 9;3 - триггер 12 синхронизации; 4-13 -55 значения описаны; выходы:- СпА,2 - С 1 пВ; 3 - Мз 2; 4 - МзЗ - А 1;5 - МзЗ - А 2: 6 - МзЗ - В 1 7 - Мз 3 -В 2; 8 - Мз 5; 9 - Мз 0; 10 - Мз 12;11 - СцА 1: 12 - СцА 2; 3 - СцВ 1;297065 4 - СцВ 2. Обозначения: А - для первого арифметико-логического блока 8,И - для второго арифметико-логического блока 9. Буферная память призна.ков обращения памяти служит для запо.минания на один цикл как самого фак- .та обращения к памяти, так и ее признаков выборка команды, запись иличтение). Смена информации происходит в каждом цикле по синхросигналу 7. Триггер 12...
Устройство для записи и контроля программируемой постоянной памяти
Номер патента: 1297118
Опубликовано: 15.03.1987
МПК: G11C 29/00
Метки: записи, памяти, постоянной, программируемой
...в регистр 5 данных. В информационной части кода операции ЭВМ выдает на общую шину адрес проверяемой ячейки постоянной памяти. Сформированный блоком 4 управления тактирующий сигнал фиксируется в регистре 5 данных.Второе обращение - ввод(вывод. В адресной части кода операции указана команда Запись в регистр адреса памяти, по которой полный адрес выбранной ячейки постоянной памяти из регистра 5 данных переписывается в регистр 15 адреса программируемого блока постоянной памяти, старшая часть адреса поступает далее на входы дешифратора 14 чтения программируемого блока 18 постоянной памяти для выборки определенной линейки матрицы 19 элементов постоянной памяти.Третье обращение - ввод. В адресной части кода операции указана команда Разрешение...
Устройство управления распределением оперативной памяти
Номер патента: 1298754
Опубликовано: 23.03.1987
Автор: Мазаник
МПК: G06F 12/00
Метки: оперативной, памяти, распределением
...данной работе устройства. По вхо-ду 43 устройства поступает сигнал,который обнуляет триггер 17 (счетчик 2 в этот момент времени должен 20закончить свой цикл работы и находить.ся в нулевом состоянии, т.е, размеры всех свободных областей памяти изблока 3 были проанализированы) и ус-.танавливает в единичное состояниетриггер 18.При этом содержимое счетчика 1увеличивается на единицу, код начального адреса -й свободной области памяти поступает на выход 51 устройства (на выход 52 поступает сигнал сформирователя 7), суммируется с кодом размера требуемой области памяти(из регистра 11) сумматором 9 и записывается .в регистр 13, содержимое 35которого выдается на выход 48 устройства, сигнал на выходе "Меньше"элемента 16 сравнения обнуляет 3-йрегистр...
Устройство для адресации памяти
Номер патента: 1298755
Опубликовано: 23.03.1987
Авторы: Кильметов, Ковалев, Купровский, Лозбенев, Халявко
МПК: G06F 12/00
Метки: адресации, памяти
...первые входы элементов 3 сравнения поступает сигнал запрета.На первые входы сумматоров 2 поступают логические сигналы от соответствующих переключателей 1. На вторые входы первого сумматора 2 подается базовый адрес, с которого начинается 35 присвоение условных адресов блоков 4 памяти системы. Если первый блок 4 не отключен, то базовый адрес складывается с логической "1", поступающей от первого переключателя 1, и увели чиваекся на единицу. Затем этот адрес поступает на вторые входы второго сумматора и, если второй блок памяти не отключен, то во втором сумматоре также происходит сложение это го адреса с логической "1" второго переключателя 1. Если второй блок 4 отключен, то сложение адреса с логическим "О" не изменяет его и он поступает на...
Устройство управления блоками памяти
Номер патента: 1298799
Опубликовано: 23.03.1987
Авторы: Дрель, Мугинштейн
МПК: G11C 7/10
Метки: блоками, памяти
...и поступаю щий через элемент И 26 на вход сброса регистра 23. После приема адреса на ре 1298799гистр 23 на входах блока 24 сравнения оказываются одинаковые сигналы, что приводит к появлению на его выходе единичного потенциала, поступаюгцего на вход 10 блока 4 синхронизации.Разрядность регистра 23 и соответственно количество разрядов, поступающих с регистров 23 и 14 на входы блока 24 сравнения. определяются числом разрядов в адресе, необходимых для задания различных номеров блоков памяти, к которым осушест- О вляется обращение. Например, при наличии в группе выходов 8 блоков памяти емкостью по 8 К слов каждый для задания номера, при шестнадцатиразрядном адресе, достаточно трех старших разрядов адреса.По сигналу на выходе 20 блока 4...
Устройство для укладки кодовых жгутов в накопитель постоянной памяти
Номер патента: 1300556
Опубликовано: 30.03.1987
МПК: G11C 5/12
Метки: жгутов, кодовых, накопитель, памяти, постоянной, укладки
...распределителя высокочастотных колебаний. На пластине закреплен набор стержней 5, ориентирующих матрицу накопителя (паблон) 6 и пьезокерамические вибраторы , связанные с высокочастотным блоком питания 8.Б верхней части матрицы установлены конусообразные колпачки 9, на которые надетыкладынаемые кодовые жгуты 10, поджатые грпжимной рамкой 11.Устройство работает следующим образом.,Чля укладки кодовых жгутов 10 в матрице накопителя 6 последнюю ориентируют посредством стержней 5 и закрепляют на основании 1.Затем на конусообразные колпачки 9 надевают укладываемые кодовые жгуты 10 и накладывают прижимную рамку 11. После этого подается питание на вибратор 2, который приводит основание 1 в колебательное движение низкой частоты и питание на два...
Блок управления полем подмагничивания для доменной памяти
Номер патента: 1300562
Опубликовано: 30.03.1987
Автор: Статейнов
МПК: G11C 11/14
Метки: блок, доменной, памяти, подмагничивания, полем
...памяти.На чертеже изображена блок-схема предлагаемого устройства.Блок управления полем подмагничивания для доменной памяти содержит дешифратор 1, выходы которого подключены к управляющим входам формирователей 2 - 2 и 3 - 3, выходы которых подключены к одним выводам соответствующих резисторов 41 - 42 вторые выводы которых объединены и являются выходом блока управления. Вход дешифратора 1 подключен к выходу аналогоцифрового преобразователя 5, входы которого являются входами блока,Выход блока управления соединен с одними выводами г-катушек 61 - 6 микросхем доменной памяти 7 - 7, другие выводы которых соединены с шиной нулевого потенциала. Выходы микросхем 71 - 7 соединены с входами усилителей считывания 8 - 8 д и соответствующими входами...
Устройство для формирования теста оперативной памяти
Номер патента: 1302322
Опубликовано: 07.04.1987
Авторы: Август, Гноевая, Зыков
МПК: G11C 29/00
Метки: оперативной, памяти, теста, формирования
...0010, а триггер 3 - в состояние 1, поэтому с прямого выхода триггера 3 на управляющий вход счетчика 1 поступает сигнал 1. В последующие такты происходит считывание информации по всем адресам, а также занесение начального адреса группы со счетчика 5 импульсов по модулю К в блок 6 суммирования,Затем происходит запись новой кодовой комбинации 0010 по той же группе адресов, а по окончании записи триггер 3 вновь переключается в состояние 1 и снова устанавливается режим Считывание информации по всем адресам.После записи кодовой комбинации 1111; второй счетчик 2 переключается в состояние 000 и на выходе элемента ИЛИ-НЕ 4 появляется 1. После записи кодовой комбинации 0000 счетчик 2 переключается в состояние 0.01 и на выходе элемента...
Устройство для контроля блоков постоянной памяти
Номер патента: 1302323
Опубликовано: 07.04.1987
Автор: Дорошкевич
МПК: G11C 29/00
Метки: блоков, памяти, постоянной
...10 для промежуточного пуска устройства. При этом сбрасываются анализатор 13 и триггер 7, а содержимое счетчика 4 увеличивается на единицу, Поэтому в проверяемом блоке 34 памяти выбирается вторая микросхема, которая контролируется аналогичным образом. Контроль блока 34 памяти в режиме измерения суммарной сигнатуры заканчивается после того, как заполнится счетчик 4, т. е. поочередно выбраны все микросхемы блока 34 памяти и для каждой из них сформирована своя сигнатура.При подаче на вход 23 коммутатора 16 через переключатель 5 уровня нулевого потенциала, на вход счетчика 2 подаются сигналы с инверсного выхода триггера 7, на вход счетчика 3 сигналы генератора 1, на вход счетчика 4 сигналы переполнения счетчика 3, на установочный вход...
Устройство для контроля оперативной памяти
Номер патента: 1302325
Опубликовано: 07.04.1987
Авторы: Иванова, Скобелев, Хаимов
МПК: G11C 29/00
Метки: оперативной, памяти
...запись - считывание с полным перебором необходимо шестнадцать периодов тактовой последовательности, так как при обращении к каждой паре ячеек из всевозможных в режимах записи и считывания необходимо проверить четыре возможные комбинации состояния ячеек: 00, 01, 10, 11. Поэтому смена пар адресов происходит раз в шестнадцать периодов тактовой последовательности по импульсу переноса, поступающему со счетчика 24 длительности. Адресные сиггналы с выходов счетчиков 9 и 10 адресов поступают на информационные входы мультиплексора 2, где коммутируются на выход в соответствии с сигналом управления, тем самым обеспечивая однозначность обращения к паре ячеек. С выхода мультиплексора 2 адрес поступает на соответствующие входы формирователя 5...
Устройство для управления доступом к памяти от двух цвм
Номер патента: 1304030
Опубликовано: 15.04.1987
МПК: G06F 13/18
Метки: двух, доступом, памяти, цвм
...запрос на вход разрешения второго блока 12 регистров.Если 1-й подканал занят, то запроспоявляется на прямом выходе второгоблока 12 регистров и через четвер.тый 7 и первый 5 регистры передается на установочный вход пятого регистра 4 и на вход второго формирователя 19 импульсов, Если подканалсвободен то сигнал появляется наУ50инверсном выходе второго блока 12регистров и поступает на установочный вход 1-го блока второго блока12 регистров, тем самым блокируяобращение второй ЦВМ к данному подканалу., на первый вход блока 21 коммутации и чере шестой регистр 8 наустановочный вход седьмого регистра1, на вход сброса пятого регистра 44030 Формула 5 130изобретения Устройство для управления доступом к памяти от двух ЦВМ, содержащее блок...
Устройство для тренировки памяти обучаемого
Номер патента: 1305757
Опубликовано: 23.04.1987
МПК: G09B 9/00
Метки: обучаемого, памяти, тренировки
...обучаемым неверно или он не уложилсяв отведенное время, то только наодин из входов соответствующих элементов И 38 подаются единичные потенциалы, т.е. в счетчик 41 импульс свыхода элемента ИЛИ 39 не поступает.По окончании ответа на все высвеченные индикаторы и цифры на нихсчетчик 42, на который поступаютимпульсы с выхода элемента ИЛИ 40,переполняется. Импульс с его выходачерез элементы И 31 и ИЛИ 34 поступает на информационный вход элемента ЗАПРЕТ 43. Так как на запрещающийвход элемента 43 подается нулевойпотенциал с выхода элемента ИЛИ 33,то импульс с выхода элемента 43 поступает на вход элемента 44 задержкии на индикатор 9, предупредив обучаемого о допущении ошибки (и повторном предъявлении той же информации).Спустя время задержки,...
Устройство для обхода дефектных регистров в доменной памяти (его варианты)
Номер патента: 1305773
Опубликовано: 23.04.1987
МПК: G11C 11/14
Метки: варианты, дефектных, доменной, его, обхода, памяти, регистров
...следующему адресу, к которому будет обращение в следующем такте.Если в очередном такте Т 1 встретится дефектный регистр, то на прямом выходе соответствующего разряда бло ке 8 логический "О", а на инверсном - логическая "1". Информация по переднему фронту Т 1 записывается в регистр 1, но коммутатор 2 закрыт по второму входу, и на выход 18 поступает сигнал 30 нуля. В течение такта Т 2 формирователь 10 вырабатывает сигнал, который через открытый .элемент 6 переключает соответствующий счетчик 3 в следующее состояние, а перед приходом так- З 5 та Т 1 соответствующий коммутатор от-крывается по следующему входу, вследствие чего информация, поступающая через первый информационный вход этого регистра, до следующего дефектно го регистра в ЦМД ЗУ...
Устройство для поиска информации в памяти
Номер патента: 1309041
Опубликовано: 07.05.1987
Авторы: Корнейчук, Марковский
МПК: G06F 17/30
Метки: информации, памяти, поиска
...ИЛИ 12 формируется нулевой потенциал, разрешающий выдачу импульса с выхода 20 блока 2 1 управления на счетный вход счетчика 3 так, что в следующем такте сравнивается на схемах 5 сравнения 1-е поля регистра 6 признака поиска с 1-м поМлем (1-1) + 1"-го слова.ЬЕсли же хотя бы в одном из разрядов регистра 10 будет зафиксирована единица (соответствует совпадению поля одного из сравниваемых в текущем такте слов с соответствующим полем признака поиска), то на выходе элемента ИЛИ 12 формируется единичный сигнал, запрещающий выдачу сигнала на счетный вход счетчика 3. Если, например, в текущем такте совпали с соответствующими полями признака поиска поля 1-го и 1-го слов (161,М), ) Б ),Ы)и х, то в последующих двух тактах работы устройства...
Устройство для обращения к блокам памяти
Номер патента: 1309081
Опубликовано: 07.05.1987
Автор: Ермолин
Метки: блокам, обращения, памяти
...выбранной, а остальные невыбранные). При этом по обмоткам 8 г - 8 гпотечет ток, который вызывает появление ЭДС ца обмотках 6 г - 6 гн и 7 г - 7 гкНа выходах 1 г - 11 импульсы ЭДС из-за встречного включения пар обмоток 7, и 7, 7,. и 7, 7 и /гкомпенси. ру)отся, т.е. при подключении к ним резисторов 12, -12 нагрузки токов (помех) в них не будет.Если обмотки 6( - бг совместно с резистором 10 образуют замкнутую цепь, по ней потечет ток, который создает падение напряжения на обмотке 61 трансформатора 5, неработающего Ц)ормирователя 3, выбранной пары. В результате по обмоткам 7, - 7 г выбранной пары трансформаторов при подключении к ней нагрузки 12, потечет ток опроса соответствующей полярности (при выбранном формирователе Зг потечет ток...
Способ отбраковки микросхем памяти
Номер патента: 1310756
Опубликовано: 15.05.1987
МПК: G01R 31/28
Метки: микросхем, отбраковки, памяти
...г. Ужгород, ул, Проектная, 431Изобретение относится к измерительной технике и может быть использовано для контроля надежности микросхем памяти.Цель изобретения - повышение достоверности отбраковки микросхем памяти, обладающих повышенной надежностью.Сущность предлагаемого способазаключается в том, что величина Е --Е характеризует однородность накопителя, Чем меньше величина ) Е, -Етем однороднее накопитель запоминающего устройства, т.е, тем меньше различаются между собой по электрическимхарактеристикам ячейки памяти накопителя. Высокая однородность накопителя свидетельствует о высокой однородности материалов и точности воспроизведения технологических процессов,используемых при изготовлении микросхем памяти, и, следовательно, высокой...
Устройство для контроля блоков памяти
Номер патента: 1310904
Опубликовано: 15.05.1987
Автор: Бурдиян
МПК: G11C 29/00
Метки: блоков, памяти
...неравенства кодов с выходов 31 формирователя 8 и блока 10 блок 9 выдает логическую 1 (импульс 27, показанный на фиг. 2 пунктиром) и происходит установка в 1 триггера 12. Сигнал с инверсного выхода триггера 12 прекращает работу устройства, и фиксируется неисправность в адресной части. Эталонный код для каждого блока 5 памяти определяется на этапе записи информации в него и устанавливается предварительно в блоке 10. С выхода формирователя 4 сигнал подается также на вход элемента И 11 для того, чтобы по последнему адресу не формировать ложного сигнала сбоя, пока не будет сформирован конт рол ьн ы й код.Описанный режим позволяет определить исправность или неисправность информационной и адресной части блока 5 памяти.В случае обнаружения...
Элемент памяти
Номер патента: 1312645
Опубликовано: 23.05.1987
Автор: Игнатьев
МПК: G11C 11/40
Метки: памяти, элемент
...кк н 1 6 з)хэ(ихр;33 с 3( гцрцв ус гдевлены сдльц вьОЛИС Н 3 СЦШ(3,)Ы (н ОТЦОШСНИК) К К ТДЛ и.Ц 34 Ч, (Ня Си Ц(Ц С НИМИ ЦО ЭМ ИТ 1 ЕР(М, 1 Рцсис цр;)л( (стдльных элементцв и;)мя ги13(НОР 1 НЦО(0 С 0,10 Ц 3,1;(зцвыс ццтснцидлы тр(нз(стцров 7н р( с эч и гтсрныс ц( рсходы тра нсли руктсян; р;1 ср.(ньк нины 1Выбрдц(цго стц)6.(д 1.Оцпн)цснис Лрцвнсй нд разрядныхц и н л1 3 лен тиИ ни рл ет сцсцяци( Быб) ( 1 Е Л) (113 1 113 Ч 531 И .) рж(слс,и( и инфцрчации ыбрд 1 ный эл(ч(131 н;чя и у(тд 3влв;Сгс ц нрц тив)иоложное сстояние посредством включения лополнительнцгц тока записи в одну из разрядных шин 1 Выбранного столбца.11 ри этцм один и( транзисторов 7, в эмиттере которого увеличивается ток, входит в режич насыщения в результате увеличения...
Устройство для контроля блоков оперативной памяти
Номер патента: 1314388
Опубликовано: 30.05.1987
Автор: Иванов
МПК: G11C 29/00
Метки: блоков, оперативной, памяти
...равным ближайшему целому числу, большему числа 1 + 1 о 82,В конце цикла считывания вновь срабатывает триггер 5. К этому моменту счетчик 7 в процессе своего счета устанавливается в состояние и.: Это состояние дешифрируется дешифратором 8. В момент срабатывания триггера 5 на тактовом входе триггера 12 20 возникает перепад напряжения, по которому он устанавливается в состояние, соответствующее сигналу на его информационном входе. Если дешифра 25 тор 8 в этот момент открыт, триггер 12 устанавливается в состояние "1", при котором на его инверсном выходе сигнал неисправности отсутствует.При любом другом состоянии счетчика30 7 на инверсном выходе триггера 12 появляется сигнал неисправности, которыйхранится в триггере 12 до поступления на...
Устройство для контроля последовательности байтов данных дисковой памяти
Номер патента: 1315979
Опубликовано: 07.06.1987
Авторы: Бояринов, Давыдов, Дадаев, Ленгник, Мельников, Митропольский
МПК: G11C 29/00
Метки: байтов, данных, дисковой, памяти, последовательности
...устанавливающий вместо первого этапа второй.Сигналом 34 мультиплексор 4 переключается на прием по другому входу. Сигналом 38 мультиплексор 5 также включается на прием по другому .входу, Проверочные символы из памяти12 по шинам 42,40 и 57 через. мультиплексоры 5 и 4 поступают на выходнойрегистр 8 и далее через шину 29 записываются на диск. 6Перед началом работы устройства в режиме чтения из диска информационных байтов (третий этап) внешним сигналом по шине 23 триггеры 65 и бб, задатчика 19 устанавливаются в состояние "ноль", В режиме чтения из диска информационных байтов последние поступают по шине 26 в регистр 1 данных одновременно с сигналом 25 и далее по шине 56 в память 2, а также через мультиплексор б по шине 53 в сумматор 9, Каждый...
Устройство для укладки кодовых жгутов в накопитель постоянной памяти
Номер патента: 1316043
Опубликовано: 07.06.1987
Авторы: Бурцев, Кондратьев, Семыкин
МПК: G11C 5/12
Метки: жгутов, кодовых, накопитель, памяти, постоянной, укладки
...5 и матрица накопителя 6. В верхней части концентратов 5закреплены конусообразные колпачкиНа матрице накопителя 6 и конусообразных колпачках 7 расположены индуктивные датчики контроля укладкикодового жгута 8, связанные с блокомконтроля укладки кодового жгута 9,выполненным, например, в виде компаратора, выход которого соединен сблоком 3 питания.На конусообразных колпачках 7 надеты кодовые жгуты 10, на которыенакладывается прижимная рамка 11,Конусообразные колпачки 7 фиксируютсямеханизмом 12 прижима колпачков,установленным на направляющих основания (не показано).Устройство работает следующим образом. Для укладки кодовых жгутов 10 в матрице накопителя 6 последнюю ориентируют посредством концентраторов 5 и закрепляют на...
Устройство для контроля памяти
Номер патента: 1316052
Опубликовано: 07.06.1987
Автор: Алумян
МПК: G11C 29/00
Метки: памяти
...счетчика 26 в буферноеЗУ 30 по адресу кода операнда.Если КОП 1-100, то высокий уровеньустанавливается на пятом выходе дешифратора 39. Если содержимое счетчика 26 не равно нулю, то на выходеэлемента И-НЕ 27, устанавливаетсявысокий уровень, который, пройдячерез элемент И 35, устанавливаетвысокий уровень на входе элементаИ 11. При этом импульс из третьейсерии управляющих импульсов, пройдячерез элемент И 11, поступает навход записи счетчика 6, записываяв него код операндаЭтот код в данном случае является адресом переходаи определяет адрес следующего обращения к блоку 15,Если на выходе элемента И-НЕ 27устанавливается низкий уровень (содержимое счетчика 26 равно нул),то на выходе элемента НЕ 38 устанавливается высокий...
Устройство для контроля блоков памяти
Номер патента: 1316053
Опубликовано: 07.06.1987
Авторы: Кобозева, Овчинников, Руд, Урусов, Усков
МПК: G11C 29/00
Метки: блоков, памяти
...4, по которым производится запись содержимого регистра 45 в счетчик. 50 55 131605После этого блок 12 подает на коммутатор 10 сигнал, по которому скорректированные данные с выхода блока8 поступают на выход 21, после чегоблок 12 устанавливает устройство в 5исходное состояние и выдает сигналСх И окончания операцииРежим тест состоит иэ четырех операций: чтение содержимого регистра41 ошибки адреса, чтение содержимого регистра 42 ошибки данных, записьв регистр 45 начального. адреса, запись в регистр 46 конечного адресаи проверка аппаратуры,Если на входах 22 задан код опе -рации тест, блок 12 анализирует адрес на входе 19, для чего подает навход дешифратора 13 сигнал опроса,Если на входе 19 задан адрес регистра 41 (фиг. 4), то по сигналу с...