Патенты с меткой «памяти»
Ячейка памяти
Номер патента: 537388
Опубликовано: 30.11.1976
Автор: Кабанов
МПК: G11C 11/40
Метки: памяти, ячейка
...буферного биполярного транзистора 3 соединен с подложкой 5, исток МДП-транзистора 1 записи и эмиттер буферного биполярного тран зистора 3 соединены с разрядной шиной б, затвор транзистора 1 - с числовой шиной 7 записи, а исток МДП-транзистора 2 считывания - с числовой шиной 8 считывания,В режиме хранения напряжение на число вой шине 7 записи равно нулю. На разряднуюшину 6 и числовую шину 8 считывания подается отрицательное напряжение, которое больше по величине порогового напряжения МДП- транзисторов, на подложку 5 - небольшое 25 постоянное положительное напряжение смещения. В результате этого все транзисторы ячейки закрыты. Для записи информации в ячейку памяти, на числовую шину 7 записи поступает отрицательное напряжение, При 30...
Магнитная ячейка памяти
Номер патента: 538423
Опубликовано: 05.12.1976
Авторы: Жучков, Ломов, Мочалов, Чиркин
МПК: G11C 11/14
Метки: магнитная, памяти, ячейка
...токовых проводдля управления 5 и 6 различным образом: подками, между ними, над ними, - в зависимосзначения, условий работы и технологическихостей изготовления устройства,пластине 1 в присутствии постоянного поляя, создаваемого источником 3 и направленрепендикулярно к поверхности пластины,ромагнитной аппликацией 4, играющей рольстатической ловушки, находится домен 2.538423 ЦНИИПИ Зак дпнсное раж 7 лиал ППП "Патент", г. Ужгород, чл, Проектная 3Под действием градиентного магнитного внешнего поля, создаваемого током, протекающим по проводникам 5 или 6, и накладываемого на поле смещения, цилиндрический домен 2 начинает перемещаться в плоскости пластины в направлении 5 максимального уменьшения суммарного мапщтного поля, т. е. вдоль...
Ассоциативная ячейка памяти
Номер патента: 538425
Опубликовано: 05.12.1976
Автор: Кабанов
МПК: G11C 15/04
Метки: ассоциативная, памяти, ячейка
...шинами 10 и 11. Коллекторы транзисторов 4 и 5 соединены с шинойассоциативной выборки 12, коллекторы транзисторов 6 и 7 - с базами транзисторов 1,2,4, и 5.При всех режимах напряжение на шине 8 равно О. В режиме хранения на шину 9 подается неболь бшое положительное напряжение порядка 0,4-0,8 В.При этом эмиттер транзистора 3 открыт и инжектирует ток в базы транзисторов 1 и 2. Так как базы иодни из коллекторов транзисторов 1 и 2 перекрестно связаны, то один из транзисторов открыт, а 16другой закрыт. Примем, что когда транзистор 1открыт, а транзистор 2 закрыт - в ячейке хранится"1", при противоположном состоянии транзисторов 1 и 2 - "0". На шину 12 подается положительноенапряжение, а на шины 10,11 - небольшое отри- фцательное...
Квазистатическая ячейка памяти
Номер патента: 541197
Опубликовано: 30.12.1976
Авторы: Байков, Ваградов, Герасимов, Гусаков, Кармазинский, Можаев
МПК: G11C 11/40
Метки: квазистатическая, памяти, ячейка
...информации определяется выбираемой адресной шиной. При записи логического О потенциал, соответствующий уровню логического О, подается на адресную шину нуля 11, при записи 1 - на адресную шину единицы 12, что приводит к запиранию одного из коммутирующих транзисторов 7, 8 и отпиранию одного из управляющих транзисторов 5, 6. Поскольку в плече триггера, к которому подключен открытый управляющий транзистор, при записи противоположного кода переключающий транзистор триггера и коммутирующий транзистор закрыты, то на удельную крутизну (размер) управляющего транзистора не накладываются ограничения и запись информации производится так же, как и в динамических ячейках памяти: путем заряда узловой емкости в плече триггера через управляющий...
Квазистатическая ячейка памяти
Номер патента: 541198
Опубликовано: 30.12.1976
Авторы: Байков, Ваградов, Герасимов, Гусаков, Кармазинский, Можаев
МПК: G11C 11/40
Метки: квазистатическая, памяти, ячейка
...11, шину питания 12, разрядные шины 13, 14 и адресную шину 15.Ячейка памяти работает в рекимах хранения, считывания и записи информации.В режиме хранения потенциалы на разрядных шинах 13 и 14 соответствуют уровню логического О. На адресной шине потенциал соответствует уровню логической 1. Управляющие транзисторы 5 и 6 и дополнительные коммутирующие транзисторы 9 и 10 закрыты, коммутирующие транзисторы у и О открыты.Ы режиме считывания потенциалы на разрядных шинах не изменяются и соответствуют уровню логического 0, На адресную шину подается разрешающий сигнал, соответствующий уровню логического О. Управляющие транзисторы 5 и Ь открыты, все коммутирующие транзисторы 7 - 10 закрыты. Через управляющий транзистор, подключенный к...
Устройство для формирования адресов памяти при распределении табличных данных
Номер патента: 542193
Опубликовано: 05.01.1977
Автор: Красникова
МПК: G06F 9/20
Метки: адресов, данных, памяти, распределении, табличных, формирования
...Входы регистра 1 - ри поступдсшп: и)(фоэл(ации об адресе массгвов стопоиоь и гсГистра 3 3 - пр) поступ;с)Ии )(ИЬор.ации об адресс катадога ласс)(ьоь,При расиэедечеи) В .:ал:ят; Оче(эед-.ной таблицы ь устройство ььо - ,Ятся пссдодОВатедьпо сдоьа ьто(эОГО 1 тр.тьеГОтипа.10 ЬО ЬТООГО гп(а СОДО) ,т 1 П )Епоьания стрОк тао 1"ц .э) пост п 01:;П 1сдова второго типа пеоэд его оэработкойс регистров 10-2 с:;:(л, к;тся -р:с;.ма .)1(1 ы таблИ 1 ) .сспьа ст0)(а сивостолбцов и затисыь(ьотся ь к:(ОстьеОЧЕрЕдНОГО ЭПЕЛ(вита )атаОга л:ассц.ОВ,При этом по сигпадал .01, ), ВЭ(снячерез коммутатор 4 о,(к; (,ч тПОВОМУ ВХО)т о и 0 Ка . , И 1 Т) а ХО .1гистроь 10-12 и Од)с.,;.с :,ко. Хг тато) 5:СдЭП чаете.гВхОд," )Зь)ход "э"),"Стра . 1, 1 от о) т. с:до(эжит...
Устройство для защиты памяти
Номер патента: 542246
Опубликовано: 05.01.1977
Авторы: Нестеренко, Супрун
МПК: G11C 29/00
Метки: защиты, памяти
...внутренней записи 14, а второй вход - к шине 15 записи от непосредственного доступа к запоминающему устройству.Работает устройство следующим образом. Зало. минающее устройство разбивается на две области - защищаемую и незащищаемую, причем величина защищаемой области определяется содержимым регистра 4. Блок сравнения 2 сравнивает содержимое регистра 4 с содержимым регистра адреса 3, и при обращении к защищаемой области запоминающего устройства на выходе блока сравнения 2 вырабатывается сигнал, который поступает на элемент И 1.Для разных пользователей запоминающего устройтсва защита его производится по-разному. Для внутреннего обращения к запоминающему устройству от процессора устройство срабатывает при наличии сигнала на выходе...
Ячейка памяти для регистра сдвига
Номер патента: 543013
Опубликовано: 15.01.1977
Авторы: Маркин, Прушинский
МПК: G11C 19/28
Метки: памяти, регистра, сдвига, ячейка
...многоэмпттерного транзистора 2, к базе второго многоэмиттерного транзистора 3, к базе первого дополнительного транзистора 4, и первому входу 5, к первому дополнительному входу 6 и через первый резистор 7 - и катоду диода 8, анод которого соединен с шиной тактовых импульсов 9. База второго транзистора 1 О соеднепа с коллектором транзистора 3, с базой транзистора 2, с базой второго дополнительного транзистора 11, со вторым входом 12, со вторым дополнительным входом 13 и через второй резистор 14 - с катодом диода 8. Коллектор транзистора 1 объединен с первым выходом 15, а коллектор транзистора 10 - со вторым выходом 16. Коллектор транзистора 4 связан с первым дополнительным выходом 17, а коллектор транзистора 11 - со вторым...
Ячейка памяти
Номер патента: 545007
Опубликовано: 30.01.1977
Авторы: Домнин, Петров, Тонких, Федоров
МПК: G11C 11/40
Метки: памяти, ячейка
...2, с базой транзистора б.Второе кольцо, симметричное первому, состоит из соединенных между собой коллектора транзистора 5 и второго эмиттера транзистора 2 с базой транзистора 1 и первого эмиттера транзистора 1 с базой транзистора 5 и катодом прямосмещенного диода 3,При повышении потенциала базы транзистора 2 потенциалы эмиттеров этого же трачзистора понижаются, в результате повышается ток через диод 4, и следовательно, ток базы и коллектора транзистора б. Повышение тока коллектора транзистора б ведет к увеличению тока базы транзистора 2, т. е. еще к большему повышению потенциала базы транзистора 2. Весь процесс происходит в активном режиме до значений коэффициента усиления,по кольцу обратной связи, равного единице, Потенциал первого...
Устройство для тренировки памяти и реакций человека
Номер патента: 546004
Опубликовано: 05.02.1977
Автор: Данильченко
МПК: G09B 7/02
Метки: памяти, реакций, тренировки, человека
...6 и блокпускового сигнала 7 подключен к генераторутактовых импульсов 8, выход которого соединен с программным блоком 9, Устройствовключает дешифратор 10 и адаптивный блокуправления 11, вход которого подключен ккоммутатору 2, а выход - к генератору тактовых импульсов 8. Вход дешифратора 10соединен с программным блоком 9, а выходы - с коммутатором 2 и блоком сопряжения 5.Устройство для тренировки памяти и реакций человека работает следующим образом.При нажатии на кнопку блока 7 запускается генератор 8, который через программныйблок 9 и дешифратор 10 подает сигнал накоммутатор 2, включающий цепь подсветкисигнала или задания для действий на таблоблока предъявления информации 4, и включает блок контроля времени реакций 3 дляотсчета времени...
Ячейка памяти
Номер патента: 546935
Опубликовано: 15.02.1977
МПК: G11C 11/40
Метки: памяти, ячейка
...входные транзисторы 5 и б, на базе которых с разрядных шин Уь У, подаются сигналы записи, транзистор 7, служащий для вывода информации при считывании, р-п-р-транзистор 8, управляющий режимом работы (выборка или хранение) и и-р-гг-транзистор 9, задающий ток питания в базы всех п-р-гг-транзисторов.В режиме хранения на базу транзистора 8 подается сигнал логической единицы (ток в шине Х равен О), транзистор 9 - включен, а транзисторы 3, 4 и 7 - закрыты. Сигналы с шин У, и 12 не могут пройти на базы транзисторов (1 и 2, и триггер на этих транзисторах хранит информацшо. В свою очередь сигнал с выхода триггера не может пройти на шину У так как транзистор закрыт.В режиме выборки на базу транзистора 8 через шину Х подается сигнал логического...
Ячейка памяти для регистра сдвига
Номер патента: 546938
Опубликовано: 15.02.1977
Автор: Спасибухов
МПК: G11C 19/00
Метки: памяти, регистра, сдвига, ячейка
...состояниях, 11 ри этом единичный сигнал, поступающий по входу 11 на один из входов элемента 7, и нулевой сигнал, поступающий по входу 12 на один из входов элемента 8, обеспечивают поступление сигналов с единичного (вход 9) и нулевого (вход 10) выходов основного триггера соседней ячейки на входы элементов 5 и 4 соответственно. Поэтому сигнал с шины сдвига, прохождение которого через элемент б разрешено сигналом с единичного выхода вспомогательного триггера данной ячейки, поступает на установку основного триггера в состояние, в котором находился основной триггер соседней ячейки. При нулевом состоянии,вспомогательного триггера соседней ячейки на один из входов элемента 7 подается нулевой сигнал. Он поступает по входу 11 ячейки памяти и...
Устройство для воспроизведения информаций из оперативной памяти
Номер патента: 547833
Опубликовано: 25.02.1977
МПК: G11C 7/04
Метки: воспроизведения, информаций, оперативной, памяти
...1 ах как информация при этом выдается с ГГулевымц входами триггеров 8, информационные Входы комлгутаторов 5 подключенык Выходам элементов И 3, а выходы - кедцнцчным Входам триггеров 8. Информационные входы коммутатора 12 подключены к управляющей шине 16 устройства, авыход коммутатора 12 соединен с входами стробирования 17 усилителей считывания 1,Устройство работает следукшшм образом. По предварительному обращению к дополнительному адресу памяти анализатор вида стробцрования 11 исследует параметры считанного сигнала на выходе усилителя 9 ц определяет оптимальный для данных параметров сигнала, соответствующих имеющим место внешним условиям, вид стробирования; прямой, инверсный цли потенциальныйВ соответствии с оптимальным видом...
Устройство для контроля оперативной памяти
Номер патента: 547837
Опубликовано: 25.02.1977
МПК: G11C 29/00
Метки: оперативной, памяти
...коммутаторов 12, другие входы которых подкл.".о чены к соответствующим выходам дополнительных коммутаторов 13 ипфор;,.: ционпыевходы которых подключены к вьлходамсчетчика 10, а управляющие входы - к вы-ходам счетчика 9, вход которого соодцнеьс выходом счетного триггера б, 4 вРассмотрим работу устройства йри режиме работы "Дождьф, Прц этом источниками информации, записываемой в регистр3, являются полусумматоры 11. При нажатии кнопки Пуск" в блоке управления 145начинает вырабатываться тактовая последовательность импульсов. В первом подцикле счетчики 5 и 10 работают синхронно от одних и тех же тактов блока 1, Приэтом на входах полусумматора 11 код одинаковый, а на его выходе низкий у.ровень.,соответствующий записи кода ф 0" по...
Электрооптическая ячейка памяти
Номер патента: 549834
Опубликовано: 05.03.1977
Автор: Арутюнов
МПК: G11C 11/42
Метки: памяти, электрооптическая, ячейка
...задержки 16, 17, ключ 18 и блок команды записи 19.Ячейки Керра 1, 2 и элемент И 3 выполняют функцию квантующих устройств для входных сигналов, причем к ячейкам Керра подводятся входные оптические сигналы + Ф и - Ф а к элементу И 3 - входной электрический сигнал У. Кроме того, к ячейкам Керра и элементу И 3 подводится сигнал с блока команды записи 19, длительность которого регулирует прохождение входных сигналов. С ячеек Керра, через фотоэлементы 4, 5 и с элемента И 3 через резистор 6 входные сигналы поступают на усилитель постоянного тока 7, выход которого, являясь электрическим выходом схемы, в то же время подключен к светодиодам 8, 9 и к ключу 18 (вторые концы светодиодов и ключа связаны с шиной нулевого потенциала). Оптические...
Ячейка памяти для сдвигового регистра
Номер патента: 549836
Опубликовано: 05.03.1977
Авторы: Аскинадзи, Буторин, Регнер
МПК: G11C 19/14, G11C 19/30
Метки: памяти, регистра, сдвигового, ячейка
...4 этой ячейки в состояние 1. Перед приходом тактового импульса снимается напряжение питания ячейки на время отключения фототиристора 2. Тактовый импульс тока, проходя по тактовой обмотке трансформатора 3, переводит его сердечник в состояние О. Наведенный импульс тока в выходной обмотке трансформатора 3 через первый диод 5 записывает информацию в следующую ячейку. Импульс тока, наведенный в компенсационной обмотке трансформатора 3, проходит че. рез выходную обмотку трансформатора 4 и переводит его сердечник в состояние О. Таким образом, первая ячейка после действия тактового импульса переходит в исходное состояние. Информация, записанная во второй ячейке, с помощью следующего тактового импульса сдвигается в третью ячейку и т.,ч, Наличие...
Матрица памяти
Номер патента: 551693
Опубликовано: 25.03.1977
Автор: Кириллов
МПК: G11C 5/02
Метки: матрица, памяти
...выходных контактных колодок рас. положены в промежутках между входными отверстиямй указанных каналов, против которых между контактами выполнены сквозные проемы,На чертеже изображена предлагаемая мзтрица памяти,Матрица памяти содержит пакеты числовых обмоток с каналами 2, которые обхвачены этими числовыми облеэтками, В каждый канал помещается по два стержня 3 цилипдрнческих магнигных пленок с обычным изоляционным покрытне.;з. у которых концы с однсн стороны замкнуты между собой пайкой 4, а вторые концы, изогнуты для прилегания к лепесткам 5 контактной колодки 6 или для последовательного соединения пайками 7 с парами противолежащих стержней разных пакетов одной матрицы. Контактные лепестки 5 расположе. ны в промежутках между...
Интегральная ячейка памяти для постоянного запоминающего устройства
Номер патента: 551700
Опубликовано: 25.03.1977
Автор: Басалыга
МПК: G11C 11/42
Метки: запоминающего, интегральная, памяти, постоянного, устройства, ячейка
...Уфиг. 2,31. В отсутствие импульса опроса напряжение на числовой шине, а, следовательно, на истоке МД 11 - транзистора, равно Ч Передаточная характеристика А (фиг. 2) транзистора формируется такой, чгобы пороговое на ЗЭ пряжение Чр было несколько меньше минимальной величины Ч. При этом в отсутствие импульса опроса МДП - транзистор ячейки, находящсйся в состоянии единицы, закрыт, цо близок к сткрыванию. При опросе на числовую шину 1 поступает 40 отрицательный импульс фиг. Зр и трацзистоо открывается. Токпротекаег от исто пека напряжения (+5 В) через резис 1 ор 3, МДП - транзистор 5 в числовую шиву 1, Импульс напряжения на разрядной шине 2 фиксируется усилителем считывания 5 как сигнал считанной ециницы. Когда ячейка находится, в...
Ячейка памяти для реверсивного сдвигового регистра
Номер патента: 551703
Опубликовано: 25.03.1977
МПК: G11C 19/14
Метки: памяти, реверсивного, регистра, сдвигового, ячейка
...следующие обмотки: такто. вая 8, входная 9, выходная 10, Сердечник 2 прошит обмоткой записи н обмотками управления сдвигом 12,13 и 14, тактовой обмоткой 15 и выходными обмотками 16,17 и 18. Выходная обмотка 10 соеди. непа через диод 3 с обмоткой записи 11 сердечника 2. Выходы ячейки через диоды 4,5 и 6 соединены сСоставитель А. Воронин Техред О. Луговая Корректор И. Гоксич Редактор О. Стенина Заказ 130/28 Тираж 762 И Государственного ко по делам изобрет 113035, Москва, Ж - 35Подписноеитета Совета Министров СССРений и открытийРаушская набд, 4/5 ЦНИИП илнал ППП " Патент ", г. Ужгород, ул. Проектная, 4 входами других разрядов регистра. Информацион. ный сердечник имеет стержни 19, 20 и 21, буферный стержни 22 - 26.Работает регистр...
Устройство для защиты памяти
Номер патента: 552641
Опубликовано: 30.03.1977
Авторы: Борисов, Корбашов, Работин, Рыжков, Рязанский
МПК: G11C 29/00
Метки: защиты, памяти
...-й разряд кода защиты, например, по записи содержит единицу, то это означает, что выполняемой программе разрешен доступ ж 1-й зоне по записи; если же 1-й разряд кода защиты по записи содержит нуль, то доступ к -й зоне на запись запрещен (аналогично строятся коды защиты по другим операциям), Каждый код защиты содержит столько единиц, сколько зон памяти выделено данной программе для соответствующего обращения. ( формированные и-разрядные коды защиты подают в и-разрядные регистры 5 каждого блока 2 сравнения в соответствии с их назначением.11 ри обращении программы к памяти на запись информации код старших разрядов исполнительного адреса, определяющий номер зоны памяти, к которой программе необходимо обратиться, поступает на вход...
Ячейка памяти
Номер патента: 554558
Опубликовано: 15.04.1977
Авторы: Бежко, Воросколевский, Мокрова
МПК: G11C 11/06
Метки: памяти, ячейка
...питания Е,2, Цепь считывания содержит тиристор 11, на управляющий электрод которого подаются сигналы по шине считывания 12, анод тирпстора 11 соединен с плюсовой шиной источника питания Е. через резисторы 13 и 14 и ключ 15. К общей точке резисторов 13 и 14 подключена одна из обкладок конденсатора 16. Катод тиристора 11 подключен и концу обмотки считывания 3, а ее начало соединено со второй Обкладко 1 конденсатора 16 и минусовой шиной источника питания.Контролируемый ток, пройдя по входной обмотке 2, приводит сердечник 1 в состояние 1, которое может сохраняться сколь угодно долго. Для получения информации о состоянии запоминающего элемента и в конечном итоге о протекании или пепротекании тока в контролируемой цепи нсобходимо включить...
Ячейка памяти
Номер патента: 554559
Опубликовано: 15.04.1977
Авторы: Волкогон, Молчанов, Ситников, Утяков
МПК: G11C 11/40
Метки: памяти, ячейка
...7, Источник тактовых сигналов соединен с разрядами 2, 3, 4 и 5 регистра через20 клемму 8,В первый разряд 2 предварительно обнуленного регистра записывается единица,временное положение которой относительноспорных импульсов соответствует записыва 25 емому числу (см, фиг. 2, положение О).При поступлснии через клемму 8 тактируютцих импульсов единица из первого разряда 2 сдвигается во второй разряд 3, затем извторого разряда 3 - в третий 4 (см. фиг. 2,ЗО положения 1 и 2). В следующем такте554559 Формула изобретения Фи Составитель В. Гордонова дактор Л, Тюрина Техред А, Камышникова Корректор А, НиколаевТираж 735вета Министров Сткрытийя наб д. 4/5 Изд.392Государственного комитета Спо делам изобретений н13035, Москва, Ж, Раушск Подписи оР...
Способ измерения времени памяти стримерной камеры
Номер патента: 554572
Опубликовано: 15.04.1977
Авторы: Гришкевич, Крумштейн, Позе, Суворов, Шюлер
МПК: H01J 39/00
Метки: времени, камеры, памяти, стримерной
...5 стримерный,разряд путем,подачи высоковоль"Ных импульсов,с дискретной задержкой между временем лрохождеия частиц через камеру и врменем подачи мпульса на камеру и измеряют интегральный поток света от стри- О меров с помощью фотоэлектронного умножнтеля.Измеряют, например, интегральную яркость треков 1 от р-источика в,зависимости от задержки 1, между врезеем прохождения 5 1- астиц через камеру и временем, подачи высоковольтного импульса на камеру. Изменение задержки осущеспвляется дискретно то заданной программе, Таким образом, этот способ по зависимснст У (1 З) позволяет прямо изме- О рить время,памяти в широком диапазоне вре3мен, Измеряемое;м нннмальное значение зре. мани памяпи ограничивается временем формирования...
Устройство управления обращением к памяти
Номер патента: 556444
Опубликовано: 30.04.1977
Авторы: Гущенсков, Запольский, Самарский
МПК: G06F 13/06
Метки: обращением, памяти
...распределителя, выход которого соединен с вторым входом распределителя 2. 11 ри этом сигнал с выхода распределителя поступает на третий вход узла управления пуском распределителя и сбрасывает его выход. Таким образом обеспечивается однократность развертки. В конце текущего цикла при отсутствии условий останова синхронизации узел управления пуском распределителя инициирует отработку очередного цикла. При наличии условий останова запуск синхронизации блокируется, причем последующий пуск тактируется сигналами генератора 3 и время останова кратно циклу генератора, который существенно меньше цикла синхронизации.В узле задержки 5 формируется временная развертка памяти. Запуск временной развертки осуществляется по входу узла задержки,...
Ячейка памяти регистра сдвига
Номер патента: 556499
Опубликовано: 30.04.1977
Авторы: Авдонин, Дашко, Молочаев
МПК: G11C 19/00
Метки: памяти, регистра, сдвига, ячейка
...триггера 1 изменяется путем записи в него информации,Сигнал управления записью подается насинхронизирующий вход триггера 1, а формируется элементом ЗАПРЕТ 5. После переключения триггера 1 его состояние соответствует входной информации и на выходе элемента РАВНОЗНАЧНОСТЬ 2 возникает сигнал тождественности, который через элемент ИЛИ 4 воздействует на элемент ЗАПРЕТ 5, который в свою очередь снимает сигнал управления записью с синхронизирующего входа триггера 1. Элемент РАВНОЗНАЧНОСТЬ 2, элемент ИЛИ 4, элемент ЗАПРЕТ 5 и триггер 1 образуют замкнутый контур, где элемент РАВНОЗНАЧНОСТЬ 2 является датчиком обратной связи по исполнению, триггер 1 - объектом управления, а элемент ЗАПРЕТ 5 служит для управления триггером.Если в момент...
Ячейка памяти для сдвигового регистра
Номер патента: 556500
Опубликовано: 30.04.1977
Автор: Спасибухов
МПК: G11C 19/00
Метки: памяти, регистра, сдвигового, ячейка
...должно быть передано на выходы данной ячейки без изменений, если ее вспомогательный триггер находится в нулевом состоянии, и должно быть принято основным триггером ячейки, если вспомогательный триггер находится в единичном состоянии, а на выходы ячейки в этом случае должно быть передано исходное состояние ее основного триггера.В первом случае входные сигналы ячейки, поступая на входы первого 3 и второго 4 элементов И, проходят и на их выходы, так как на вторые входы этих элементов подан единичный сигнал с нулевого выхода вспомогательного триггера. Далее сигналы с выходов первого 3 и второго 4 элементов И проходят через второй 10 и третий 11 элементы ИЛИ на выходы ячейки. Прохождение входных сигналов на выходы третьего 5 и четвертого б...
Устройство для коррекции базовых регистров при стековом распределении памяти
Номер патента: 557364
Опубликовано: 05.05.1977
Авторы: Бабаян, Крыленко, Петрушин, Сахин, Типалин
МПК: G06F 13/06
Метки: базовых, коррекции, памяти, распределении, регистров, стековом
...й индикатор записывается 1. На ком мутатор 9 поступают сигнал сравнения адресов из блока 6, сигнал сравнения номерауровня запускающей подпрограммы и содержимого счетчика номера уровня, а такжесодержимое индикатора, При наличии сигна- Мла совпадения адресов и сигнала о том,что содержимое счетчика номера уровняменьше номера уровня запускающей процедуры из блока 6, процесс коррекции прекращается. Если содержимое счетчика номе 4ра уровня оказывается больше, то оно опятьуменьшается на 1 и по полученному адресуопрашивается ячейка индикатора, Если в нейзаписана 1, то происходит снова уменьшениесчетчика и опрос индикатора до тех пор,пока содержимое счетчика не станет равнономеру уровня запускающей подпрограммы.Тогда по содержимому регистра...
Элемент памяти
Номер патента: 557417
Опубликовано: 05.05.1977
Авторы: Завадский, Завалин, Иващенко, Максимов, Потыкевич
МПК: G11C 11/22
Метки: памяти, элемент
...тем, что элементпамяти, содержащий последовательно распоножен.ные электрод поляризации и пластину из сегнето.электрического материала, и слой полуроводиикас нанесенным на него электродом управления, под.ключенньтм ко входу элемента, содержит слойметалла, расположенный между слоем полупроводника н пластиной нз сегнетозлектрнческого материала,На чертеже изображен элемент памяти, содержащий пластнну 1 из сегнетоэлектрического мам.риала, На одной стороне пластины 1 расположенэлектрод поляризации 2. На ррутой стороне расположен слой полупроводника 3, отделенный от плас.тины 1 слоем металла 4, Слой полупроводника 3снабжен электродом управления 5, подключаемымко входу элемента,Запись инф однкием к электрода ка на557417 Составитель 1 О....
Устройство для передачи информации из основной памяти в каналы ввода-вывода
Номер патента: 560228
Опубликовано: 30.05.1977
МПК: G06F 13/00
Метки: ввода-вывода, информации, каналы, основной, памяти, передачи
...сигналы, подтверждающие наличие информации на входе блока 1 буферизации информации. По этой последовательности сигналов блок 10 управления записью формирует стробы записи входной информации в блок буферизации информации при выполнении следующих условий: канал работает в режиме чтения информации из основной памяти, этот сигнал поступает с регистра 3 признаков; адрес требуемой информации каналом равен или меньше адреса, по которому осуществляется прием из основной памяти,Для проверки выполнения второго условия на блок 10 управления записью поступают два младших разряда адреса основной памяти с регистра 3 признаков. Эти разряды адреса при четырехкратном расслоении основной памяти определяют номер блока основной памяти.Разряды адреса...
Устройство для защиты памяти
Номер патента: 562001
Опубликовано: 15.06.1977
Автор: Шидевитц
МПК: G11C 7/24
Метки: защиты, памяти
...а оттуда передается в накопитель 1, откуда выбирается код зоны памяти. Код зоны памяти и программы сравниваются схемой сравнения 4, В случае сравнения кодов на выход устройства выдается сигнал, разрешающий обращение к запоминающему устройству; в противном случае - сигнал ошибки.При сравнении кодов зоны памяти и программы адрес из регистра адреса передается в регистр 13 базисного адреса и в дополнительные регистры 5 и 6. Затем в устройстве производится поиск границ зоны, соответствующей записанному в регистре 3 программы коду программы. Для этого в дополнительном регистре 5 производится многократное наращивание адреса на 1 с помощью сумматора 9, а в дополнительном регистре 6 - многократное уменьшение адреса на 1 с помощью блока 10...