H03M 7/38 — адаптивное

Устройство для кодирования с адаптацией по разрядности

Загрузка...

Номер патента: 293239

Опубликовано: 01.01.1971

Автор: Шикунов

МПК: H03M 7/38

Метки: адаптацией, кодирования, разрядности

...по разрядности коды независимо от вида и характера кодируемого процесса.Схема предлагаемого устройства изображена на чертеже,разрядном сумматоре, а деление на Л гение) осущесгвляется благодаря то о з входов 10 старших разрядов полног кодов постоянно подключены к схемах293239 Предмет изобретения ВхгР Составитель А. В. ВейнРедактор Б. С. Нанкина Техред Л. Л. Евдонов Корректор 3. И. тарасова Заказ 1106 11 Изд,463прак 43.1 НИИПИ Комитета по делам изобретений и открытий при СоветеМосква, )К, Раушская наб д. 4/5 Подписне"инистров СССР ипография, пр. Сапунова 8, что равносильно сдвигу этой суммы на Й разрядов или округлению кода суммы до з старших разрядов за счет отбрасывания,г младших разрядов. Таким образом, через время 1 н при...

Адаптивный временной дискретизатор

Загрузка...

Номер патента: 1170620

Опубликовано: 30.07.1985

Автор: Дунаев

МПК: H03M 7/38

Метки: адаптивный, временной, дискретизатор

...2 подключенрегистр б памяти.Адаптивный временной дискретизаторработает следующим образом.В исходном состоянии выходной ключ5 закрыт, коммутатор 2 подключает выход преобразователя 1 кода к входунакопителя 3. Входной-й отсчет З 0в виде двоичной кодовой посылки длины,и поступает в преобразователь 1 кода,где преобразуется в кодовую посылкуценности, численно равной ценностиС, данного отсчета для потребителя. З 5Кодовая посылка ценности через коммутатор 2 проходит в накопитель 3,где суммируется с его содержимым.При превышении содержимым накопителя3 пороговой величины 0 на выходе 40порогового блока 4 появляется сигнал, под действием которого выходнойключ 5 открывается, а коммутатор 2отключает преобразователь 1 кода иподключает...

Устройство для выделения кодовой комбинации

Загрузка...

Номер патента: 1208608

Опубликовано: 30.01.1986

Авторы: Колосов, Орлевич, Шац

МПК: H03M 7/38, H04Q 3/02

Метки: выделения, кодовой, комбинации

...Р ошибками на выходах дешифратора 2 оказывается ,Р единиц в разрядах, однозначно соответствующих искаженным разрядам кодовой комбинации. Таким образом, подсчет числа ошибок в принятой кодовой комбинации сводится к подсчету числа единиц на выходах дешифратора 2.Устройство работает следующимобразом.Информация поступает на вход регистра 1 с тактовой частотой, подаваемой с шины 10. В каждом такте сдвига тактовый импульс с шины 10 обнуляет счетчики 6, 7 и через элемент 4 ИЛИ устанавливает триггер 5 в состояние "1", При этом открывает. - ся элемент 8 И и импульсы частотой Г, которая должна быть в И +1 или более раз выше тактовой частоты, поступают на счетный вход счетчика 7 и элемент 9 И. Число прошедших через элемент 8 И импульсов...

Адаптивный временной дискретизатор

Загрузка...

Номер патента: 1300644

Опубликовано: 30.03.1987

Автор: Дунаев

МПК: H03M 7/38

Метки: адаптивный, временной, дискретизатор

...которого выходной ключоткрывается, распределитель 2 и 40 коммутатор 4 остаются в исходном состоянии, коммутатор 3 отключает распределитель 2 и подключает регистр памяти 8. Из последнего считывается константа - С, котоРая уменьшает 45 содержимое накопителя, Входной отсчет через выходной ключ 7 поступает на вход дискретизатора (в линию связи). При пропадании сигнала на выходе порогового блока 6 выходной ключ 7 и коммутатор 3 возвращается в исходное состояние, распределитель 2 отключает коммутатор 4 и подключает коммутатор 3, коммутатор 4 отключает распределитель 2 и подключает накопитель 5. Кодовая посылка ценности через коммутатор 3 поступает в накопитель 5, где суммируется с его содержимым. При превышении содержимым накопителя 44...

Устройство для кодирования аналоговой информации

Загрузка...

Номер патента: 1338074

Опубликовано: 15.09.1987

Автор: Ходоровский

МПК: H03M 7/38

Метки: аналоговой, информации, кодирования

...а но втором реверсивном счетчике6 - в виде: 1" = С Ь 1-ь (а час уна )3, (3)В момент времени, когда код в одном из реверсивных счетчиков 5 или 6 становится равен пороговому коду,на выходе соответствующего блока 8или 9 сравнения формируется импульс,который поступает на четвертый 50или пятый 51 входы блока 4 управления соответственно. При этом блок 4упр е я р, у овинЬ Н 1,О Р=1, формирует импульс коррекции кода в реверсивном счетчике 7, которыйпоявляется на выходе 57, если 1.=0ствии с выражением (4) число в третьем реверсивном счетчике 7 увеличив 1вается на 2 единиц, а во втором - уменьшается на 25Увеличение кода производится путем подачи импульса с выхода 57 блока 4 управления на второй суммирующий вход 75 третьего реверсивного счетчика 7,...

Преобразователь дельта-модулированного сигнала в импульсно кодово-модулированный сигнал

Загрузка...

Номер патента: 1347190

Опубликовано: 23.10.1987

Авторы: Котович, Станке, Хофмаркс

МПК: H03M 7/34, H03M 7/38

Метки: дельта-модулированного, импульсно, кодово-модулированный, сигнал, сигнала

...реверсивногосчетчика 9 номера сегмента на единицу (Фиг,4 г). Знак полученной суммыопределяется сигналом "(й) (фиг.4 д).Правильная работа преобразователя нри различных комбинациях абсолютных величин и знаков суммируемихсигналов определяется дешифратором 5,Выходные сигналы дешифратора 5 означают выполнение следующих операций: Г(г) - трансляция сигналовС(С) через вычислитель без изменений(Фиг4 е), М(1) - деление числаС(й) на два (фиг,4 ж), М - умножение числа С(С) на два (фиг,4 э),6(1) - вычитание единицы иэ числа,записанного в реверсивном счетчике9 (фиг,4 и), 7.1 - изменение знакасегмента на положительный, а 22(с)на отрицательный,Реверсивный счетчик 9 определяетномер сегмента, в котором находитсявходной сигнал. Три его разрядаЙ...

Преобразователь дельта-модулированного сигнала в импульсно кодово-модулированный сигнал

Загрузка...

Номер патента: 1533006

Опубликовано: 30.12.1989

Авторы: Алена, Котович, Пундурс, Хофмаркс

МПК: H03M 7/34, H03M 7/38

Метки: дельта-модулированного, импульсно, кодово-модулированный, сигнал, сигнала

...В случае, если сумма чисел А(с) 45и В(с) не превышает 15 (в двоичномкоде 1111), что соответствует случаю 1 в табл,4 и первой строке втабл,1, результат суммирования С(с)в неизменном виде подается как навходы дискретизатора 11, так и навход блока 2 задержки, Знак р(с)сигнала при этом будет положительным, а на выходах счетчика 9 нули,Запись сигналов ос), у(с) и Б(с)55в табл, 1, означает, что остальныезначения сигналов в строке не изменяются, если, например, вместо комбинации значений сигналов о 1(с)=1,(с) =1, 8(с) =1 эти сиг .д., о Утравны нулю (1-7 строки в т 1)Гак только сумма чисел А(с) и В(с)превышает 15, в пятом разряде сумматора 4 появляется единица (Э 1(с) =1),что увеличивает состояние счетчика 9на единицу (строка 3 в...

Устройство компандирования звуковых сигналов

Загрузка...

Номер патента: 1614113

Опубликовано: 15.12.1990

Авторы: Рабинович, Фиров

МПК: H03M 7/38

Метки: звуковых, компандирования, сигналов

...определяемым структурой кода (управляющий вход 23) с выхода вычислителя 8 в соответствии с табл.2 (т.е. со сдвигом в зависимости от веса разностного кода), При совпадении максимального и текущего кодов(нулевой разностный код) сдвига разрядов не происходит. Изменение разности на единицу приводит к сдвигу старших разрядов кода мантиссы на один разряд и т,д. В качестве примера в табл,2 приведен алгоритм преобразования для 10-разрядного кода мантиссы. Последовательность выполнения операций и формирование управляющих последовательностей осуществляет синхронизатор 9, на выходе 27 (фиг,Зб) которого формируется последовательность импульсов с частотой следования отсчетов, на выходе 28 (фиг,За) - с тактовой частотой, на выходе 25 (фиг.Зв) -...