Преобразователь последовательного кода в параллельный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
.госхдю стюеПО ДЕЛАМ ИЗОБРЕ ОПИСАНИЕ ИЗОБРЕТЕНИЯ АЭТОРСИОМУ СВИД"ТЕЛЬСТВУ АТИЛ(56) Авторское свидетельство СССР Ф 822175, кл. Н 03 М 7/ОО, 979.Авторскоесвидетельство СССР В 57805, кл. Й 03 М 7/00, 1975. (54) ПРЕОБРАЗОВАТЕЛЬ ПОСЛЕДОВ ЬНОГО КОДА В ПАРАЛЛЕЛЬНЫЙ(57) Иэобретение относится к вычислительной технике, а именно к устройствам преобраэованйя информации, и мо,нет быть исполъэовано для преобраэо" ванин последовательного кода в парал лельный. Иэобретение поэволяет беэ перенастройки и поискаисточников лоющх сигналов устранить влияние по мех типа "лонный импуль." и "дробле-. ние импульса", чем достигается ловы" аение помехоустойчивости преобразователя. устройство содерзит четыре регистра 1,3,11 и 13, пять элементов И 2,4, 6, 8 и 16, три элемента ИЛИ 9, 14 и 15, элементНЕ 7, два счетчика 5 и 12 импульсов, деаифратор 10 и генератор 17 импульсов,1 12972Изобретение относится к вычислительной технике, а именно к устройствам преобразования информации, и может быть использовано для преобразования последовательного кода в параллельный.Целью изобретения является повышение помехоустойчивости засчет устранения помех типа "ложный импульс" и "дробление импульса", 10На фиг. 1 приведена функциональная схема устройства; на фиг. 2 временные диаграммы поясняющие его работу.Устройство содержит первый регистр 1, первый элемент И 2, второй регистр 3, второй элемент И 4, первый счетчик 5 импульсов, третий элемент И б, элемент НЕ 7,. четвертый элемент И 8, первый элемент ИЛИ 9, 20 дешифратор 10, третий регистр 11, второй счетчик 12 импульсов, четвертый регистр 13, второй и третий элементы ИЛИ 14 и 15, пятый элемент И 16 и генератор 17 импульсов.На фпг. 1 позициями 18, 19 и 20 обозначены соответственно информационный вход, вход синхронизации и управляющий вход устройства.30 15 На фиг, 2 обозначено:а - сигнал на входе 18;б - сигнал на входе 19;в - сигнал на входе 20;г - сигнал на выходе генератора 17;д - сигнал на выходе регистра 3;35е - сигнал на выходе элементаИЛИ 14;ж - сигнал на выходе регистра 13;з - сигнал на выходе элемента И 4;40ж - сигнал на выходе регистра 1;к - сигнал на выходе элементал - сигнал на выходе элемента И 16;м - сигнал на выходе счетчика 12;45н - сигнал на выходе счетчика 5;о - сигнал на выходе дешифратора 10.Устройство работает следующим образом,50При включении устройства происходит установка в "0" первого 5 и второго 12 счетчиков,. а генератор 17 импульсов начинает выдавать непрерывную последовательность прямоугольных55 импульсов, период следования которых выбирается исходя из максимально допустимой длительности импульса по- мехи( имп макс" помехген. 2Если на входе синхронизации 19 присутствует уровень логического "О", то первый счетчик 5 поддерживается в нулевом состоянии сигналом с уровнем логической , поступающим через элемент ИЛИ 9 на вход первого счетчика 5 с третьего элемента И б, выделяющего нулевые состояния счетчика 5, второй счетчик 12 попцерживается в нулевом состоянии сигналом с уровнем логического "0", поступающего с выхода элемента И 16, который формируется от сигнала логического0", поступающего с выхода элемента И 4, являющегося реакцией этого элемента на нулевой сигнал, поступающий с входа 19 синхронизации. При подаче на вход 20 сигнала разрешения приема первый синхроимпульс, пришедший на вход 19 с уровнем логической единицы "1", пройдя через элемент И 2,. одновременно поступает на информационный вход регистра 3 и первый вход второго элемента ИЛИ 14, на втором входе которого этот же синхроимпульс появляется с задержкой, обусловленной прохождением его через регистр 3 под действием импульсов генератора 17 на синхровходе, длительность задержки выбирается иэ условия хзаЭС с хмп синхРоннЗаЧиии С ими Оомех макс(2) ьсимп.макс. ииме хи ае ими сииРОииркхи(3) априорно известного, и определяется из выраженияъса. ген.ими.где и - номер выхода регистра (и=1, 2,3).Под действием входных сигналов на выходе элемента ИЛИ 14 формируется сигнал логической "1", поступающий одновременно на информационный вход регистра 13 и на вход элемента И 4, нз выходе которого сигнал логической "1" появляется только после того, как на его втором входе появится сигнал логической "1", поступающий с выхода регистра 13 задержки прохождения сигнала, который выбирается из условияи вычисляется как лТ=ТХгсн. нмпульсоо.хК (где К=1,2,3,4, ,),Если во время действия логической"1" по входу 19 синхронизации.появляется помеха типа "дробление импульса" длительностью Ссимп. макс. пои ех,с Ат. а 31 ТО пройДя ВХОД Элемента ИЛИ 14, на втором входе которого присутствует незадержанный сигнал, помеха, сформированная в другой момент времени, перекрывается уровнем логической "1" задержанного сигнала и на выход элемента ИЛИ 14 помеха типа "дробление импульса" не проходит, но эти элементы не защищают сдвиговый регистр 3, второй элемент ИЛИ 14 От помехи типа "ложный им 11пульси 20Для защиты от помехи "ложный импульс" служит каскад из регистра 13 и элемента И 4, на входах которого присутствуют одновременно сигнал с выхода элемента ИЛИ 14 и задержанный 25 на регистре 13 тот же сигнал, таким образом запрещается прохождение "ложного импульса" через первый Ъпемент И 4 и на выходе формируется отфильтрованный сигнал с уровнем логи 30 ческой "1Выбор длительности задержек в регистрах 13,3 и включения их, как указано,позволяет устранить кратковременные импульсные помехи типа "дроб- . ление импульса" и "ложный импульсдлительностью по входу 19имп.помелисинхронизации, Отфильтрованный,от помех сигнал с выхода элемента И 4 с уровнем логической "1" поступает на 40 первый вход третьего элемента И 6, под действием которого на его выходе формируется сигнал с уровнем логического 10" и, пройдя через первый элемент ИЛИ Я, поступает на вход счетчика 5, разрешая просчитать импульс синхронизации, пришедший на информационный вход счетчика 5, который устанавливает на первом выходе счетчика 5 уровень логической "1"Третий элемент И 6 остается в нулевом состоянии по окончании синхроимпульса благодаря сигналу, поступающему с первого выхода счетчика 5 на соответствующий вход элемента И 6, Последующие синхроимпульсы, приходящие на вход счетчика 5, приводят к появлению единичных сигналов на следующих выходах счетчика 5. Сигналы с выхода счетчика 5 поступают одновременно на соответствующие входы дешифратора 10, элементов И 6 и 8, Прохождение сигналов по входу 18 преобразователя осуществляется следующим образом.Кодовые импульсы, которые приходят на вход 18 одновременно с синхроимпульсами, поступают на информационный вход регистра 1 и на вход элемента ИЛИ 15, на другом входе которого этот же кодовый импульс появляется с задержкой аз д = Т итен.нмпобусловленной прохождением его через регистр 1, в результате чего на выходе элемента ИЛИ 15 формируется сигнал логической "1" который далее поступает на вход элемента И 16, на другом входе которого в это время присутствует разрешающий сигнал логической "1", поступающий с выхода элемента И 4. На выходе элемента И 16 формируется разрешающий сигнал с уровнем логической "1", который, поступая на вход установки счетчика 12, разрешает счет импульсов генератора 17, поступающих на вход синхронизации счетчика 12. На выходе счетчика 12 появляется сигнал логической 1", задержка которого относительно импульса разрешения счета выбирается исходя из максимальной длительности импульсной помехи типа "ложный импульс" и импульса синхронизации из условия1: (й сСнмп помелн макс лад - имп, сннтронндалттли(4) и определяется исходя иэ следующего соотношения:ье =ТЗад ген импульсоВ х тКгде К - разряд счетчика.Сигнал с выхода счетчика 12 поступает на вход дешифратора 10, который разрешает формирование сигнала логической "1" на том выходе дешифратора 10, которому соответствует кодовая комбинация на его адресныхвходах. С выхода дешифратора 1 О импульс логической "1", воздействуя на соответствующий вход регистра, устанавливает в соответствующем разряде этого регистра уровень логической "1". Если на входе 18 присутствует помеха типа "дробление импульса, то она не проходит далее элемента ИЛИ 15.5 12972Если на входе 18 преобразователяпоявляется помеха типа ложный импульс " в момент, когда должен проходить сигнал логического "0, топроходя последовательно регистр 1,элемент ИЛИ 15 и элемент И 16, этотсигнал поступает на вход установкив "0" счетчика 12, который начинаетсчитать импульсы генератора 17, иесли длительность "ложного импульса" Юменьше расчетной согласно выражению(4), то счетчик 12 сбрасывается в нулевое состояние и на его выходе неуспевает сформироваться разрешающийсигнал "1", т,е. помеха типа "ложный 15импульс" не проходит на выход дешифратора 10 и, следовательно, в регистр 11 и не искажает передаваемойинформации.При совместной работе преобразователя по входу 18 и входу 19 синхронизации каждому новому единичномукодовому импульсу соответствует номерразряда этого кодового импульса, приэтом сигналы с выходов дешифратора 10 25устанавливают в соответствующих раз рядах регистра 11 единичный код, а теразряды регистра, на входы которыхимпульсы не прошли, остаются в нулевом состоянии, ЗОПосле прохождения всей серии кодовых импульсов в регистре 11 хранения информации запоминается последовательный код переданной кодограммы.С пРихОДОм К-ГО синхроимпульса соответствующего последнему разрядупринимаемого двоичного кода, первыйсчетчик 5 заполняется. На входах эле"мента 8 присутствуют сигналы, поступающие с выходов счетчика 5, а после 40окончания К-го синхроимпульса появляется сигнал с уровнем логической "1"на первом входе элемента И 8, который поступает с выхода элемента НЕ 7и открывает элемент И 8 и на его вы" 45ходе появляется логическая "1", которая через элемент ИЛИ 9 устанавливаетпервый счетчик 5 в нулевое состояние,и преобразователь последовательногокода в параллельный возвращается в 50исходное состояние,Формула изобретенияПреобразователь последовательного 55 кода в параллельный, содержащий первый регистр, первый элемент И, выход 32 6которого соединен с информационным входом второго регистра, второй элемент И, выход которого соединен с информационным входом первого счетчика импульсов, с первым входом третьего элемента И, и через элемент НЕ - с первым входом четвертого элемента И, выходы третьего и четвертого элементов И соединены соответственно с первым и вторым входами первого элемента ИЛИ выход которого соединен с установочным входом первого счетчика импульсов выходы которого соеди- . нены с соответствующими адресными входами дешифратора и с соответствующими вторыми входами третьего и четвертого элементов И, выходы дешифратора соединены с соответствующими входами третьего регистра, информационный вход первого регистра является информационным входом устройства, первый и второй входы первого элемента И являются: соответственно входом синхронизации и управляющим входом устройства, о т л и ч а ю щ и й с ятем, что, с целью повышения помехоустойчивости преобразователя за счет устранения помех типа ложный импульс" и "дробление импульса", в него ввеДены второй счетчик импульсов, четвертый регистр, второй и третий элементы ИЛИ, пятый элемент И и генератор импульсов, выход которого соединен с входами синхронизации второго счетчика импульсов.и первого, второго и четвертого регистров выход второго регистра соединен с первым входом второго элемента ИЛИ выход которого соединен с первым входом второго элемента И и с информационным входом четвертого регистра, выход которого соединен с вторым входом второго элемента И,. выход первого регистра соединен с первым входом третьего элемента ИЛИ, выход которого соединен с первым входом пятого элемента И, выход которого соединен с установочным входом второго счетчика импульсов, выход которого соединен с установочным входом дешифратора, второй вход третьего элемента ИЛИ подключен к информационному входу устройства, второй вход пятого элемента И подключен к выходу второго элемента И, второй вход второго элемента ИЛИ подключен к выходу первого элемента И./5 венно-полиграфическое предприятие, г,ужгород, ул.Проектная иэв Тираж НИИПИ Государ по делам из 13035, Москва902 Подписно твенного комитета СССР бретений и открытий Ж, Раушская наб.,
СмотретьЗаявка
3909437, 05.06.1985
ПРЕДПРИЯТИЕ ПЯ А-1427
МОРОЗОВ МИХАИЛ АЛЕКСАНДРОВИЧ, ЛОГИНОВ ВИКТОР СЕРГЕЕВИЧ, КОРНЕВ ГЕННАДИЙ ИВАНОВИЧ, ТИМОФЕЕВ ЮРИЙ ВАСИЛЬЕВИЧ, ТИМОХИН ВАЛЕНТИН НИКОЛАЕВИЧ
МПК / Метки
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
Опубликовано: 15.03.1987
Код ссылки
<a href="https://patents.su/5-1297232-preobrazovatel-posledovatelnogo-koda-v-parallelnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь последовательного кода в параллельный</a>
Предыдущий патент: Преобразователь кодовых интервалов времени
Следующий патент: Устройство для передачи и приема сигналов дельта-модуляции
Случайный патент: Исполнительный орган проходческого комбайна