Устройство кодирования
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1300639
Автор: Грачев
Текст
(э 4 (57 втонике,работк матик испол е. вание в систем ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИ ТОРСКОМУ СВИДЕТЕЛЬСТВ(56) Приборы и техника эксперимента,1973, М 1, с.101-104.Авторское свидетельство СССР9 202581, кл. 6 11 С 1/06, 1965. СТРОЙСТВО КОДИРОВАНИЯзобретение относитсяи вычислительной те результатов, получаемых в многодатчиковых экспериментах ядерной физики, позволяет повысить быстродействие. Устройство кодирования содержитблок 1 памяти, селекторы 2,3 кода,счетчик 5, шифраторы 6,7 и блок 12управления. Введение формирователя 4импульса, шифратора 8, элемента ИЛИ9, элемента И 10, триггера 11 и блока 13 управления обеспечивает адаптивное кодирование информации двоичным либо единичным кодом в зависимости от распределения единиц в строкэтой информации. 4 з.п. ф-лы, 7 ил1300639 Ог-Л П.ЛЛ-Н.И.Л.Лж Цу - -ГЗЛ Г 1 Г 1 Г -К дЮЮНДц 3 Составитель О, РевинскийРедактор И,Сегляник Техред А.Кравчук ректор Г.Реветник 02 Подписого комитета СССРний и открытийРаукская наб., д.4/5 оизводственно-полиграфическое каз 1160/56 Тираж ВНИИПИ Государствен по делам изобрет 113035, Москва, Ж39 гтор 2 включает в себя (фиг.2) и триггеров 22, где и - разрядность числа, считываемого из блока 1, и элементов И 23 первой группы, и элементов И 24 второй группы, и элементов И 25 третьей группы, иэлементов И 26 четвертой группы, иэлементов И 27 пятой группы, груПпу из и элементов ИЛИ 28, первый и второй элементы ИЛИ 29 и 30, первый и второй пороговые элементы 31 и 32. На фиг.2 обозначены,информационные входы 33, вход 34 синхронизации, первый, второй и третий управляющие входы 35 - 37, первые выходы .38, второй, третий и четвертый выходы 39-41, пятые выходы 42, шестой - восьмой выходы 43-46, девятые.и десятые выходы 47 и 48.Третья группа элементов И 25, разделенная пополам, служит для разделенного опроса первой и второй половин Триггеров 22. Пороговые элементы 31 и 32 представляют собой сумматоры входных токов с порогом, Для случая тридцатидвухраэрядного кода в первом пороговом элементе 31 первого селектора 2 кода установлен порог 4, во втором элементе 328, При поступлении на входы элемента 3(32) кода, содержащего не менее четырех (восьми) единиц, на выходе элемента 3 (32) появится сигнал, Подключение входов элементов И 26 и 27 обеспеиивает выдачу на входы элемента 32 информации о наличии в считанной строке нескольких соседних единиц, а на входе элемента 31 - о наличии нескольких массивов единиц. 30Блок 1 памяти служит для хранения и выдачи на обработку результатов МЭЯФ. Он может быть выполнен, например, на ферритовых элементах памяти, объединенных в строки, строки в матрицы, а матрицы в куб памяти. При этом блок 1 памяти включает в себя средства для построчного считы" вания информации поочередно с каждой матрицы куба. Соответственно пер О вые и вторые выходы блока 1 служат для выдачи информации, записанной в соответствующей строке, и номера этой строки. На третьем выходе блока1 выдается сигнал, разрешающий в 45 блоке 1 чтение с очередной строки, на четвертом выходе - сигнал окончания считывания всех матриц в кубе памяти блока 1. Пятые выходы блока 1 служат для выведения номера считываемой матрицы. Входы блока 1 служат для подачи на них сигналов об окончании выведения и шифрации очередной строки, что необходимо для организации требуемого режима, работы блока 1.Первый селектор 2 предназначен для выделения инФормации, записанной в отдельной строке блока 1. Селек 1 13006Изобретение относится к автоматике и вычислительной технике и можетбыть использовано в системах обработки результатов, получаемых в многодатчиковых экспериментах ядернойфизикиГ 1 ЭЯФ),11 ель изобретения - повышениебыстродействия.На фиг. приведена блок-схема уст-,ройства кодирования; на фиг,2 - функ- Юционалвная схема селектора; нафиг. 3 - схема формирователя импульса;на фиг.4 - схема первого блока управления;на фиг,5 " схема второго блокауправления;на фиг.б - возможное выполнение счетчика; на фиг.7 - временнь 1 е диаграммы работы.Устройство кодирования, содержитблок 1 памяти, первый и второй селекторы 2 и 3, формирователь 4 импульса, счетчик 5, первый, второйи третий шифраторы б - 8, элементИЛИ 9, элемент И 10, триггер 11, первый и второй блоки 12 и 3 управления. На фиг.1 обозначены первый-четвертый управляющие входы 4-17, информационные выходы 18 и первый, второй и третьи управляющие выходы 1921. Второй селектор 3 кода выполнен аналогично, но порог в первом элементе 31 выбран ) 1, а третья груп" па элементов И 25, первый и второй элементы ИЛИ 29 и 30 и второй пороговый элемент 32, а также пятые, шестой и седьмой выходы 42-44 не используются. Формирователь 4 импульса выполнен (фиг.З) на триггерах 49 и 50, одновибраторах 51 и 52, элементах И 53- 56, элементе ИЛИ 57 и элементе НЕ 58. На фиг.З обозначены первый-третий информационные входы 59-61, первый н второй управляющие входы 62 и 63 и выход 64. Формирователь 4 вырабатывает выходной сигнал в том случае, если при считывании двух подряд идущих строк единицы имелись в послед 130063них разрядах первой из этих строк и в первых разрядах второй.Первый блок 12 управления определяет начало и конец режима кодирования. Он включает в себя (фиг.4) тактовый генератор 65, триггеры 66- 68, одновибраторы 69-71, элементы И 72, 73 и элемент 74. На фиг.4 обозначены входы 75-81 и выходы 82-84,Второй блок 13 управления осуще ствляет выбор режима кодирования. Он включает в себя (Лиг.5) блок 85 ключей, дешифратор 86, триггер 87, одновибратор 88, элементы И 89-99, элементы ИЛИ 101-04, элемент НЕ 105, 15 и счетчик 105. На фиг. 5 обозначены входы 106-112 и выходы 113-120.Счетчик 5 служит для подсчета числа соседних единиц в считываемом коде. Возможное выполнение этого счет чика 5 приведено на фиг.б, где обозначены группы 121-123 элементов И, группа 124 элементов НЕ и группа 125 элементов ИЛИ.На фиг.б обозначены управляющие 25 вход 126, информационные входы 127 и выходы 128. Каждый из информационных входов 127 соединен с выходом элемента ИЛИ, на входы которого подаются сигналы с тех пятых выходов 42 пер- ЗО ваго селектора 2 ( фнг.2), номера которых отличаются на 6, т.е. например, с первым информационным входом счетчика 5 соединены первый, седьмой, тринадцатый, девятнадцатый, двадцать 35 пятый, и тридцать первый выходы из группы пятых выходов 42 селектора 2. Возможно выполнение счетчика 5 на ПЗУ либо счетчике с параллельными входами.40На фиг.7 обозначены следующие диаграммы: а - импульс начала цикла на входе 14; б - сигнал на выходе 82 блока 12; в - сигнал на выходе 20;г - импульс запуска на входе 1 б; 45 д - сигнал на выходе триггера 68 блока 12; е всигнал на выходе 84 блока 12; ж - сигнал на втором выходе селектора 3; и - сигнал на втором . выходе селектора 2; к - сигнал на управляющем выходе шифратора 6; л - сигнал на выходе 118 блока 13; м - импульсы с выхода элемента И 96 блока 13; н - импульсы на выходе одновибратора 88 блока 13; о, и - сигналы на выходах триггеров 22.1 и 22.2 селектора 2; р - сигнал на выходе элемента ИЛИ 9; с - сигнал на выходе триггера 11; т,у,ф - сигналы 39 4на выходах дешифратора 86 блока 13; х - сигнал на выходе 45 селектора 2; ц - импульс на входе 79 блока 12; ч - импульс конца цикла на входе 15.Работа устройства построена с учетом того, что в МЭЯф с использованием проволочных камер в качестве регистрирующих элементов для обнаружения треков частиц записываемая с проволочных камер информация может содержать массивы единиц (след трека), разделенные массивами нулей,в которых возможны отдельные единицы. При этом в первом случае (массив единиц) кодирование информации для ее сжатия следует проводить единичным кодом, а во втором случае двоичным кодом.Устройство кодирования работает следующим образом.С подачей на вход 14 сигнала начала цикла (фиг.7 а) триггер 66 устанавливается в единичное состояние и с выходов 19 и 20 подаются управляющие сигналы на внешние устройства (ЭВМ).В результате осуществляется выделение и регистрация нужного события в блоке 1 памяти. По сигналу запуска на входе 16 формируется импульс сброса устройства кодирования в исходное для вывода данных состояние, триггер 68 устанавливается в состояние . При этом на выходе 84 блока 2 появятся импульсы тактового гене ратора 65. В результате прохождения этого импульса через свободные селекторы 2 и 3 в блоке 1 памяти будет выбрана первая матрица памяти и начнется ее построчное считывание Информация выбранной строки считается на селекторе 2, где автоматически окажутся отселектированными разряды, принадлежащие первому числу ( кластеру, треку). Выход первого из этих разрядов подается на входы элементов И 26. Отселектированные разряды с первых выходов селекторов 2 и Зподаются также на соответствующие шифраторы 6 и 7. Задержанный на длительность фронтов и внутренних задержек элементов селектора 2 импульс с выхода элемента ИЛИ 29 селектора 2 при числе треков П меньше 4, а также и при числе соседних единиц П меньше 8 проходит через элемент И 98 и элемент ИЛИ 101 на единичный вход триггера 87. С установлением130063этого триггера 87 в единичное состояние через одновибратор 7 сбрасывается в "0" триггер 68, благодаря чему открывается элемент И 96.В результате этого блокируется ра бота тактового генератора 65, а на выходы 18 поступает выходной код, Затем через время задержки одновибратора 88 сбросится в "0" триггер 87 и установит в "1" триггер 68. В этом 1 О состоянии триггера 68 очередной импульс тактового генератора 65 пройдет через на вход селектора 2 и по своему переднему фронту сбросит в "0" разряды селектора 2, принадлежащие 15 данным выведенного трека, а по заднему фронту осуществит вьделение его разрядов, содержащих данные следующего по порядку трека. В описанном порядке будет происходить вывод всех 20 слоев, в которых П меньше 4 и П меньше 8.Однако при выводе из регистра числа последнего числа возможно распределение его единиц в конце выведенной и в начале следующей строки. Вьделение признака такого события осуществляется формирователем 4 импульса, Триггер 49 запоминает единицу в последнем разряде числа до про верки единицы в первом его разряде после считывания данных следующей строки. При совпадении сигналов на всех входах 59-6 триггер 50 устанавливается в состояние "1", которое в 35 выходном слове является признаком, требующим объединения данных слова с этим признаком и предьдущего ему слова. Сброс триггеров 49 и 50 в исходное состояние осуществляется 40 как после чтения, так и при отсутствии совпадений сигналов на входах элементов И 53 и 56.При считывании на селектор 2 дан ных строки, содержащей больше 3 треков и при числе соседних единиц в числах больше 7, происходит срабатывание пороговых элементов 3 и 32. При этом сигналом с их выходов триггер 1 устанавливается в единичное состояние и происходит переключение режима двоичного кодирования на единичный. В этом состоянии триггера 11 для импульсов тактового генератора 65 запирается элемент И 10, а для пропускания импульсов выдачи признака готовности числа к выводу и импульсов чтения соответственно пере 9 6ключаются элементы И 97, 98 на,элементы И 89-93, Сигнал переключения триггера 11 в единичное состояние через одновибратор 70 и элемент ИЛИ 74 подтверждает единичное состоя ние триггера 68, при котором очередной импульс с генератора 65 пройдет на вход двухразрядного счетчика 105 с дешиАратором 86 и блоком 85 ключей. При этом появится сигнал на первом выходе дешифратора 86 и через элемент 100 ИЛИ установится в единичное состояние триггер 87, потенциалом с выхода которого, как и в описанном режиме откроется элемент И 96 и через одновибратор 71 сбросится в "0" триггер 68, блокирующий импульсы генератора 65.В результате этого осуществится вывод числа первого слова) в этом режиме с выходов шифратора 7 и с выходов 21 (из блока 1 памяти), Затем как и в первом режиме сбросится в "0" триггер 87 и установится в триггер 68. С установлением в "1" триггера68 второй в этом режиме импульс генератора 65 пройдет на вход счетчика105 и тем самым переключит первыйвыход дешифратора 86 на второй, Еслипри этом не будет свободна от информации первая половина селектора 2,то потенциалом с выхода элементаИЛИ 29 будет открыт элемент И 91,который пропустит импульс со второго выхода дешифратора 86 через элемент ИЛИ 100 на единичный вход триггера 87. В результате сработаетодновибратор 88 и сбрасывает в "0"триггер 68. Элемент И 96 открыт дляимпульсов со входа 112. Первая половина кода в селекторе 2 считываетсяв позиционном коде, после чего сбросится в "0" триггер 87 и далее черезэлемент ИЛИ 74 установит в "1" триггер 68,С деблокировкой импульсов генератора 65 очередной третий его импульс снова пройдет на вход счетчика 05 и осуществит переключение второго выхода дешифратора 86 на третий. И снова, как и при включенном втором выходе дешифратора 86, при наличии информации теперь уже во второй половине кода селектора 2, с выхода элемента ИЛИ 30 будет открыт элемент И 93, который пропустит сигнал с7третьего выхода дешифратора 86 наединичный вход триггера 87. 13006398При выборочном двоичном кодировании коэффициент К , равенУХКч й Гор2 В результате этого произойдет чтение третьего в этом режиме слова, содержащего данные второй половины кода селектора 2,после чего с задержкой одновибратор 88 сбросит в исходное состояние триггер 11, счетчик 105 и селектор 2, а также триггер 87 и устанавливает в "1" триггер 68. При отсутствии информации в первой или второй половинах селектора 2 чтение данных с них пропускается за счет блокировки элементов 15 И 91 и 93 потенциалами с выходов элементов ИЛИ 29 и 30. При этом при отсутствии данных во второй половине селектора числа сброс триггера 11, счетчика 105 и селектора 2 происходит импульсом с третьего выхода дешифратора 86 без задержки по цепи элемент НЕ 104, элемент И 95 и элемент ИЛИ 101, В этом случае триггер 68 остается в состоянии, пропускаю щем импульсы генератора 65 на вход селектора 2 для продолжения вывода информации в любом из описанных режимов кодирования.Полный цикл вывода данных одного события из блока 1 завершается с окончанием опроса последней его матрицы. С каждым запуском МЭЯФ работа устройства повторится в вьппеописанном порядке.Цикл может быть прерван импульсом конца связи, подаваемым на вход 15, или снова восстановлен импульсом по другому входу 14.Использование в устройстве кодирования наряду- с двоичным способом адаптивного единично-позиционного способа и новых логических элементов и связей, обеспечивающих автоматический переход к наиболее выгодному способу, приводит к получению оптимального коэффициента объемного сжатия информации -Креальное значение которого будет находиться между коэффициентом объемного сжатия информации при двоичном способе кодирования Кч и максимально возможным его значением при единичном способе их кодирования Кч определяемым по выражению где 1 - общее число каналов ЮЯФ;г - среднее число его каналовсо значащей информацией,Максимальное значение коэффициента К равно где Р - разрядность выводимых слов; (2-3) - минимальное возможное число выводимых слов приединочно-позиционном способе кодирования.Можно показать, что увеличение коэффициента сжатия информации получается при этом равным 1,5.Увеличение в 1,5 раза коэффициента объемного сжатия информации приводит к возможности такого же увеличения как скорости ее передачи, так и эффективности использования ускорителей.При смешанном ассоциативном способе кодирования увеличивается и верхняя граница значений 6 , при которых еще возможно объемное сжатие информации, что также позволяет повысить быстродействие..Устройство кодирования, содержащее блок памяти, первые и вторые выходы которого подключены к информационным входам соответствующих селекторов кода, первые выходы. которых соединены с информационными входами соответствующих шифраторов, счетчик и первый блок управления, вторые выходы первого и второго селекторов кода соединены соответственно с управляющим входом второго селектора кода и первым входом блока памяти, первый, второй и третий входы н первый н второй выходы первого блока управления являются соответствующими управляющими входами и соответствукпими управляющими выходами устройства, о т л и ч а ющ ее ся тем, что, с целью повьппениябыстродействия, в устройство введены третий шифратор, формировательимпульса, второй блок управления,триггер, элемент И и элемент ИЛИ,третий выход первого селектора кода13006 9соединен с первым входом элемента ИЛИ, четвертый выход первого селектора кода подключен ко второму входу элемента ИЛИ и управляющему входу счетчика, выход которого соединен с первым входом триггера, инверсный выход которого подключен к первым входам элемента И и второго блока управления, прямой выход триггера соединен с четвертым входом первого и вторым входом второго блоков управления, первый выход второго блока управления подключен к первому управляющему входу первого селектора кода и второму входу триггера, второй и третий выходы второго блока управления соединены соответственно с объединенными управляющими входами первого и третьего шифраторов и с объединенными первым управляющим 20 входом формирователя импульса и управляющим входом второго шифратора, пятые выходы первого селектора кода подключены к информационным входам счетчика, выходы которого соединены 25 с информационными входами третьего шифратора, третий выход первого блока управления соединен с третьим входом второго блока управления и вторым входом элемента И, выход ко- З 0 торого подключен к входам синхронизации селекторов кода, шестой и седьмой выходы первого и третий выход второго селекторов кода подключены соответственно к первому, второму и третьему информационным входам формирователя импульса, управляющие выходы первого и второго шифраторов соединены соответственно с четвертым входом второго блока управления и 4 п вторым входом блока памяти, третий и четвертый выходы которого соединены соответственно с вторым управляющим входом формирователя импульса и пятым входом первого блока управле ния, четвертый и пятый выходы второго блока управления подключены соответственно к второму и третьему управляющим входам первого селектора кода, восьмой и девятый выходы которого соединены соответственно с пятым и шестым входами второго блока управления, шестой и седьмой выходы которого подключены соответственно к шестому и седьмому входам первого блока управления, седьмой вход второго блока управления и третий вход блока памяти являются соот.ветственно вторым и третьим управляю 39 10щими входами устройства, выходы первого, второго и третьего шифраторов, девятые и десятые выходы первого селектора кода, выход Формирователя импульса и восьмые выходы второго блока управления являются первыми - седьмь 1 ми информационными выходами устройства, пятыевыходы блока памяти являются третьими управляющими выходами устройства.2. Устройство по п.1, о т л и - ч а ю щ е е с я тем, что селектор кода выполнен на группе элементов ИЛИ, первой-пятой группах элементов И, первом и втором пороговых элементах, первом и втором элементах ИЛИ и и триггерах (где и - разрядность код), первые входы которых являются информационными входами селектора кода, первые входы элементов ИЛИ группы объединены и являются входом синхронизации селектора кода, первые входы первых элементов И первой и второй групп объединены и являются первым управляющим входом селектора, выход х-го элемента И первой группы, кроме последнего, подключен к первым входам (т+)-х элементов И первой и второй групп, инверсные выходы триггеров соединены с вторыми входами соответствующих элементов И первой группы и первыми входами соответствующих элементов И пятой группы, прямой выход первого триггера подключен к второму входу первого элемента И второй группы, первому входу первого элемента И третьей группы и первому входу первого элемента ИЛИ, прямой выход каждого триггера со второгоипо (у-)-й подключен ко второму входуодноименного элемента И второй группы, первым входом одноименного элемента И третьей и предшествующего элемента И четвертой групп , второму входу предшествующего элемента И пятой группы и одноименному входу первого элемента ИЛИ, прямой выходикаждого триггера с ( - + 1)-го по2ь -й подключен к второму входу одноименного элемента И второй группы, первым входам одноименного элемента И третьей и предшествующего элемента И четвертой групп, второму входу предшествующего элемента И пятой группы и соответствующему входу второго элемента ИЛИ, выход каждого элемента И второй группы соединен с вто 130063 рым входом соответствующего элемента ИЛИ группы, выход которого подключен к вторым входам соответствующих триггера и элемента И четвертой группы, выходы элементов И пятой и четвер той групп соединены с входами соответственно первого и второго пороговых элементов, выход каждого элемента И четвертой группы соединен с третьим входом последующего элемента 10 ИЛИ группы, вторые входы элементов И третьей группы соответственно си ипервого по ( - -)-й и с (+ 1)- 2 2го по и-й объединены и являются соот ветственно вторым и третьим управляющими входами селектора кода, выходы элементов И второй группы являются соответствующими первыми выходами селектора кода, выход последне го элемента И первой группы и выход второго порогового элемента являются соответственно вторым и третьим выходами селектора кода, выходы элементов И четвертой группы 25 являются соответствующими четвертыми выходами селектора кода, прямые выходы первого и -го триггеров и выходы первого и второго элементов ИЛИ являются соответственно пятым-восьмым выходами селектора кода, выходы элементов И третьей группы с первои иго по ( - -)-й и с ( -- +1)-го по2 2и-й являются соответственно. девятыми и десятыми выходами селектора кода.3. Устройство по п,1, о т л ич а ю щ е е с я тем, что формирователь импульса выполнен на триггерах, одновибраторах, элементах И, элемен- щ те НЕ и элементе ИЛИ, вьиод которого соединен с первым входом первого триггера, выход которого подключен к первому входу первого элемента И, выход первого элемента И соединен с первым входом второго триггера, первый и второй выходы которого подключены соответственно ко входу первого одновибратора и первому входу второго элемента И, выход элемента НЕ подключен к первому входу третьего элемента И и входу второго одновибратора, выход которого соединен с вторым входом второго триггера, выход первого одновибратора и выход третьего элемента И подключены ко входам элемента ИЛИ, выход четвертого элемента И соединен с вторым входом первого триггера, вторые входы 9 12первого четвертого элементов И объединены и являются первым управляющим входом формирователя импульса, первый вход четвертого и второй вход второго элементов И объединены и являются вторым управляющим входом формирователя импульса, вход элемента НЕ и третий вход первого элемента И объединены и являются первым информационным входом формирователя импульса, второй и третий входы четвертого элемента И являются вторым и третьим информационными входами формирователя импульса, выход второго элемента И являются выходом формирователя импульса.4. Устройство по п.1, о т л и ч а ю щ е е с я тем, что первый блок управления выполнен на триггерах, одновибраторах, элементах И, элементе ИЛИ и тактовом генераторе, выход которого соединен с первым входом .первого элемента И, выход первого триггера подключен к второму входу первого и первому входу второго элементов И, выход второго элемента И соединен с первым входом второго триггера, выход первого одновибратора подключен ко второму входу второго триггера и первому входу элемента ИЛИ, выход которого соединен с первым входом третьего триггера, выход которого подключен к третьему входу первого элемента И, выходы второго и третьего одновибраторов соединены с вторыми входами соответственно элемента ИЛИ и третьего триггера, входы первых триггера и одновибратора являются первыми входами блока, вход второго одновибрато- ра, второй вход второго элемента И, вход третьего одновибратора и третий вход элемента ИЛИ являются вторым- пятым входами блока, выходы первого и второго триггеров и выход первого элемента И являются соответственно первым-третьим выходами блока. 5. Устройство по п.1, о т л и - ч а ю щ е е с я тем, что второй блок управления выполнен на элементах И, элементах ИЛИ, элементе НЕ, одновибраторе, триггере, дешифраторе, блоке ключей и счетчике, выходы которого подключены к соответствующим информационным входам блока ключей и дешифратора, первый выход которого соединен с первыми входами первых элементов И и ИЛИ, второй выход дешифра13 1300 б тора соединен с первыми входами второго и третьего элементов И, третийвыход дешифратора подключен к первым входам четвертого, пятого и шестого элементов И, выход элемента НЕсоединен с вторым входом седьмогоэлемента И, выходы шестого и седьмого элементов И подключены к входамвторого элемента ИЛИ, выход которогосоединен с первым входом счетчика, 10выходы третьего и пятого элементов Иподключены к второму и третьему входам первого элемента ИЛИ, выход которого соединен с первым входом триггера, выход триггера соединен с первым входом восьмого элемента И, выход которого подключен к вторым входам первого, второго и четвертого ипервому входу девятого элементов Ии входу одновибратора, выход которого соединен с вторыми входами шестого элемента И и триггера, выход первого элемента И подключен к первымвходам третьего и четвертого элементов ИЛИ, выход третьего элемента ИЛИ 25соединен с управляющим входом блокаключей, выход девятого элемента Исоединен с вторым входом четвертого 39 14элемента ИЛИ, выход десятого элемента И соединен с четвертым входом первого элемента ИЛИ, выход одиннадцатого элемента И соединен с вторым входом счетчика, второй вход девятого и первый вход десятого элементов И объединены и являются первым входом блока, первый вход одиннадцатого и третьи входы первого, второго и четвертого элементов И объединены и являются вторым входом блока, вторые входы одиннадцатого и десятого элементов И являются соответственно третьим и четвертым входами блока, вход элемента НЕ и второй вход пятого элемента И объединены и являются пятым входом блока, вторые входы третьего и восьмого элементов И являются соответственно шестым и седьмым входами блока, выходы второго элемента ИЛИ, девятого элемента И, четвертого элемента ИЛИ,.четвертого и второго элементов И, триггера и одновибратора являются соответственно первым - седьмым выходами блока, выходы блока ключей являются восьмыми выходами блока.
СмотретьЗаявка
3896582, 17.05.1985
А. Г. Грачев
ГРАЧЕВ АЛЕКСЕЙ ГАВРИЛОВИЧ
МПК / Метки
МПК: H03M 7/00
Метки: кодирования
Опубликовано: 30.03.1987
Код ссылки
<a href="https://patents.su/12-1300639-ustrojjstvo-kodirovaniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство кодирования</a>
Предыдущий патент: Адаптивный импульсно-кодовый модулятор
Следующий патент: Преобразователь двоично-десятичного кода в двоичный
Случайный патент: Чистящее средство для предметов домашнего обихода