Беляускас

Операционное устройство микропроцессорной вычислительной системы

Загрузка...

Номер патента: 1198532

Опубликовано: 15.12.1985

Авторы: Беляускас, Валаткайте, Светикас

МПК: G06F 15/00

Метки: вычислительной, микропроцессорной, операционное, системы

...элементов 8 соединены соответственно с выходами 14 поляопределения кода операции и выходами15 Констант блока 1 микропрограммного управления. Схема ускоренного переноса соединена по входу с выходом13 поля переноса блока 1 микропрограммного управления и с выходами 11и 12 ускоренного переноса всех секционированных микропроцессорных эле"ментов 8. Выходы схемы ускоренногопереноса соединены соответственно5 О 5 20 25 30 35 45 55 с входами переноса секционированных микропроцессорных элементов 8, начиная со второй секции, и с входом 1 б блока 1 микропрограммного управления.Операционное устройство микропроцессорной вычислительной системы работает следующим образом.Работа устройства синхронизируется сигналом, поступающим через синхровход 17....

Устройство для контроля микропрограмм

Загрузка...

Номер патента: 1179349

Опубликовано: 15.09.1985

Авторы: Альперович, Беляускас, Зонис, Цивлин

МПК: G06F 11/28

Метки: микропрограмм

...записи 46 блока 15 памяти и входом 47 сложения счетчика 28 импульсов.Устройство работает следующим образом.Устройство для контроля микропрограмм подключается к ЭВМ на правах внешнего устройства с помощью универсальной магистрали связи. В наборе линий магистрали связи имеются шина адреса и шина данных. Центральный процессор устанавливает на шине адреса магистрали связи соответствующий адрес устройства и производит с ним обмен информацией по шине данных.Устройство может работать в режиме последовательного запоминания информации, поступающей на вход 6 данных устройства и в режиме выдачи накопленной информации на информационный выход 44.В исходном состоянии первый триггер 8 находится в состоянии О. При этом регистр 5 10 15 20 25 30 35...

Устройство для коррекции контрольных разрядов счетчика

Загрузка...

Номер патента: 1080145

Опубликовано: 15.03.1984

Авторы: Беляускас, Жидонис, Пранцулис, Светикас, Яфетас

МПК: G06F 11/10

Метки: контрольных, коррекции, разрядов, счетчика

...если в формированиисоответствующего контрольного разряда кода Хэмминга участвует К-й разрядсчетчика, не расположенный посленечетного количества участвующихразрядов, выходы нечетных элементовИ группы, соединенные с 1 входамиэлементов ИЛИ группы 1 - четноечисло), поключены к соответствующимвходам элемента ИЛИ, выходы четныхэлементов И группы, соединенные с5-входами элементов ИЛИ группы (5 -нечетное число), подключены к соответствующим входам элемента ИЛИ.На чертеже приведена структурнаясхема устройства для коррекции контрольных разрядов восьмиразрядногосчетчика.Устройство содержит группу элементов И 1-8, счетчик 9, счетныйвход 10 счетчика 9, группу элементов ИЛИ 11-14, группу триггеров15-13 контрольных разрядов кодаХэмминга, элемент...

Устройство для суммирования двоично-десятичных чисел

Загрузка...

Номер патента: 1001087

Опубликовано: 28.02.1983

Авторы: Беляускас, Ланцман, Лукшене, Яфетас

МПК: G06F 7/50

Метки: двоично-десятичных, суммирования, чисел

...генератора констант 2 и инверсные выходы разрядов регистра б, группу элементов ИЛИ 8, одни входы которых подключены к выходам элементов И 7, а другие входы - к выходам генератора 2 констант.Блок 1 управления содержит узел 9 формирования адреса, регистр 10 адреса, узел 11 памяти микрокоманд и регистр 12 микрокоманд, выходы 13- 1 б которого (соответствующие различным информационным полям регистра) соединены соответственно с управляющими/входами генератора 2 констант, сумматора 4, элементов И 5 группы и входами узла 9, на который также поступают из вне тактовые сигналы.Устройство работает следующим образом. При сложении десятичных цифр с оди. наковыми знаками первый операнд, поступающий по шине 3 данных, под упра влением блока 1...

Устройство адресации оперативной памяти

Загрузка...

Номер патента: 999054

Опубликовано: 23.02.1983

Авторы: Беляускас, Кирвайтис, Лукшис, Станисловайтене, Яфетас

МПК: G06F 9/36

Метки: адресации, оперативной, памяти

..."1и в зависимости от состояния триггера 10 на вход данных 3 поступает информация о состоянии триггера 10.Так как триггер 10 имеет определенный адрес, это позволяет рассматривать триггер как активную ячейку оперативной памяти, и обращаться к нему с помощью адресных инструкций, т.е. программным путем.Допустим, что триггер 10 блока 5 выборки находится в состоянии 0. Если адресная константа на входе 1 адреса из области адресов блоков 71 - 7, дешифратор 4 по двум старшим битам атой константы формирует единицу на одном из лервых трех выходов соответственно, Если единица была сформирована на первом выходе дешифратора 4, при наличии 1 на управляющем входе элемента И 6 выбирается блок 7, Выборка блоков 7 2 или 7 происходит по единичному...

Микропрограммный процессор

Загрузка...

Номер патента: 741269

Опубликовано: 15.06.1980

Авторы: Беляускас, Валаткайте, Жинтелис, Ланцман, Лукшене, Немейкшис, Светиас

МПК: G06F 15/00

Метки: микропрограммный, процессор

...адреса осуществляется под управлением микрокоманднепосредственно в счетчиках 21 и 22или 23, а переход к непоследовательнорасположенным словам осуществляетсяпутем измерения адресов в арифметикологическом устройстве 2, для чеговыходы счетчиков 21, 22, 23 и регистров 24, 25 и 26 соединены со входами арифметико-логического устройства 2. а выходы счетчиков с выходными шинами 20 арифметико-логического устройства 2Текущая адресация данных внутрислова осуществляется е помощью счетчика 13 текущего адреса, содержимоекоторогс может последовательно изменяться под управлением микрокомандв сторону увеличения или уменьшения,После выборки нужного количествабайтов данных текущее значение счетчика 13 может быть возвращено под управлением микрокоманд в 1...

Устройство для умножения

Загрузка...

Номер патента: 705448

Опубликовано: 25.12.1979

Авторы: Беляускас, Валаткайте, Кирвайтис, Лукшене, Отас, Светикас

МПК: G06F 7/39

Метки: умножения

...младшей циФры байта множителя . Если цифра множителябольше единицы, Формируется со,ответствующий сигнал, по которомуодносторонняя память 8 записываетв счетчики 5 и 6 начальный адресдвойного множимого; если цифра мно-.жителя равна единице, то с дешифратора 10 поступит. сигнал, по которомув счетчики 5 и 6 будет внесен начальный аЩэес однократного множимого. В соответствии с этими адресами 40 из буферной памяти 3 выбираются полубайты младшего байта двойного (илиоднократного, в зависимости от величины цифры множителя) множимого ичерез коммутатор 4, который в данный 45 момент не изменяет входной информации,подается на вход сумматора 1.Первая промежуточная сумма произведения получается при сложении множимого с нулем, т.е. содержимое выхода 5 О...

Устройство для формирования адресов условного перехода

Загрузка...

Номер патента: 682897

Опубликовано: 30.08.1979

Авторы: Беляускас, Вейтас, Жинтелис

МПК: G06F 9/16

Метки: адресов, перехода, условного, формирования

...то в поле условий записывается такая константа, которая дает единичный сигнал на выходе дешифратора условий 4, который подключен и тому же элементу совпадения элемента 5 И - ИЛИ, что и сигнал данного условия. Это обеспечивает проход сигналу этого условия на выход элемента И - ИЛИ 5, и тем самым он отбирается для использования в дальнейшем для формирования адреса условного перехода. Аналогично при помощи содержания других полей 3 условий дешифраторы условий 4 и элементы И - ИЛИ 5 собирают сигналы условий перехода, входящие во входную группу у 1 уц вследствие чего на Й-ых входах дешифратора б имеется комбинация условий для определения адреса условного пе,рехода. Адрес условного перехода формируется,в регистре адреса 2 в зиле...

Неоднородное примесное стекло для объемной фотолитографии

Загрузка...

Номер патента: 504434

Опубликовано: 05.08.1978

Авторы: Беляускас, Шеркувене, Янушонис

МПК: H01L 21/64

Метки: неоднородное, объемной, примесное, стекло, фотолитографии

...системы остается недостаточной.Цель изобретения - создание примесного стекла для объемной фотолитографии, сочетаквяего свойства, необходимые для создания качественных транзисторных структур при субмикронной толщине слоя, что в свою очередь обеспечивает создание транзисторных структур микронных размеров. Это достигается размещени ду легирующим и маскирующимэкранирующего слоя, соетояще 30-95 вес.В окиси алюминия, остальное - двуокись кремния. Скорость про никновения окислителя в экранирующем слое с предпочтительным составом 80 вес.В окиси алюминия и 20 вес.Ъ двуокиси кремния более чем на два по рядка меньше скорости проникновения в слое термической двуокиси кремния такой же толщины, поэтому экранирую 1 щий слой толщиной 0,08-0,15 мкм...

Устройство для заряда химического источника тока асимметричным током

Загрузка...

Номер патента: 498671

Опубликовано: 05.01.1976

Авторы: Альперович, Беляускас, Гинкас

МПК: H01M 10/44

Метки: асимметричным, заряда, источника, током, химического

...диода 8, шунтирующего по обратному току неоновую лампочку 9, и резисто ра 10.Устройство работает следующим образом.На протяжении той части положительногополупериода напряжения сети, когда напряжение на конденсаторе 5 больше э. д. с. заря О жаемого химического источника тока, черезэтот конденсатор и диод 1 в химический источник протекает зарядный ток, в остальную часть периода химический источник разряжается через резистор 3. Конденсатор 5 разря жается через диод 4 и резистор 6.Когда напряжение положительного полупериода достигает напряжения зажигания неоновой лампочки, она зажигается по цепи: сеть переменного тока, лампочка, резистор 10, 2 п диод 7, диод 1, химический источник тока 2и сеть, Во время отрицательного полупериода диод 8...