Устройство для контроля логических блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 3110 4 ПИСАНИЕ ИЗОБРЕТЕН ЬСТВ 43Гришуткин,Новиков ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ К АВТОРСКОМУ. СВИД(54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯЛОГИЧЕСКИХ БЛОКОВ, содержащее ретгистрномера такта контроля, два.дешифратора, первый элемент ИЛИ,элемент И, группу элементов И,и блоков контроля (где и - числовходов или выходов контролируемогологического блока ), каждый из которых содержит первую группу элементов И, первую схему сравнения, регистр, причем первые входы элементовИ первой группы 1-го блока контролясоединены с соответствующими выхода-ми первого дешифратора, выходы элементов И первой группы каждого -гоблока контроля соединены с информационными входами регистра, информа-,ционные входы регистра номера тактаконтроля подключены. к входу номератакта контроля устройства, выходы второго дешифратора соединены спервыми входами соответствующихэлементов И группы, входы контролируемого логического блока являютсяинформационными входами устройства,о т л и ч .а ю щ е е с я тем, что,с целью расширения функциональныхвозможностей за счеу контроля дискретных автоматов с памятью,.в него.введены счетчик, элемент задержкиЯО 1193679 регистр эталона, три элемента ИЛИ, а .в каждый -й блок контроля - триггер, вторая группа элементов И вторая схема сравнения, причем. входы первого элемента ИЛИ соеди-.нены с соответствующими входами кон 1 ролируемого логического блока, выход первого элемента ИЛИ соединен со счетным входом счетчика и с входом элемента задержки, выход которого соединен с входами разрешения первых схем сравнения блоков контроля, группа информационных выходов счетчика соединена с группой информационных входов первого дешифратора,выходы которого соединены с 19Ф соответствующими входами второго элемента ИЛИ и с вторыми входами соответствующих элементов И группы, выход второго элемента ИЛИ соединен ,с первыми входами первых схем срав- Я нения блоков контроля второй вход первых схем сравнения блоков контроля соединен с соответствующими входами контролируемого логического блока Ж выход первой схемы сравнения каждого . М : -го блока контроля соединен с вторыми 3 входами элементов И первой группы и Д сосчетным входом триггера своего блока 1 контроля, в каждом -м блоке контроля выходы региетра соединены с первыми входами соответствующих элементов И второй группы, выход триггера соединен с первым входом второй схемы сравнения, информациоиные входы регистра эталонного сигнала под- ключены к входу эталона устройства, каждый д-й информационный. выход регистра эталона соединен с вторым входом второй схемы сравнения одноименного блока контроля, выход цесрав 11 нения второй схемы сравнения д-го блока контроля соединен с вторыми входами элементов И второй группыЪданного блока контроля, выходы эле ментов И второй группы блоков контроля подключены к выходу индикации устройства, выход сравнения второй схемы сравнения 1.-го блока контроля соеди-. нен с соответствующим входом элемента И,выход которого соединен с первым вхо.дом третьего элемента ИЛИ, второй вход которого соединен с входами 93679сброса регистра эталона, регистраномера такта контроля, регистровблоков контроля и подключен к входусброса устройства, выход третьегоэлемента ИЛИ соединен с входом обнуления счетчика, входами обнуления регистров и триггеров блоков контроля,выходы элементов И группы соединеныссоответствующими входами четвертого элемента ИЛИ, выход которого соединен с,входами разрешения вторыхсхем сравнения. блоков контроля.Изобретение относится к вычислительной .технике и может бытьиспользовано при функциональномдиагностировании аппаратуры,Цель изобретения - расширениефункциональных возможностей за счетконтроля дискретных автоматов с памятьюаНа чертеже представлена блоксхема предлагаемого устройства.Устройство содержит -й блок 1контроля (д=1п, где и - числовыходов контролируемого логическогоблока),первый элемент ИЛИ 2, счетчик 3, первый дешифратор 4, вторс":элемент ИЛИ 5, в каждом 1-м блокеконтроля содержатся первая схема 6сравнения, первая группа элементов И7, регистр. 8, вторая группа элементов И 9, триггер 10, вторая схема11 сравнения, элемент И 12, регистр13 эталона, третий элемент ИЛИ 14,второй дешифратор 15, элемент 16задержки, регистр 17 номера тактаконтроля, четвертый элемент ИЛИ 18,группа элементов И 19, вход 20 сброса устройства, вход 21 номера тактаконтроля устройства, информационные входы 22 устройства, информационные выходы 23 контролируемогологического блока, вход 24 эталона уст"ройства, выход 25 индикации устройства, контролируемый логическийблок 26,Устройство работает следующимобразом, Перед началом работы по сигналу, поступающему на вход 20 сброса уст.ройства, приводятся в исходное состояние счетчик 3, регистры 8, 13 и17, триггеры 10,Для контроля функционирования блока26 по входу 21 номера такта контроля устройства в регистр 17 записывается номер такта, на котором необходимо сравнить состояние триггера10 с информацией, записанной в ре 10 гистре 13. Перед началом работы врегистр .13, как и в регистр 17,после приведения устройства в исходное состояние, записывается эталонное значение по входу 24 эталона15 устройства,Входные воздействия поступаютпо входным шинам 22 на вход блока26 и через элемент ИЛИ 2 на. счетный вход счетчика 3,Количество входных воздействий(тактов ), поступающих на вход контролируемого блока, подсчитываетсясчетчиком 3, его выходные сигналыпоступают на дешифратор 4, а с него -на первые входы элементов, И .7, напервый вход группы элементов И 19,подготавливая их к открытию, а также через элемент ИЛИ 5 - на первыйвход схемы 6 сравнения, синхронизация работы которых осуществляетсяпо сигналу, поступающему с выходаэлемента ИЛИ 2 через элемент 16задержки, Схемы 6 сравнения реализуют логическую функцию сумматора35 по модулю два. Выходная функция,принимающая значение логическогонуля или единицы, со схемы 6 сравнения записывается через подготовленный к открытию один из элементов И7 в соответствующий разряд регистров8 в каждом 1-м блоке контроля. Одновременно с выхода схем 6 сравнениявыходной сигнал поступает на счетный вход триггера 1 О в каждом д-мблоке контроля. Счет входных воздей=ствий счетчиком 3 прэисходит до техпор, пока количество входных воздействий, в нем записанное, не совпадает с количеством импульсов,записанных в регистре 17. При ихсовпадении открывается соответствующий элемент И 19, выходной сигналс которого поступает через элементИЛИ 18 на управляющий вход схем11 сравнения в каждом ь-м блоке 1контроля. Если значение выходныхсигналов триггеров 1 О совпадает ссоответствующим эталонным значением,записанным в регистре 13, то схемы11 сравнения выдают сигнал "Равно",который соответствует логической,единице. Эти сигналы поступают наэлемент И 12. Выходньм сигналомэлемента И 12 в этом случае черезэлемент ИЛИ 14 производится приведение в исходное состояние счетчика 3 регистров 8, триггеров 10блоков контроля. Далее проверка проводится аналогично через количество тактов, котороезаписано в регистре 17, Если дляпродолжения проверки блока 26 необхо"димо изменить номер такта, на кото -.ром необходимо сравнить значениевыходных сигналов триггера О сэталонным значением, записанным врегистре 13, то необходимо ввести 0 йовую информацию в регистр 17. Еслиизмеряется и значение эталонных выходных сигналов, то в регистр 13записывается также новая информация5 Если, например, при сравненииинформации, поступающей на вход схемы 11 сравнения, она вырабатываетсигнал "Неравно", то он открывает. элементы И 9, на первый вход которых 20 поступает информация с регистра 8.Выходная информация с группы элементов И 9 поступает на выход 25 индикации. В этом случае сброс. устройствачерез элемент ИЛИ 14 не происходит, 25 так как эпемент И 12 закрыт. Информация, поступающая в этомслучае в выходов группы элементов И 9, обеспечивает дальнейшую локаЗ 0 лизацию неисправности.1193679 Составитель А, СиротскаяТехред Ж.Кастелевич К ор Е Сирохма 2 Тираж 709 ВНИИПИ Государственногпо делам изобретении 113035, Москва, Ж,Заказ 731 ород, ул, П Филиал ППП "Патент ктная,актор С. Саенко Подписноекомитета СССРи открытийаушская наб., д. 4/5
СмотретьЗаявка
3746070, 25.05.1984
ПРЕДПРИЯТИЕ ПЯ Р-6891, СЕРПУХОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. ЛЕНИНСКОГО КОМСОМОЛА
ЖУКОВ ОЛЕГ ФЕДОРОВИЧ, ГРИШУТКИН АЛЕКСАНДР НИКОЛАЕВИЧ, НЕХОРОШЕВ ЮРИЙ ГЕОРГИЕВИЧ, НОВИКОВ НИКОЛАЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 11/00
Метки: блоков, логических
Опубликовано: 23.11.1985
Код ссылки
<a href="https://patents.su/4-1193679-ustrojjstvo-dlya-kontrolya-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических блоков</a>
Предыдущий патент: Многоканальный сигнатурный анализатор
Следующий патент: Сигнатурный анализатор
Случайный патент: Способ калибрования спеченных деталей кольцевой формы