Номер патента: 1501082

Авторы: Осипов, Сподарцев, Шафионецкая

ZIP архив

Текст

3 15 вляется путем коррекции входной импульсной последовательности блоком 1 добавления и вычитания импульса по программе, записанной в блок 4 памяти:а) на вход задания режима блокадобавления и вычитания импульса приходит сигнал с блока 4 памяти, указывающий на то., какая операция должна быть выполнена - добавление или вычитание;б) на второй вход элемента И 7 коммутатора 5 поступает сигнал разрешения коррекции, являющийся одним из управляющих входов коммутатора 5;в) диапазон линеаризации разбивается таким образом, чтобы на участок приходилось не более одного корректирующего импульса, причем код участка задается выходом средних разрядов счетчика 2, точное местоположение корректирующего импульса на участка определяется кодом, заданным в блоке ч памяти, и состоянием выходов младших разрядов счетчика 2;г) для получения кода результата линеаризации функции Р 1/Т он записывается в блок 4 памяти (в двоична-десятичном или в двоичном коде) и совместно с младшими разрядами вычитающего счетчика 2 является выходом цифрового линеаризатора. Таким образом, предлагаемое техническое решение обеспечивает повышение точности линеаризации за счет того, что позволяет осуществлять коррекцию входной последовательности в месте, где ошибка результата увеличивается. до величины, близкой к 0,5 дискретности, и без .дополнитель 01082 4ных затрат остается постоянной по всему диапазону линеаризации.Блок добавления и вычитания импульса может быть выполнен согласноавт, св. У 982007 с дифференцирующейцепочкой по входу корректирующегоимпульса,Формула изобретения10 Цифровой линеаризатор, содержащИЙ блок добавления вычитания импульса, вычитающий счетчик, коммута"тор и блок памяти, причем вход линеаризатора соедииен с входом частоты блока добавления и вычитания импульса, выход которого соединенсо счетным входом вычитающего счет"чика, выход младших разрядов которого соединен с информационным входом2 О коммутатора, управляющий вход которого соединен с первым выходом блока памяти, выход коммутатора соединен с входом корректирующего импуль 25са блока добавления и вычитания импульса, о т л и ч а ю щ и й с ятем, что, с целью повышения точностилинеаризации, в него введен дешифратор, вход которого соединен с выхо-.дом старших разрядов вычитающегоЗОсчетчика, выход средних разрядов. которого соединен с адресным входомблока памяти, второй и третий выходыкоторого соединены соответственно свыходом старших разрядов кода линеари 35 затора и входом задания режима до"бавления-вычитания блока добавленияи вычитания импульса, выход дешифратора соединен с входом разрешения работы коммутатора, выход младших раз 4 О рядов вычитающего счетчика соединенс выходом младших разрядов кода линеаризатора,1501082Составитель А.Зорин Редактор А.Огар Техред М.Ходанич Корректор С.Шекмар Заказ 4870/46 Тираж 668 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СС113035, Москва, Я, Раушская наб., д, 45 Производственно-издательский комбинат "Патент", г. Ужгород, ул, Гагарина, 101

Смотреть

Заявка

4364130, 15.01.1988

ОМСКОЕ ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ЭЛЕКТРОТОЧПРИБОР"

ОСИПОВ ВЛАДИМИР МИХАЙЛОВИЧ, СПОДАРЦЕВ ГЕННАДИЙ АЛЕКСАНДРОВИЧ, ШАФИОНЕЦКАЯ ЛЮДМИЛА ГЕОРГИЕВНА

МПК / Метки

МПК: G06F 17/10

Метки: линеаризатор, цифровой

Опубликовано: 15.08.1989

Код ссылки

<a href="https://patents.su/3-1501082-cifrovojj-linearizator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой линеаризатор</a>

Похожие патенты