Устройство для контроля оперативной памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз СоветскихСоциалистицескихРеспублик ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОУСКОМУ СВИДЕТЕЛЬСТВУ(61) Дополнительное к авт, свид-ву 2) Заявлено 20,11.75 (2) 2191340/24присоединением заявки3) Приоритет3) Опубликовано 25,02,77. Бюллетень % 75) Дата опубликования описания 27,05.7 51) М, Клз 111 С 29/00 осударстаеииыи комитетСовета Ииииотрв СССРоо делам изооретеиийи открытий 3) УДК 681.327.6(71) Заявитель ЕРАТИВНОЙ ПАМЯТ бласт Это ограничивает ройства.1 Лель нзобрете применения устро формированлля и так и адресного именения устасширение области счет возможности а типа "Дождь",пераппя р йс тва 3 к те вхо(54) УСТРОЙСТВО ДЛЯ КОНТРО Изобретение относится к запоминающим устройствам,Известны устройства для контроля о тивной памяти. В одном из них, содержащем триггерный регистр числа, счетчик адресов и блок управления, формируется тест типа "Дождь". Однако двухэтапный контроль оперативной памяти и невозможность простой локализации сбоя делают это устройство недостаточно совершенным. Наиболее близким к данному изобретению является устройство для контроля оперативной памяти, содержащее первый счетчик, регистр числа и блок управления, подключенные к выходным шинам устройства, основные коммутаторы, выходы которых соединены с входами регистра числа, и второй счетчик.В этом устройстве используется адресный код формирования теста, динамические качества которого оказываются слишком огра ничены, поскольку смена информации в тесте производится только один раз в подцикле и в разных разрядах с разной скоростью Это достигается тем, что устройство содержит третий счетчик, формирователь, счетный триггер, полусумматор, дополнительные коммутаторы и элемент "И", инверсный вход которого подключен к выходу формирователя прямой вход и вход третьего счетчика - к выходу блока управления, а выход - к оду ной из выходных шллн устройства и входу первого счетчика, Выход счетчика через счетный триггер соедилен с входом формирователя. Выходы третьего счетчика и счетного триггера подключены к входам полусумматора О выход которого соединен с одним из входовосновных коммутаторов, другие входы которых подключены к соответствующим выходам лополнллтельных коммутаторов. Информационныеды последних поключены к выходам третьчетчика, а управляющие входы - к вь55 ходам второго счетчика, вход кэ. эрото соединен с выходом счетного триггера,На чеотеже изображена олок-"хе.,:а ц.од=.лагаемого устройства.у строй тво содержи . елок у /рл-пилвыход 2 которого подключен к вхо ам р -гистра числа 3, состоящего из триггеров 4,первый счетчик 5, служащий для формирования кода адресов, счетный триггер 6, формирователь 7, служащий для выделения отри- оцательного фронта сигнала, элемент И 8Второй счетчик 9, предназначенный для подсчета подццклов, третий счетчик 10, полусумматор 11, основные 12 и дополнительные13 коммутаторы. К устройству подклю лается контролцруемьй блок о:р:.".: впой памяти 14, Счет пц; 5 имеет разрядностьи-=6 о 4,. где А - количество адресов. Счетчик 10 имеет в + 1 разрядов. Инверсныйвход элемента И 8 подключен к выходу формирователя 7, прямой вход и вход счетчика 10 - к тактовому выходу 15 блока управления 1, а выход - к выходной шинеобращения ЗУ 16 к входу счетчика 5, Шина 17 блока управления 1, соединенная с уп равляюшими входами коммутаторов 12, задает режим работы устройства - "Дождь"цли Адресный код, Выход с летчика 5 че=рез счетный триггер 6 соединен с входом.формирователя 7. Выходы счет п ка 10 цсчетного триггеоа б подключены к входамполусумматора 11, выход которого соединен с одними из входов основных коммутаторов 12, другие входы которых подкл.".о чены к соответствующим выходам дополнительных коммутаторов 13 ипфор;,.: ционпыевходы которых подключены к вьлходамсчетчика 10, а управляющие входы - к вы-ходам счетчика 9, вход которого соодцнеьс выходом счетного триггера б, 4 вРассмотрим работу устройства йри режиме работы "Дождьф, Прц этом источниками информации, записываемой в регистр3, являются полусумматоры 11. При нажатии кнопки Пуск" в блоке управления 145начинает вырабатываться тактовая последовательность импульсов. В первом подцикле счетчики 5 и 10 работают синхронно от одних и тех же тактов блока 1, Приэтом на входах полусумматора 11 код одинаковый, а на его выходе низкий у.ровень.,соответствующий записи кода ф 0" по всемадресам памяти, По окон аллил первогоподцикла формирователем 7 выделяетсязадний фронт сигнала с выхода триггера би производится запрет (в элементе И 8)одного импульса продвижения в счетчик 5В результате второй подцикл в счетчике 5закончится на один такт (равный периодуобращений) позже, чем в счетчике 10, и полусумматор 11 зафиксирует неравнозначность в конце второго подцикла, Поэтому вс втором подцикле во всех адресах памятикроме последнего, будут записаны коды "Офа в последнем адресе 1". По окончании второго подцикла точно также произойдет запрет еще одного импульса гродвижения в счетчик 5, Соответствелпло, неравнозначность зафиксируется в двух последних адресах третьего подццкла, куда и будет записан код 1", Таким образом, блок оперативной памяти 14, заполненный в первом подцикле всеми нулями, постепенно (начиная с последнего адреса) заполняется в следующих подццклах единицами, т,е.происходит процесс "набеганця" единиц, характерный для теста Дождь". Когда пройдет А подциклов, коды на входе полу- сумматора 11 будут инверсными и весь блок 14 будет заполнен, единицами, В следующие Д подциклов тоцло также, начиная с последнего адреса, код единиц сменяется кодом нулей, Через 2 А подциклов заканчивается полный период теста.Рассмотрим работу устройства при формировалппл теста типа адресный код. В этом случае управляющий сигнал с блока 1 подключает к входам регистра числа 3 выхо/ды с:ет чика 1 0через коммутаторы 1 2 и 13).Работа коммутаторов 12 аналогична цх работе в режиме "Дождь, за исключением того, что задат нгком информации здесь является не полусумматор 11, а счетчик 10. Счетчик 10 работает почти с частотой обрацления ц код числа, записываемый в блок 14, будет меняться с каждым адресом. Однако счетчики 10 ц 5 имеют небольшо расхождепц - по частоте равное 1,(2 А Поэтому каждый следующий подцикл в адресном коде будет начинаться с разных кодовых комбинаций, чем обеспечивается динамическое смешение информации по подциклам, Благодаря наличию коммутаторов 13, управляемых счетчиком, 9, обеспечивается подключение к соответствующим разрядам регистра числа 3 различных разоядов счетчика 10 в разных подциклах. Зтим достигается выравнивание динамики работы разных разрядов. Предложенное уст ройство обеспечивает усиление динамических качеств теста при проверке запоминающих устройств адресным. кодом.Формула изобретенияУстройство для контроля оперативнойпамяти, содержащее первый счетчик, регистрчисла и блок управления, подключеннные547837 аказ 648/104 Тираж 762 Подписное тент", г. Ужгород, уп, Проектная, 4 ф к выходным. шинам устройства, основныекоммутаторы, выходы которых соединеныс входами регистра числа, второй счетчик,о т л и ч а ю ш е е с я тем., что, с целымирасширения области применения устройства,оно содержит третий счетчик, формирователь, счетный триггер, полусумматор, дополнитепьные коммутаторы и элемент И,инверсный вход которого подключен к выходу формирователя, прямой вход и вход 10третьего счетчика - к выходу блока управпения, а выход - к одной из выходных шинустройства и входу первого счетчика, выход которого через счетный триггер соединен с входом формирователя, выходы третьего счетчика и счетного триггера подключены к входам полусумматора, выход которого соединен с одними из входов основныхкоммутаторов, другие входы которых подкпючены к соответствующим выходам дополнительных коммутаторов, информационные входы которых подключены к выходам третьего счетчика, а управляющие входы - к выходам второго счетчика, вход которого соединен с выходом счетного триггера.
СмотретьЗаявка
2191340, 20.11.1975
ПРЕДПРИЯТИЕ ПЯ В-8828
МАМДЖЯН ГАРЕГИН ГРИГОРЬЕВИЧ, ВАСИЛЬЕВ ВАЛЕРИЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: оперативной, памяти
Опубликовано: 25.02.1977
Код ссылки
<a href="https://patents.su/3-547837-ustrojjstvo-dlya-kontrolya-operativnojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля оперативной памяти</a>
Предыдущий патент: Аналоговое запоминающее устройство
Следующий патент: Сдвигающий регистр
Случайный патент: Фиксирующее устройство при переломах шейки бедренной кости у детей