G11C 29/00 — Контроль правильности работы запоминающих устройств; испытание запоминающих устройств во время режима ожидания или автономного режима работы

Страница 33

Сдвиговое устройство с самоконтролем

Загрузка...

Номер патента: 1355998

Опубликовано: 30.11.1987

Авторы: Огранович, Простаков, Простакова, Раисов

МПК: G11C 19/00, G11C 29/00

Метки: самоконтролем, сдвиговое

...И 10 по второму входу,В зависимости от потенциала на шине 15 управления происходит сдвиг информации в регистрах 1 и 2 сдвига или запись в них параллельного кода. Последовательный код на сдвиг подается по первой информационной шине 11, код параллельной записи - по второй информационной шине 12. Запись инФормации или сдвиг осуществляются тактовыми импульсами, поступающими на схему по тактовым шинам 13 и 14 соответственно, При этом в регистрах 1 и 2 сдвига образуются прямой и обратный коды одного и того же числа, которые подаются ка входы слагаемых сумматора. В сумматоре в результате сложения получается код 111 11, а на выходе 22 переноса старшего разряда нулевой уровень сигнала. Тактовый импульс, пришедший на схему по первой 13 или...

Устройство для контроля блоков оперативной памяти

Загрузка...

Номер патента: 1358003

Опубликовано: 07.12.1987

Авторы: Макарова, Пчелинчев, Соков

МПК: G11C 29/00

Метки: блоков, оперативной, памяти

...4 Т)ЗП на каждое обращение за.писи выполняется семь обращений воспроизведений.В то же время при установке на переключателях ПК - ПКЗ кода 010, на переключателях ПК 4 - ПК 6 кода 100 и переключении тумблера 4 Т)ЗП/4 Т(ЗП в положение 4 Т(ЗП на каждое обращение воспроизведения выполняется семь обращений записи.Таким образом, путем установки соответствующих кодов на переключателях тумблерного регистра и переключения в необходимое положение тумблера 4 Т)ЗП/4 Т( ЗП можно задать необходимую величину Кобр. В то же время, устанавливая на переключателях ПК 1 - ПКЗ код 000(2), а на переключателях ПК 4 - ПКб, отличный от нулевого, можно задать режим постоянного воспроизведения с частотой обращения, определяемой состоянием переключателей ПК 4 ПК б,...

Способ обращения к накопителю

Загрузка...

Номер патента: 1361635

Опубликовано: 23.12.1987

Автор: Алексеев

МПК: G11C 29/00

Метки: накопителю, обращения

...разрядах ячеек памяти накопителя запоминающего устройства. Запоминают адрес ячеек с дефектными элементами памяти и номера их дефектных разрядов. Определяют ш - максимальное число дефектных элементов памяти в ячейке памяти для коррекции дефектных элементов разрядов К(К ш). Первым в качестве резервного выбирают разряд, содержащий наибольшее количество дефектных элементов памяти. Следующие Крезервные разряды выбираются так, чтобы в резервных разрядах в каждой ячейке памяти было не более К-ш дефектных элементов памяти и сумма всех дефектных элементов всех К резервных разрядов получилась наибольшей. Таким образом, наибольщая часть дефектных элементов памяти исключается из обращения, а остальные дефектные элементы памяти заменяются годными в...

Запоминающее устройство

Загрузка...

Номер патента: 1361636

Опубликовано: 23.12.1987

Авторы: Гуревич, Романков

МПК: G11C 29/00

Метки: запоминающее

...информации.Сигнал с выхода элемента 46 задержки через элемент ИЛИ 15 (фиг.1) обеспечивает занесение усиленной информации в регистр 7. Одновременно с этим в регистры 12 и 13 этот же сигнал за" носит соответственно результат работы блока 10 и информацию, полученную для записи по входам 25. Это необходимо для сохранения записываемой информации (после сброса ее с входов 25), последующего сравнения ее с результатом работы блока 9 и считанной в регистр 7 информации.При правильной работе тракта записи-считывания блок 16 по сигналу на входе 36 определяет равенство записанной и считанной информации и не выдает на выход 31 сигнала ошибки. Если в тракте записи-чтения имеются нарушения, то или в регистре 7 находится информация, отличная от...

Устройство для защиты информации в блоках памяти при отключении питания

Загрузка...

Номер патента: 1363222

Опубликовано: 30.12.1987

Авторы: Степанов, Твеленев, Фомин, Чуканов

МПК: G06F 12/16, G11C 29/00

Метки: блоках, защиты, информации, отключении, памяти, питания

...ИЛИ - НЕф ся после временной выдержки, определяемой первый формирователь 11 выходных сигна- формирователем 6 сигнала разблокировки, и лов, управляющий входом питания блока снятия сигнала блокировки с триггера 7. памяти, второй формирователь 12 выходных формирователь 16 формирует плавный фронт сигналов, нелинейный элемент 13, выпол напряжения внешнего источника питания. ненный, например, в виде последовательно При наличии сигнала Выбор схемы соединенных диода и резистора (не пока- на управляющем входе 4 и при снятом заны), интегрируюший элемент 14, включаю- сигнале Блокировка триггера 7 происхоший в себя последовательно соединенные дит разблокировка триггера 8, который раздиоды, времязадающий резистор и фильт решает работу...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1363312

Опубликовано: 30.12.1987

Автор: Урбанович

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...накопителя контрольными разрядами. На выходах 21 таким образом формируется признак ошибки (синдром). Если в считанных.из накопителя символах нет ошибок, то синдром равен нулю, и отличен от нуля - в противном случае. Синдром происходит через коммутатор 22 и дешифрируется дешифратором 25, результат чего записывается в регистр 28, В момент времени г. изменяется сигнал на входе 5, на выходе элемента И 31 - нулевой сигнал, разрешающий прохождение через коммутатор 22 двоичных символов, установленных на выходах блока 24, где к этому времени уже сформирована сумма по модулю два контрольных символов, выработанных шифраторамии 15, Ес" ли шифраторы и предшествующие им цепи прохождения соответствующих сигналов функционируют нормально, то на...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1365133

Опубликовано: 07.01.1988

Автор: Медведев

МПК: G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

...12 на выход 21. Таким образом, снимается напряжение со нходов питания блока 2 формирователя 27, триггера 3, элементов И 4-6, элементов НЕ 7, 8 с первого входа блока 16 и входа ключа 17. В момент снятия основного напряжения со входов питания элементов НЕ 7 и 8 на их выходах стабильно удерживается потенциал логической единицы, так как, во-перных, до момента снятия напряжения основного питания на входах элементов НЕ 7 и 8 имеется потенциал логического нуля, а н; их выходах потенциал лоГической единицы, во-вторых, снятие напряжения со входон питания элементов НЕ 1, с осуществляется путем замыкания их в ,одон и выходов питания между собой ключо 14, в-третьих, потенциал логической единицы удерживается за счет подачи напряжения через...

Устройство для тестового контроля блоков памяти

Загрузка...

Номер патента: 1365134

Опубликовано: 07.01.1988

Авторы: Алумян, Ваганян, Момджян, Яковлев

МПК: G11C 29/00

Метки: блоков, памяти, тестового

...записывается логическая "1" на нее время теста и "0" (признак "Конец теста) с последним тест-слоном.Режим "Контроль" начинается командами Сброс и Пуск, поступающими из ЦВМ по каналу 15 приема командной информации. Команда Сброс выполняется ана-,. логично режиму Загрузка" и устанавливает счетчик 4 адреса буферных накопителей в нулевое состояние. По команде "Пуск" на выходе дешифратора 14 возбуждается цепь 7 команды "Пуск" и 10 этот отрицательный импульс поступает в блок 34 контроля и в блок 2 управления. В формирователе 34 результатов контроля (фиг.4) сигнал "Пуск" устанавливает в "0" триггер 63 неисправ ности. В блоке 2 управления сигнал "Пуск" через элемент И 47 устанавливает триггер 42 в единичное состояние, тем самым обеспечивая...

Устройство для контроля памяти

Загрузка...

Номер патента: 1367045

Опубликовано: 15.01.1988

Автор: Козлов

МПК: G11C 29/00

Метки: памяти

...логический элемент 2 И-НЕ 10 поступают на вход 195регистра 4 сдвига,На выходе нулевого разряда 24счетчика 13 формируется уровень "0",который поступает на вход разрешения записи устройства и удерживаетее в режиме записи информации, которая в виде последовательности " 1"11и 0 формируется на выходе 26 регистра 4 сдвига, поступает на вход26 блока 16 и далее на информационный вход контролируемой памяти. Одновременно с этим на выходе 23 счетчика 3, соединенного с адресным входомконтролируемой памяти, формируютсяадреса, В состоянии последнего адреса на выходе 22 переноса счетчика3 формируется уровень "1", вследствие чего, во-первых, на первом выходе 21 блока 16 формируется уровень "0", который записывается вовторой триггер 5 и тем самым...

Запоминающее устройство с контролем цепей обнаружения ошибок

Загрузка...

Номер патента: 1367046

Опубликовано: 15.01.1988

Авторы: Николаев, Сергеева

МПК: G11C 29/00

Метки: запоминающее, контролем, обнаружения, ошибок, цепей

...7 содержит меньше разрядов,чем ячейки блока 6, информация с еговыходов полностью заполняет регистр2 и лишь частично регистр 1, Остальные разряды регистра 1 заполняютсянулями, Далее процесс идет аналогично процессу. считывания информациииз ячейки блока 6.Ошибки блока 6 достаточно простоотделяются отошибок цепей коррекции. Для этого достаточно последовательно записать и считать одинаковуюинформацию в различные ячейки бло-.ка 6. Неизменность ошибки говорит онеисправности цепей коррекции, впротивном случае имеет место отказ вячейках блока 6. Для локализации отказа в цепяхкоррекции в регистр 7 записываетсянулевая информация. При чтении этойинформации из регистра 7 на выходе9 устройства должна быть информация,046 35 з 1367состоящая из...

Постоянное запоминающее устройство с коррекцией информации

Загрузка...

Номер патента: 1368920

Опубликовано: 23.01.1988

Авторы: Бокач, Пашковский

МПК: G11C 29/00

Метки: запоминающее, информации, коррекцией, постоянное

...и некорректируемых адресов. Если информация в первом накопителе 1 не корректируется, то на всех входах элемента И 4 будет "1" и на выходе этого элемента формируется сигнал разрешения функционирования основного накопителя. С помощью элемента НЕ 5 производится управление корректирующим накопителем.Если на управляющий вход накопителя подается сигнал, запрещающий выдачу информации, то на его разрядных выходах поддерживается третье (высокоимпедансное) состояние.Таким образом, при подаче адресных сигналов на входы устройства на разрядных выходах управляющего накопителя формируется набор сигналов, определяющих необходимость коррекции. Если все эти сигналы "1", то при выборке функционирует основной накопитель и запрещается функционирование...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1368921

Опубликовано: 23.01.1988

Авторы: Дрозд, Карпенко, Минченко, Полин, Соколов

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...данному устройству информацию о неисправности других устройств, решающих совместно единую задачу,Работа устройства начинается с подачи на вход блока запуска 3 через шину 29 пуска сигнала "Начало". При этом блок 3 запуска формирует импульс сброса, который устанавливает в нулевое состояние первый 15, второй 18 и третий 19 счетчики, а также первый триггер 4. По окончании действия импульса сброса первый 15 и третий 19 счетчики под действием синхросигналов, поступающих на их счетные входы с выходов 6 синхронизации, начинают синхронно изменять свои состояния. Коды состояния третьего счетчика 19 поступают с его выхода на управляющий вход третьего коммутатора 16, При этом сигналы контроля, каждый иэ которых однозначно соответствует...

Блок задержки цифровой информации с самоконтролем

Загрузка...

Номер патента: 1368922

Опубликовано: 23.01.1988

Авторы: Дрозд, Карпенко, Лацин, Лебедь, Полин

МПК: G11C 29/00

Метки: блок, задержки, информации, самоконтролем, цифровой

...выход контроля устройства как информация о происшедшем сбое. В следующем такте этот же сигнал о сбое через элемент ИЛИ 8 записывается во второй накопитель 10, где осуществляется задержка информации о происшедших сбоях на 1 тактов (где 1=2 причем рд). Сигнал с выхода регистра 11 поступает через элемент ИЛИ 8 снова на вход второго накопителя 10. Таким образом, во втором накопителе 10 постоянно циркулирует по кольцу информация о происшедших в первом накопителе 3 .сбоях в различных ячейках. Предположим, что произошел отказ одной из ячеек памяти первого накопителя 3. Тогда информация о сбое поступает в кольцо, реализованное на втором накопителе 1 О. Через К тактов вновь осуществляется чтение из отказавшей ячейки первого накопителя 3 и...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1368923

Опубликовано: 23.01.1988

Автор: Барашенков

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...ответа, соответствующий достоверной информации на выход- З 0 ных числовых шинах 22.При неисправном устройстве рассмотренное соответствие выходных сигналов элементов И 16, ИЛИ-НЕ 15 и блоков 9 и 17 нарушается.35При неисправности адресного йнтерФейса, например обрыве одной (или нечетного количества) из адресных шин 25, тип кодирования информации накопителем 2 при чтении (прямой или 40 обратный код), определяемый элементами ИЛИ-НЕ 15 и И 16 блока 14 фиксации отказов по состоянию элементов 4/ сравнения, оказывается не соответствующим четности кода адреса, оп ределяемой третьим блоком контроля 17. Рассмотренное соответствие может быть нарушено также при отсутствии активизации накопителей 1 и 2, проявляющейся в считывании нулевых кодов при...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1370668

Опубликовано: 30.01.1988

Авторы: Высочина, Сидоренко, Солод, Хоменко

МПК: G11C 29/00

Метки: запоминающее, резервированное

...нулевой потенциал навыходе дополнительного накопителя 5(фиг, 2).Одновременно блоки выбора строкпроизводят выбор строки в основном ирезервном накопителях, а блок выбора70668 2 35 40 45 50 55 5 10 15 20 25 30 столбцов выбирает столбцы на обоихнакопителях,Если ячейка не была забракованаи сигнал о наличии брака не был записан, то на выход дополнительногонакопителя 5 (момент временинафиг. 2) поступит положительный потенциал, который подключит выход устройства к первому информационному входу,т.е, к выходу дополнительного накопителя 5.Если ячейка была забракована, тов дополнительный накопитель 5 будетзаписан сигнал брака и на выходе вмомент временибудет установленнулевой потенциал, который через формирователь 6 сигналов...

Устройство для контроля регистра сдвига

Загрузка...

Номер патента: 1372362

Опубликовано: 07.02.1988

Авторы: Дербунович, Нешвеев, Сирота

МПК: G11C 19/00, G11C 29/00

Метки: регистра, сдвига

...20Устройство функционирует следующим образом,Перед началом работы в сдвиговыйрегистр 1 заносится необходимая исходная информация. При этом н каждый 25разряд сдвигоного регистра 5 заносится бит четности соотнетствующей группы битов исходной информации н сдвигоном регистре 1. Так в первый разряд в-разрядного сдвигового регистра 305 заносится бит четности информации н1, щ+1, 2 щ+1(К)в+ разрядахи-разрядного сдвигового регистра 1во второй разряд - бит четности 2,в+2,2 в+2. (К)в+2 разрядов сдвигового регистра 1 и т.д, Если передначалом работы сдниговый регистр 1обнуляется, то сдвиговый регистр 5обнуляется также.В процессе работы бит четностиинформации, находящийся на входе 6 ив щ, 2 щ(К)щ разрядах сдвигового регистра 1, формируется на...

Постоянное запоминающее устройство с резервированием

Загрузка...

Номер патента: 1372363

Опубликовано: 07.02.1988

Авторы: Антипова, Слудников, Сорока

МПК: G11C 29/00

Метки: запоминающее, постоянное, резервированием

...3.Сигнал единичного логического уровня с выхода триггера 20 контроляблокирует запись текущего адреса врегистр 24 контрольного адреса изапись сигналов контроля отказавшего накопителя в выходной регистр блока 16 контроля, а также разрешаетработу счетчика 27 контрольного адре"са и прохождение на его вход сигналов с входа 31 синхронизации устройства через элемент И 21,Устройство переходит в режим самоконтроля отказавшего накопителя, приэтом выдача истинной информации потребителю по команде обращения к устройству не приостанавливается.Режим самоконтроля отказавшегонакопителя заключается последовательном обходе массива адреса этого накопителя в поисках информации, идентичной истинной информации отказавшей ячейки.Истинная информация...

Устройство для коррекции ошибок

Загрузка...

Номер патента: 1372364

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: коррекции, ошибок

...27 ц 28 возможны следующие режи- .55 работи устройства.На ходе 27 лог. "О", Это означает, что в принятой информации ошибок нет ц Оа 5 О;сет бить цс 55 О 555 зова 5 а.На 1 кодс 27 лог, "1", а на вь 5 ходе 28 .50 Г. ООто Означает что в;5 р 5 ято Борапнц и.Ретс 5 некоррект 55 руе;5 а 5 Огнтбк кратностью От се",5,ет бнт Скорректирована, Лля этого55, вход 26 подают тактовую частоту,55 Гедствце чего через несколько такгов и входах блока 8-выходах блока 6 по.явите; призах огп 5 бкц, а информация,дос ат: ч 55 ая для Определения адресаО;п 5 б.и, - на вььодах блока 6, под 5;л 5 оченнг 5 х к блоку 7, и сигнал ошибки - на 5 гходе блока 9. Из блока 7сч 55 т 55 ется адрес первого ошибочногоб, йга (всего может быть не более двухошибочных байтов),...

Устройство для коррекции ошибок в информации

Загрузка...

Номер патента: 1372365

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: информации, коррекции, ошибок

...что ошибки цет и информация из блока 1 может быть считана по адресу, поступающему по входам 15, и сигналу обращения, поступающему по входу 20, при режиме считывания ца входе 19, который переводит коммутаторы 7 и 8 ца прием информации со 35 ответственно с входов 15 и 20.Если на выходе 23 единица - признак ошибки, а на гыходе 24 цель признак некорректпруемой ошибки (кра тностью семь - двенадцать бит), то в этом случае в принятой информации имеется ошибка и ее использоватьнельзя,Если на выходах 23 и 24 единицы, 445это означает, что имеется в принятойинформации корректируемая ошибка(кратностью от одного до шести бит),В этом случае работа блока 2 должнабыть продолжена еще на двадцать шесть50тактов импульсами, поступаощими,например, от блока...

Устройство для обнаружения и коррекции ошибок

Загрузка...

Номер патента: 1372366

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: коррекции, обнаружения, ошибок

...количество тактов (для данного порождающего полинома через 26 тактов) имеется необходимая информация дчя коррекции ошибкиПередача информации на выходы 16 с одновремеш 1 ой коррекцией может в случае необходимости производиться с. большей частотой, поэтому в устройстве предусмотреца возможность подачи второй сццхросерии на вход 21 при цал 11 чци сигнала корректцруемой ошибки, для чего испо;1 ъзуется формирователь 23.На основе информации о месте ошибки сформ 11 ровацц 1 п 1 в блоке 1 блок 3 формирует: цомер о 1 пцбочцого байта, номер первого опибочцого бита в байте ц номер следу 1 ощего байта, поскольку пакет оп 1 цбок может захватить два байта. Номер первого опп 5 бочцого бита ц номер первого ошибочного байта от блока 3 вместе с пакетом...

Устройство для обнаружения и коррекции ошибок

Загрузка...

Номер патента: 1372367

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин, Василькевич

МПК: G11C 29/00

Метки: коррекции, обнаружения, ошибок

...блока 11) и сигнал некорректируемой ошибки (например, на 55выходе 26 блока 11) .В этом случае впринятой информации имеется ошибкаразрядностью шесть-десять бит, и информация из блока 1 не .ожет быть испольэоваа, поскольку при данном коде ошибки не исправляются.На выходах 26 и 27 блока 11 присутствует сигнал наличия ошибки и сигнал корректируемой ошибки. В этом случае необходимо исправить ошибку, т,е, определить адрес и синдром ошибки, Для этого вновь, но уже с более высокой частотой, с входа 25 запускается работа блока 11 без приема инФормации (поскольку вся коррекция может быть произведена в паузе между 1155 и 1156 тактовыми сигналами на входе 19). Это может быть выполнено, например, с помощью блока 29, Через двадцать шесть тактов от...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1374284

Опубликовано: 15.02.1988

Авторы: Горшков, Леонтьев, Минин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...состояние и снимает сигнал "Готовность" с выхода 30. Двоичное кодовое слово под воздействием сигнала с выхода 33 блока 14 передается через коммутатор 4 в регистр 2, При этом формируются контрольные разряды кода Хемминга формирователем 7, код контроля на четкость формирователем 8, а в первый и второй разряды регистра 2 записываются коды нуля. Записываемое слово с прямых выходов регистра 2 записывается в накопитель 1 по адресу, поступающему на входы 20. При считывании слова по сигналу на входе 24 блок 14 формирует постоянный сигнал на выходе 40 и импульсный сигнал на выходе 31. Считанное слово поступает в регистр 3., При этом сигнал "Готовность" на выходе 30 не формируется. Код слова и признак четности с прямых выходов регистра.З...

Устройство для защиты информации в блоках памяти при отключении питания

Загрузка...

Номер патента: 1374285

Опубликовано: 15.02.1988

Авторы: Понкрашек, Попов, Солодкин

МПК: G11C 29/00

Метки: блоках, защиты, информации, отключении, памяти, питания

...входа 12 через элемент И 11 навход разрешения обращения блока 14памяти (фиг.2 д)Питание блока 14памяти производится через переключатель 9 источников питания от основного источника питания.При отключении основного источника питания уровень Бсигнала навходе 13 подключения основного источника питания начинает убывать (фиг. 2 а). В момент 1, когда величина9сигнала на выходе делителя 2 напряжения 3 становится, равной величине сигнала на выходе источника 3 опорного напряжения Бо, на выходе ком. паратора 4 формируется сигнал высокого логического уровня, который поступает на сбросовый вход триггера 10 и на базу транзистора 7 (фиг.26).При этом транзистор 7 открывается, конденсатор 8 разряжается, и на устано вочном входе триггера 1 О устанавлива....

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1374286

Опубликовано: 15.02.1988

Авторы: Дичка, Колесник, Коляда, Корнейчук

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...ячейки блока 1 памяти.Если и в первом и во втором циклах чтения слово содержит ошибку кратности три и бопее (1 = 1), то блок 27 выдает на выход 44 сигнал "Ошибка". Кроме того, если в процессе декодирования информации на входы 30-33 блока 27 поступает код Х Х,Х,Хотсутствующий в табл. 1 (при этом выполняется логическое условие У = 1), то независимо от цикла чтения инфор мации (первой или второй) на выход 45блока 27 выдается сигнал "Неисправность декодера". 50 5 3 кристалла") и Х (38) = 9 (" Запись" ) слово записывается в блок 1 памяти.Поступление на вход 29 блока 27 сигнала "Чтение" (Х, 1) определяет режим чтения. Блок 27 выдает с выходов 37 и 38 сигналы Х - 1 и Х - 1, которые поступают на управляющие входы блока 1. При этом на...

Устройство для записи и контроля программируемой постоянной памяти

Загрузка...

Номер патента: 1376121

Опубликовано: 23.02.1988

Авторы: Подымин, Соколов

МПК: G11C 29/00

Метки: записи, памяти, постоянной, программируемой

...(например, на основеБИС К 573 РФ 2). Занесение адреса врегистр 7 происходит одновременно сфиксацией полного адреса в программируемом блоке постоянной памяти припоявлении нуля на втором выходе регистра 2 команд, Дешифратор 8 преобразует двоичный код регистра 7 в позиционный, осуществляя таким образомвыборку БИС постоянной памяти в ре 5жиме записи. Работа дешифратора 8разрешается нулем на четвертом выходе регистра 2 команд.Блок 15 формирования сигналов записи служит для формирования сигналов разрешения записи в матрицу 20блоков постоянной памяти программируемого блока ППЗУ, например, на ос.нове БИС К 573 РФ 4 (фиг,2),Программируемый блок постояннойпамяти (фиг.2) имеет интерфейс общейшины ЭВМ и в эксплуатации использует"ся в качестве...

Оперативное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1377917

Опубликовано: 28.02.1988

Авторы: Березин, Кимарский, Кузовлев, Онищенко, Сушко, Черняк

МПК: G11C 29/00

Метки: запоминающее, коррекцией, оперативное, ошибок

...иходнофазный выход, т.е, в мажоритарномЭСЛ-элементе, принимающем сигналыс выходов двух элементов ИСКЛЮЧАЮЩЕЕИЛИ, необходимым является использо-вание переключателя тока, преобразующего однофазные сигналы в парафазные,что снижает быстродействие мажоритарно.ного элемента и блока коррекции в целом. Поэтому для исключения подобнойзадержки блоки 8, и 88 мажоритарного декодирования строятся на элементах нечеткости 9, четности 10,реализованных на переключателях тока,а вместо мажоритарного элемента используется трехвходовый лоГическийэлемент 22, условно названный элементом коррекции ошибки.Когда логические уровни сигналовна выходах элементов 9 и 10 одногоиз блоков 8 мажоритарного декодирования равны, т.е. при восстановленииинформационного...

Устройство для обнаружения и коррекции ошибок памяти

Загрузка...

Номер патента: 1377918

Опубликовано: 28.02.1988

Авторы: Абрамов, Воловник, Савинова

МПК: G11C 29/00

Метки: коррекции, обнаружения, ошибок, памяти

...Н-матрица которого предс-,тавлена на фиг,З).Для реализации данного конкретного 21,15 треугольного кода устройство для коррекции.и обнаружения ошибок (фиг.4) содержит блок 1 формирования контрольных сигналов треугольного 40 21,15 кода, состоящий соответственно из шести (ш=б) шестивходовых сумматоров 2- 2 по модулю два и шести элементов НЕ .11 шестивходовый формирователь 3 Одиноч ых и двойн х оши бох, а также пятнадцать (К=15) коммутаторов-корректоров 4,-4, одиночных ошибок, число адресных входов каждо" го из которых равно трем. Количество коммутаторов 4 и количество суммаг торов 2 связаны соотношением К = С,. Схема подключения входов 5 и б устройства к входам сумматоров 2-2. а также схема подключения информационных входов 5 устройства...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1381598

Опубликовано: 15.03.1988

Авторы: Гусева, Дрозд, Котлинский, Кравцов, Полин, Соколов

МПК: G11C 19/00, G11C 29/00

Метки: буферное, запоминающее

...номерами.Форму.га азсгретсгггг ч 50 55 3Если сигнал Упр.иых. в одном тактс равен 1, а в трех последующих 0, то в блок 6 в первом такте (Упр.иых.=1) с частотойзаписываются одновременно четыре тестовых набора. Передача данных на информационный выход устройства осуществляется с частотой 4 по п,г 4 каналам с номерами, кратными 4.Если сигнал Упр.вых. в одном такте равен 1, а в семи последующих О, то в блок 6 в первом такте (Упр.вых.=1) с частотой ) записываются одновременно восемь тестовых наборов. Передача лзнных на информационный выход устройства осуществляетсяя с частотой 8) по гг/8 каналам с номерами кратными 8.В режиме регистрация ответные реакции объекта испытаний прихолят на периый информационный вход блока 1, полключецный к...

Устройство для контроля блоков постоянной памяти

Загрузка...

Номер патента: 1381604

Опубликовано: 15.03.1988

Авторы: Нестерова, Сенько

МПК: G11C 29/00

Метки: блоков, памяти, постоянной

...формирователя 4 контрольных кодов двоичное число, полученное при подсчете битов последовательного кода, несущих информацию(контрольный код микросхемы), поступает на часть входов блока 5 сравнения, а формирователь 4 контрольных кЬдов обнуляется импульсом переноса с выхода переноса счетчика 8адреса, который вырабатывается после перебора этим счетчиком 8 всехадресов, Этим же импульсом, поступающим на вход разрешения блока 5 сравнения разрешается работа этого блока.На другие входы блока 5 сравненияприходит сигнал с выхода счетчика 6цикла, который определяет номер мик1381604 ч А 1 А 2 АЗ АЗА 4 А 16 росхемы, контролируемой в данном цикле.Блок 5 сравнения представляет собой программируемую логическую матри 5 цу (ПЛИ), на часть входов которой...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1381605

Опубликовано: 15.03.1988

Авторы: Билецкий, Бушуев, Корнейчук, Орлова, Щербина

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...блок управления формирует и в случае, если произошла ошибка в маркерном разряде ячейки, т.е. на выходе последнегоэлемента ИС 1 С 1 ЮЧАНЦЕЕ ЮИ, входящегов состав блока 9, появился единичныйсигнал): выдачу инверсного содержимого входного регистра 3 (всех разря 5до в, включая и маркерный ); з аписьего в накопитель 1, считывание с него в регистр 4 слова,Содержимое регистров 3 и 4 сравнивается в блоке 9 определения ошибочных разрядов (сравниваются инверсное значение исходного слова, хранящегося в регистре 3, и значение инверсного слова, считанного из накопителя, т.е. два инверсных кода). Иесли ошибки в слове отсутствуют (чтовозможно в случае, если первоначально г-кратный отказ привел к появлению-кратной, многократной ошибки), тона выходе...