G11C 29/00 — Контроль правильности работы запоминающих устройств; испытание запоминающих устройств во время режима ожидания или автономного режима работы

Страница 12

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 763977

Опубликовано: 15.09.1980

Автор: Барашенков

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...10 и по адресной шине 11 на третий вход первого накопителя 1 и первый вход второго накопителя 2, а также начальная нулевая" установка второго сумматора 5, первого сумматора Э, счетчика 4 и блока управления 6 сигналом по шине сброс 8, при этом на четвертый вход второго накопителя 2 из блока управления 6 подается код "1 ф,который обеспечивает инвертирование кода, считываемого из этого накопителя.Устройство подготовлено для первого цикла контроля. При подаче сигнала обращения по шине 10 происходит считывание информации иэ первого накопителя 1 Лри этом образуется разность между записываемой информацией на шине записи 9 первого накопителя 1 и считываемой информацией. Эта разность накапливается в первом сумматоре 3.Считываемая из...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 765883

Опубликовано: 23.09.1980

Авторы: Ламовицкая, Семаков

МПК: G11C 29/00

Метки: блоков, памяти

...перестановкойЭ (2 Ь+ 1) строк исходной подматрицы, составленной иэ двух перестановочных матрицпорядка Ь с единицами на разных диагоналях и разряделяющей их строки из Ь нулей. Каждый из ХЬ входов устройства соот.ветствует одному столбцу проверочной матрицы, каждый из (2 Ь + 1) сумматоров по модулю два 1 - 5, составляющих генератор кода ошибок, соответствует одной строе. проверочной матрицы. Входы сумматоров по модулю два подключены к. входам устройстваИ в соответстветствии с положением единицв строках проверочной матрицы, Входы каждой группы последовательно соединенных двухвходовых . сумматоров 29 - 32, 33 - 36 (см, фиг, 2), отсчитываемые с первого входа36первого сумматора группы, подключены к выходам сумматоров по модулю два с...

Устройство для контроля памяти

Загрузка...

Номер патента: 765884

Опубликовано: 23.09.1980

Авторы: Мовчан, Румянцев

МПК: G11C 29/00

Метки: памяти

...со входами элемента ИЛИ 5,выход которого подключен к третьему входусхемы сравнения 9 и четвертому входу телевизионного приемника 6.Устройство работает следующим образом.Импульсы генератора 1 частотой, например, 8 МГц, задающие шаг квантования телевизионного растра, поступают на вход генератора 2, состоящего, например, иэ двоичного8-разрядного с обратной связью счетчика и формирователей импульсов строчнойи кадровой синхронизации приемника 6. Кадровыми синхроимпульсами синхронизирует-,ся также работа распределителя 3 импульсов, предназначенного для выбора микропрограмм.Сигналы с выходов элементов И 4 объединяются элементом ИЛИ 5 и подаются на схему сравнения 9 и приемник 6, на экранекоторого формируется изображение в виденабора...

Устройство для коррекции ошибок в блоке памяти

Загрузка...

Номер патента: 765886

Опубликовано: 23.09.1980

Авторы: Городний, Корнейчук, Рычагов, Садовский, Слободянюк

МПК: G11C 29/00

Метки: блоке, коррекции, ошибок, памяти

...следующим образом,В цикле записи информационное словопо входу 13 поступает в информационный регистр 1, кодируется в соответствии с алго6Пусть ячейка имеет четыре дефектных разряда, например, 1-й является генерато. ром 1, 2-й - генератором О, 4-й - генератором , 8-ой генератором 0, 10010001110АААзАПосле цикла чтения в информационный регистр 1 поступает искаженный код х. = = 0111100111 О.В результате декодирования этого кода сумматорами 7 получим:Группа, контролируемая А и О1 О1 ошибка А=1 Группа, контролируемая А1О О 1ошибка А г= Группа, контролируемая А з, 1 1 О О О ошибка А з=Группа, контролируемая А 4, 1 1 1О ошибка А 4=Наличие ошибок по контрольным разрядам свидетельствует о необходимости коррекции считанной информации.После...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 767845

Опубликовано: 30.09.1980

Авторы: Слюсарь, Токарев

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...ИЛИ 23.1Выходы элементов Неравнозначность. 22подключены ко входам элементов ИЛИ 23,а входы элементов 22 и выход элементов ИЛИ 23 - соответственно ко входам и выходу блока 14 анализа декодируемых сигналов.Устройство работает следующим образом,Блок 12 кодирования предназначендля Формирования дополнительных (контрольных) разрядов информационногослова, записанного в регистр 13 слова.Блоки 2 и 3 предусмотрены для обнаружения и исправления ошибок э считываемой из накопителя 1 информации.Обнаружение ошибок осуществляетсяблоком 3 анализа ошибок, исправлениеблоком 2 коррекции ошибок.Имитатор 15 сигналов ошибок служит для Формирования сигналов, имитирующих неисправность накопителя 1или элементов И 16,Блок 14 производит анализ работоспособности...

Устройство для контроля накопителей информации

Загрузка...

Номер патента: 767846

Опубликовано: 30.09.1980

Авторы: Кормилицын, Хейман

МПК: G11C 29/00

Метки: информации, накопителей

...объему кода1111,В случае неисправности ОЗУ считанная и записанная информация не совпадает и схема 5 сравнения чисел выда -ет сигнал, прерывающий работу устройства,На втором этапе производится проверка влияния информации, записаннойв одном разряде различных адресов,Проверка производится по алгоритмамтестов "бегущий 0" и "бегущая "1", Выполнение алгоритма "бегущий 0" осуществляется стедующим образом.Сигналы со схемы 9 пуска-останова устанавливают коммутаторы числа 15и адреса 16 для трансляции информациив ОЗУ соответственно со схемы 10 формирования кода числа и схемы 12 Формирования кода адреса. Затем код числа с имитатора 11 поступает на схему 10 формирования кода числа. Впервом цикле проверки информационногообъема происходит сравнение...

Устройство для контроля запоминающих устройств

Загрузка...

Номер патента: 769638

Опубликовано: 07.10.1980

Авторы: Аржеухов, Калечиц, Киселев, Полевина

МПК: G11C 29/00

Метки: запоминающих, устройств

...узла 9, выход которого соединен с выходом сумматора 10.Входы регистра 3 подключены к выходу экстраполятора 2 и одним из входов узла 1, другой вход и выход которого соединены соответственно с первым входом экстраполятора 2 и первым выходом регистра 3, второй выход которого соединен со вторым входом экстраполятора 2.Устройство работает следующим обраВ режиме записи поступающие из ЦВМ на входной регистр 21 слова кодируются в узЛе кодирования декодирования 23, растягиваются в узле 24 и выдаются для записи в ВЗУ. Параметры растяжения - сжатия выбраны из условия расщепления групповых сбоев кратности до К включительно на одиночные, причем устанавливают величину К, соответствующую границе нормальной работы тракта каждого из ВЗУ. На блоке...

Устройство для контроля ферритовых запоминающих матриц

Загрузка...

Номер патента: 769639

Опубликовано: 07.10.1980

Авторы: Обенко, Шибалов

МПК: G11C 29/00

Метки: запоминающих, матриц, ферритовых

...определении обрыва обмоток импульсы с генератора через блок 2 иэлемент 3 и замкнутую контактнуюгруппу коммутатора 4 поступают наматрицу 8, а с нее через элемент "Запрет" 3 - на запуск коммутатора 4.В случае обрыва обмотки прекращается подача импульсов запуска на коммутатор 4, последний останавливается,при этом в элементе "Запрет" 3 вырабатывается сигнал, по которому блоку 15 разрешается вывод на печатьномера оборванной обмотки с блока индикации 5, После печати номера оборванной обмотки в блоке печати 16 вблоке 15 вырабатывается сигнал "Конец печати строки", который переводит коммутатор 4 в следующее состояние. Далее процесс работы повторяется,При определении короткого замыкания между обмотками матриц устройствоработает следующим...

Устройство для контроля постоянной памяти

Загрузка...

Номер патента: 769640

Опубликовано: 07.10.1980

Авторы: Козырь, Коледов, Петросян, Шишанкин

МПК: G11C 29/00

Метки: памяти, постоянной

...8 и второго блока индикации 10. Выходы дешифраторов 8 подключены к выходам устройства и входу формирователя б, выход которого соединен со вторым входом регистра слов 3, Второй вход резистора слов 4 подключен ко входу устройства. Блок контролируемой постоянной памяти 11 подключается ко входу и выходам устройства.Устройство работает следующим образом.В блоке управления 1 вырабатываются сигналы, необходимые для работы устройства в автоматическом режиме. В начале работы блок управления 1 устанавливает триггеры регистров слов 3 и 4 в нулевое состояние. После этого в блоке управления 1 вырабатывается сигнал, поступающий на входы счетчиков 7 и через дешифраторы 8 и формирователь 6 и блок контролируемой постоянной памяти 11. В результате...

Устройство для контроля памяти

Загрузка...

Номер патента: 769641

Опубликовано: 07.10.1980

Авторы: Волкова, Гущенсков, Запольский, Шкляр

МПК: G11C 29/00

Метки: памяти

...для клапанирования сигнала приема контрольных разрядов в регистр 6.Регистр 11 хранит эталонные данные, записываемые в память в диагностическом режиме, Регистр 12 предназначен для запоминания номера разряда в данных, в который внесена ошибка.Регистр 13 запоминает действительный номер сбойного разряда. Схема сравнения 14 сравнивает эталонные данные, хранимые в регистре 11, с действительными данными, скорректированными в блоке обнаружения и коррекции ошибок 3.Схема сравнения 15 сравнивает содержимое регистров 12 и 13 (эталонную и действительную позиции ошибки).В случае отрицательных результатов сравнения схемы сравнения 14 и 15 выдают сигналы, свидетельствующие о наличии неисправности в устройстве, что фиксируется в регистре 7. Общий...

Устройство для контроля памяти

Загрузка...

Номер патента: 769642

Опубликовано: 07.10.1980

Авторы: Вариес, Гласко, Култыгин

МПК: G11C 29/00

Метки: памяти

...чисел 7, а на второй входсигналы с формирователя б. Результат сравнения поступает со схемысравнения чисел 7 на второй управляющий вход элемента И 13, по первомууправляющему входу которого поступает разрешение на контроль первого40 цикла, формируемое блоком управления 8, При наличии ошибки при считывании нулей по адресам накопителяэлемент И 13 формирует сигнал, поступающий на вход. элемента ИЛИ 14,45выходной сигнал которого, поступаяна вход блока пуска-останова 3, прерывает работу устройства,Если ошибки в считанной информации не было в первом цикле работыустройства, то начинается второй50 цикл работй устройства, называемыйдолблением.При этом блок управления 8 подготавливает формирователь1 к реверсу и одновременно запускает...

Устройство для контроля полупроводниковой памяти

Загрузка...

Номер патента: 771730

Опубликовано: 15.10.1980

Автор: Гаврилов

МПК: G11C 29/00

Метки: памяти, полупроводниковой

...значение действующего тестового воздействия, а затем, восстановив на выходах блока 8 значения восстанавливающего тестового воздействия, Формирует импульс записи в накопитель 12. После этого продолжается испытание на исходную ТП, для чего возобновляется работа генератора 1, Если несоответствия при анализе состояния сбойной ЯП после его восстановления обнаружено не было, начинается диагностический этап, который начинается с возврата по ТП до первого оператора обращения к сбойной ЯП, адрес . которой зафиксирован в накопителе 10. Для этого блок 3 переключает генератор 2 на реверс и запускает ге- . нератор 1, Нри этом генератор 2 начинает вырабатывать последовательность тестовых воздействий в обратном направлении. Блок 8 под действием...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 771731

Опубликовано: 15.10.1980

Авторы: Леневич, Луговцов

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...в числовом тракте во время автономногоконтроля.Сигналы этих генераторов могут формироваться либо командным путем,либо после нажатия соответствующейкнопки.Сигнал вызова автономного контроля, поступающий от генератора 15(например, после подачи.на вход устройства питающих напряжений), устанавливает в нулевое состояние регистры адреса 3 и 4, счетчик 7, 10триггер 18, триггер 23 и триггер 20и в единичное состояние триггер 16.Низкий уровень сигнала с нулевоговыхода триггера 16 поступает на соответствующие входы элементов И 1214 и 27 и блокирует устройство повходным и выходным цепям от внешнихустройств-пользователей. Сигналыс парафазных выходов триггера 16поступают на первые входы элементовИ 29 и 31 и первые входы элементовИЛИ 30 и 32. При этом...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 771733

Опубликовано: 15.10.1980

Авторы: Ваврук, Жижин, Филимонов

МПК: G11C 29/00

Метки: блоков, памяти

...- к третьему выходу, блока управления 5.Устройство работает следующимобразом,При решении ЦВМ некоторой задачипроизводится систематический запросблока памяти и считывание информации из него по информационным шинам 2 в выходной регистр 1. Приэтом информация, поступающая изрегистра 1 в процессор (на чертеже не показан), контролируется блоком 3, через открытые входные элементы 4, управляющие передачей числа из регистра 1 на.сумматоры б,суммируется по модулю ва в сумматорах б, Выходные элементы И 7,управляющие передачей числа из сумматоров 6, закрыты сигналом единичного уровня.При появлении в регистре 1 искаженной информации блок 3 вырабатывает соответствуюший сигнал, поступающий в блок управления 5. Блокуправления 5 вырабатывает...

Устройство для контроля памяти

Загрузка...

Номер патента: 773735

Опубликовано: 23.10.1980

Авторы: Абрамов, Всяких, Кошевой, Овсянников

МПК: G11C 29/00

Метки: памяти

...периода контроля все элементы в устройстве и в блоке 2 устанавливаются в состояние логического "О". При этом установку элементов блока 2 по.его выходам проверяют по отсутствию единичного импульса на входах элемента ИЛИ 5. Если хотя бы на одном из выходов блока 2 появится единичный уровень, то сигнал с выхода элемента ИЛИ 5 через элемент "Запрет." 4 запретит поступление тактовых импульсов считывания (ЧИС) через элемент "Запрет" 6 на вход счетчика 7, Продвижение логической "1". в кольцевом счетчике 7 прекратится и разряд счетчика, в котором она записана, совпадает с номером ступени блока 2, в которой произошел отказ. Поскольку импульсы ТИС не поступают на управляющий вход блока 2, то по состоянию его выходов можно определить номер выхода...

Устройство для контроля запоминающих матриц на магнитных пленках

Загрузка...

Номер патента: 773736

Опубликовано: 23.10.1980

Авторы: Август, Семиноженко

МПК: G11C 29/00

Метки: запоминающих, магнитных, матриц, пленках

...к соответствующим входам и выходам регистра сдвига.На чертеже изображена блок-схема устройства.7737 36 Устройство содержит генератор 1импульсов, элемент И 2, регистр 3 сдвига, выполненный на триггерах 3, 1 - ЗВ,коммутатор 4, блок 5 индикации, блок6 управления, блок 7 местного управления, счетчик 8 адреса, дешифратор 9адреса, формирователь 10 разрядноготока, элементы ИЛИ 11; 1 - 11 в, шины 12 и 13 обратной связи, адресный14 и разрядный 15 выходы устройства, 0первый 16 и второй 17 управляющиевыходы коммутатора,Выход генератора 1 импульсов соединен с одним из входов блока 6 управления и первым входом элемента И 2.Первый выход блока 7 местного управления подключен ко входу счетчика 8 адреса, выход которого соединен со входомдешифратора...

Устройство для управления накопителем

Загрузка...

Номер патента: 773737

Опубликовано: 23.10.1980

Авторы: Чурикова, Шведов

МПК: G11C 29/00

Метки: накопителем

...пройдя пообмотке 11 установки, переключает сердечники 4,5 в состояние "0, в сердечник 6 в состояние "1",После этого срабатывает формирова 20 тель 12 тока подготовки считывания,который проходит по тактовым обмоткам7 сердечников 1-3, переключая,сердечники 2-3 в состояние "0", обмотке 8записи сердечника 1, переключая его всостояние 1", обмотке 9 сердечника 6и диоду 23 к источнику питания ЕпетПо обмоткам 8 сердечников 2,3 протекают незначительные токи помех всвязи с тем, что многовитковые обмот 30 ки 9 сердечников 4,5, перемагничиваемыхиз состояния 0" в состояние "1", оквзывают протекающему току большое сопротивление.При переключении сердечника 1 в со 35 стояние "1" на многовитковых обмотках 9 и "10 трансформируются напряжения, которые...

Устройство для контроля постоянной памяти

Загрузка...

Номер патента: 777742

Опубликовано: 07.11.1980

Авторы: Автономов, Дятлов, Мамонов

МПК: G11C 29/00

Метки: памяти, постоянной

...по модулю два 12. Выходы преобразователя кодов 9 соединены со входами индикаторов 10 - 10,На временной диаграмме сигналов работы устройства (см, фиг. 2) показаны импульсы 14, генерируемые генератором 1, сигналы 15 на выходах счетчиков 2, сигналы 16 на выходах счетчика 6, сигналы 17, формируемые формирователями 7 - 7, сигналы 18 на выходах проверяемого ЗУ 13 (т, е. на входах устройства), сигналы 19 и 20 на выходах соответственно коммутатора 5 и элемента задержки 4.Устройство работает следующим образом,В исходном состоянии регистр сдвига 11 и счетчики 2, 6 сброшены, При запуске устройства генератор 1 начинает генерировать импульсы 14 (см. фиг. 2), которые строби руют элементы И За Зт.При этом на адресные входы ЗУ 13 через...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 780049

Опубликовано: 15.11.1980

Авторы: Бурченко, Городний, Корнейчук, Кучер, Максаков, Олещук, Сергеев, Стогний

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...второму управляющему входу ренерсинного счетчика 14, информационный вход которого подключен к второму выходу первоганакопителя 5, выходы реверсивногосчетчика 14 подключены к второмувходу первого накопителя 5 и входамдополнительного элемента ИЛИ 15,выход которого соединен с первымвходом дополнительного элемента И 16,второй вход которого и третий управляющий вход реверсивного счетчика14 подключены к другим выходам блока 23 управления,Для нормальной работы установкинеобходимо, чтобы выполнялось усло;ние:К=ос,п,где К - число дополнительных разрядов;и - число разрядов в слове.Работа запоминающего устройстнав режиме записи,На регистр 1 адреса по входу 2поступает адрес ячейки, в которуюнеобходимо записать слово. Одновременно происходит...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 780050

Опубликовано: 15.11.1980

Авторы: Корчажкин, Марьюшкин, Паюнов, Розина, Чупрыгин

МПК: G11C 29/00

Метки: блоков, памяти

...запускается счетчик 3,который начинает генерировать на- своих выходах определенную последо" вателЬйость"-чисел в двоичном коде,начиная с нуля, Информация блока памяти, представляющая собой цифрыограниченного натурального ряда поразрядно появляется на одном из входов блока 2 синхронно с сигналом навходе 11 устройства, на другиевходыблока 2 поразрядно поступает информация со счетчика 3. Блок. 2 потактноформирует единицы на выходах, соответствующих разрядам кода контролируемой информации при поразрядномсовпадении его с кодом счетчика 3.Этот сигнал через элемент 5 в соответствии с частотой синхронизациипоступает на регистр 6 и запускаетего. При несбвпадении кодов сигнална выходе элемента 5 не образуется.По окончании считывания...

Устройство для контроля памяти

Загрузка...

Номер патента: 783855

Опубликовано: 30.11.1980

Автор: Прокофьева

МПК: G11C 29/00

Метки: памяти

...счетчик 12 в нулевоесостояние и поступает на вход формирователя 15. Сигнал с выхода Формиро-вателя разрешает блокировку нечетных адресов проверяемого блока 20.При этом формирователь 3 формируетчетные адреса, по которым производится считывание информации из проверяемого блока 20.40 Считанная информация поступает насхему 10 сравнения, и сигнал с блока14 разрешает сравнение считанной информации с информацией, хранящейся врегистре 9 числа. При отрицательном 4 результате сравнения производитсяостанов работы. устройства. При положительном результате сравнения формирователь 15 формирует сигналы, покоторым производится повторная записькода, хранящегося в регистре 9 числа,например 00, по всему массивудолбление кодом 11 по четнымадресам...

Устройство для контроля постоянных блоков памяти

Загрузка...

Номер патента: 783856

Опубликовано: 30.11.1980

Авторы: Каминский, Матанов

МПК: G11C 29/00

Метки: блоков, памяти, постоянных

...образом,783856 аказ 8558/5одписное ВНИИПИТираж 662 Предположим, что в рассматриваемый момент времени счетчик 2 находит".сяв нулевом состоянии, тогда с выхода 3 счетчика 2 разрешающий уровень поступает на входы 8 элементов 7 2 ИИЛИ, а запрещающий уровень с выхода 4 счетчика 2 поступает на входы ,10 элементов 7 2 И-ИЛИ сигналы с выходов 5 счетчика 2 поступают на вхо-. ды 9, а сигналы с выходов б счетчика 2 поступают- на входы 11 элементов 7 2 И-ИЛИ. При этом на выходах 12 элементов 7 2 И-ИЛИ устанавливается код адреса, соответствующий выходам 5 счетчика 2, т,е. все нули, и с выходов эталонного блока 13 памяти и бло ка 17 производится считывание соответствующей этому адресу информации и сравнение в блоке 15 сравнения с выходом результата...

Запоминающее устройство с автоматическим восстановлением работоспособности

Загрузка...

Номер патента: 783857

Опубликовано: 30.11.1980

Автор: Палецкий

МПК: G11C 29/00

Метки: автоматическим, восстановлением, запоминающее, работоспособности

...И, выходы которых соединены" с первыми входами триггеров,входы элементов ИЛИ-НЕ и И-ИЛИ и вторыевходы элементов И и триггеров подключены к соответствующим входам0логического блока, выходы которогосоединены с выходами триггеров иэлемента И-ИЛИ.На фиг. 1 изображена структурнаясхема предложенного устройства на 1фиг. 2 - структурная схема логического блока.Устройство содержит (см.Фиг,1)блок выборки адресов 1, основные 24 и -резервный 5 одноразрядные блоки щпамяти, первую группу элементов И6-8,.одни из входов которых соединены с шинами записи 9 устройства,имеющего входы 10, Устройство такжесодержит элементы НЕ 11-13, вторуюгруппу элементов И 14-16, элементИЛИ 17, третью группу элементов И 1820, элементы ИЛИ 21-23 и логическийблок 24,...

Запоминающее устройство с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 788180

Опубликовано: 15.12.1980

Авторы: Аль-Укейли, Городний, Корнейчук, Рычагов, Сергеев, Юрчишин

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, ошибок

...слова - контрольный разрядУстройство работает следующим образом. б 5 При записи на блок 5 поступает адрес ячейки памяти, в которую нужно записать информацию, поступающую на регистр б, информаци-. с регистров б поступает на формирователь 5, в котором формируются контрольные разряды по описаннному алгоритму. С выхода формирователя 5 информация поступает на регистр 4 и на элементы ИЛИ 3 и записывается в накопитель 1 по данному адресу.При чтении на блок 2 поступает адрес искомой ячейки памяти, Считанная по данному адресу информация поступает на регистр 4, По сигналу блока 12 управления это слово инверсируется и записывается в накопитель 1 по такому же адресу, Данное слово знака считывается и поступает на регистр 7.Значения кодов с регистров...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 790019

Опубликовано: 23.12.1980

Авторы: Андреев, Иванов, Щетинин

МПК: G11C 29/00

Метки: блоков, памяти

...составляет 10 15 20 25 30 Тг 4 СС 2 Съ 3 Рг б 1 00 00 001 1 00 00 001 1 00 00 О 11 1 00 00 011 Начало Запись 001 по АК Наименование операции Запись 001 по АКЧтение 001 по АК, Сдвиг(й+1)х(п+1) бит,где М - емкость накопителя блока памяти, а и - разрядность накопителя. Единицы добавляютсяза счет дополнительного контрольногоадреса (АК) и контрольного разряда(РК), Для полной Функциональной проверки однократно программируемогоблока памяти необходимо убедиться вработоспособности его составных компонентов: адресных и разрядных формирователей, дешифраторов адреса, усилителей воспроизведения, формирователей сигналов управления, а также необходимо проектировать целостностьсамих элементов памяти накопителя. Для контроля работоспособности...

Способ автоматического контролямагнитных накопителей c записьюсигналов по двум уровням и c перек-лючением потока при записи единиц

Загрузка...

Номер патента: 794670

Опубликовано: 07.01.1981

Авторы: Аржеухов, Олейниченко

МПК: G11C 29/00

Метки: двум, единиц, записи, записьюсигналов, контролямагнитных, накопителей, перек-лючением, потока, уровням

...втором канале сигнала ошибки, соответствующий второй и третьей ошибкам, в то время как дополнительные сигналы ошибки 5 д, 5,", формируются,Устройство, реализующее предложенный способ, содержит группу 1 блоков контроля информации 2 в каждом канале, блок поперечного контроля 3, буферный накопитель 4, блок управления записью и чтением из буферного накопителя 5, блок управления 6, коммутатор 7, блок формирования дополнительного сигнала ошибки 8 и блок коррекции ошибок 9.Устройство работает следующим образом.Информация поступает с магнитного носителя по У+1 каналам (У+1-Й канал контрольный) на блоки 2, Каждый из блоков 2 в 1-м канале реализует способ-прототип, т. е. осуществляет запись сигналов по двум уровням с переключением потока при...

Оперативное запоминающее устройст-bo c самоконтролем

Загрузка...

Номер патента: 794671

Опубликовано: 07.01.1981

Авторы: Клокоцкий, Семавин

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем, устройст-bo

...АМ 4 служит для размещения полного слова информации ячейки блока 19, а аргументная часть 18 - для запоминания адреса ячейки адресного запоминающего блока 19. В первую очередь ячейки АН 4 используются для подмены дефектных ячеек адресного запоминающего блока 19, а свободные ячейки, неиспользуемые для подмены дефектных ячеек АН 4, используются для подмены исправных ячеек адресного запоминающего блока 19. АН 4 состоит из регистров, схемы сравнения и логических элементов И, ИЛИ, НЕ.Адресный блок б предназначен для регистрации информации о наличии свободных ячеек АН 4, а также для выявления ячеек среди ячеек АН 4, подменяющих исправные ячейки оперативного накопителя 8, в котором хранится неактивная информация, т, е. информация, к которой не...

Устройство для записи и контроляпрограммируемых блоковпостоянной памяти

Загрузка...

Номер патента: 796909

Опубликовано: 15.01.1981

Авторы: Данилин, Дьяков, Пашкова, Попель, Скворцова, Шаромет

МПК: G11C 29/00, G11C 7/00

Метки: блоковпостоянной, записи, контроляпрограммируемых, памяти

...регистра 2 с содержимым регистра 3 в блок 1 проходиткоманда "Годен",Формирование величин верхних и нижних границ импульсов формирователей 1921 происходит автономно после ааписи вблок 16 последнего слова, Счетчик 17тактируется собственным внутренним генератором. Каждое состояние счетчика 17расшифровывается дешифратором 15 в поаиционный код и вызывает считываниесоответствующего слова в виде двоичного кода из блока 16.Двоичный код каждого слова из блока16 преобразуется цифроаналоговым преобрааователем 18 в аналоговый сигнал.Этот сигнал через открытый соответствующим позиционным кодом дешифратора15 ключ 14 поступает и запоминаетсяв блоке 13, С выходов блока 13 соо 1ветствующие сигналы напряжения постуМпают на формирователи 19-21....

Устройство для контроля блокапамяти

Загрузка...

Номер патента: 796916

Опубликовано: 15.01.1981

Авторы: Белов, Дербунович, Кордюмов, Овчаренко, Фролова

МПК: G11C 29/00

Метки: блокапамяти

...адресными входами усч ройства.На чертеже представлена структурная схема устройства для контроля блока памяти.Устройство череа элементы 1 связи подключается к соответствующим адресным формирователям 2 контролируемого блока памяти. Устройство содержит регистр 3 сдвига, блок 4 индикации, счетчик 5, предназначенный для определения двоичного адреса включенного адресного формирователя 2 и формирования сигнала окончания цикла проверки, адресные шины 6, являющиеся адресными входами устройства, регистр 7, первую группу элементов И 8, схему,9 сравнения, вт рую группу элементов И 10, элемент 11 задержки,блок 12 управления, триггер 13, который преднааначен для образовании сигнала невключения адресных формирователей 2, элемент И 14, шину 15...

Устройство для контроля адресногоблока накопителя

Загрузка...

Номер патента: 799017

Опубликовано: 23.01.1981

Авторы: Кочин, Слудников

МПК: G11C 29/00

Метки: адресногоблока, накопителя

...подключен к датчику 2, соединенному с источником питания (на чертеже не показан) , с которого снимается напряжение +Е .Входы и выходы устройства подключаются к выходам и входам адреснОгоблока накопителя, который содержитверхние координатные ключи 4.14 М,которые через разделительные диоды 5и кодовые провода б, пропущенные через сердечники 7, соединены с коллек-торами нижних координатных ключей8.18 М, Эмиттеры нижних координатных ключей 8.1-8 М объединены и подсоединены к токозадающему резистору 9.Коллекторы нижних координатных клю чей 8.1-8 М соединены с диодами 3.1-3 М. Общая точка верхних координатных ключей 4,1-4.М подключена к источнику питания дающему напряжение +Е, а токоэадающий резистор 9 - к источнику 4 питания (на чертеже не...