G11C 29/00 — Контроль правильности работы запоминающих устройств; испытание запоминающих устройств во время режима ожидания или автономного режима работы
Устройство для управления блоками памяти
Номер патента: 706881
Опубликовано: 30.12.1979
Автор: Кулагин
МПК: G11C 29/00
...элемента ИЛИ, Входы элемента ИЛИ.соединены с выходами элементов И соответственно, а вы-хоК трйггера регенерации подключен к первому входу второго элемента И, второй вход которого подсоединен к выходу одновибратора.На чертеже представлена блок-схема устройства.Устройство содержит счетчик 1 адресоврегенерации, блок 2 вывода адресов, генератор 3 ияпульсов регенерации , триггер 4 состояния блока памяти, блок 5 синхронизации, триггер 6 регенерации, одновибратор 7 первый элемент И 8, второй элемент И 9; элемент ИЛИ 10.Работает устройство следующим образом. фф. При поступлении импульсов на вход Обращение к БП 11 блока 5, синхронизации и отсутствии сигнала Занято 12, идейтифицирующее состояние регенерации или обращение ЗУ, вырабатывается сигнал...
Устройство для контроля памяти
Номер патента: 706882
Опубликовано: 30.12.1979
Автор: Чирков
МПК: G11C 29/00
Метки: памяти
...соединен с выходом устройства. Входы схемы 4 сравнения подключены соответственно к входу устройстваи третьему выходу блока 2 управления. Вход генератора 6 соединен с четвертым выходом блока 2, ф пятый выход которого подключен к одному из входов блока 5, другие входы которого соединены соответственно с вторым выходом генератора 1, выходами схемы 4 сравнения и генератора 6. Вход накопителя 7 подклю- и чен к выходу блока 5, а выход - к одному из входов блока 8, другой вход которого соединен с выходом генератора 6,Устройство работает следующим обра-зом. 1Блок 2 управления выдает тест-программу формирования циклов сигналов Запись-считывание по двум координатам с амплитудой, определяемой генератором 1 ступенчатых напряжений, по всем адресам 33...
Устройство для разбраковки магнитных элементов, например, биаксов
Номер патента: 708422
Опубликовано: 05.01.1980
Авторы: Дымченко, Петраш, Трушков
МПК: G11C 29/00
Метки: биаксов, магнитных, например, разбраковки, элементов
...со вращение электро.двигателем 16 посредством ременной 15 и зубчатой 14 передач. Магнитные элеменпы, соприка.саясь с вращающимися поверхностями валков11, меннют свои положения, ориентируясь взазоре между валками 11, и одновременно перемещаются в сторону уклона валков 11. Приэтом магнитные элементы проходят междуосветтелем 10 и фоторезисторсм 9, которыйвыдает импульсы тока вс время промежутковмежду магнитными элементарен, Импульсы то.ка поступают в сглаживающий фильтр 8. Капря.жение с выхода сглаживающего фильтра 8, про.порционачьное частоте сдедовавн импульсов то.ка, через ограничитель напряжения 7 поступаетна управляюший вход фазоврашателя 6, которыйсдвигает фазу подаваемого на его другой входнапрлжесия от источника перемениоо...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 708423
Опубликовано: 05.01.1980
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...8, а выход блока 25 подключен кс вторым вхо. дам блока 5 и третьим входам блоков 13 и 6, третий вход блока 26 соединен с одним извыходов регистра 3.В основу работы устройства положен следу. ЮЩП ПРИНЦИП..Цля автономногс контроля работоспособности оперативного ЗУ (ОЗУ) отводится отрезоквремени, в течение которого в ОЗУ формируется ксптрольный тест (тяжелый код), производится его зались, считывание, проверка пра 708423 6впльности считанной информации и формирование сигнала исправности ОЗУ в конце автоном. ного контроля. Лля ОЗУ на ферритовых сердепиках, например, в основу проверки рабо. тоспособности может быть положен "шахматный" тяжелый код.Устройство работает следуюшим образом,Сигнал вызова автономного контроля гене. ратора 15...
Способ контроля накопителей запоминающих устройств с расположением ячеек памяти в шахматном порядке
Номер патента: 710078
Опубликовано: 15.01.1980
Авторы: Базиченко, Колясникова, Салямов, Шопен
МПК: G11C 29/00
Метки: запоминающих, накопителей, памяти, порядке, расположением, устройств, шахматном, ячеек
...чаше все 1по кое,ц.".а ге ;,г,с. 1. - по кЧ.11:."мо на., ер дл говел,. д 1 с;,:.,;и;нтць;.,1накочптелямл, в.:". ча",.:;с,;и Летл;фвато га номерпо узь,ешслчь,",.в отзерстцльи, по двастцс сь.;,о. контроля. По а .ч 1 чл 1,г Л,-.-тч;:;сел 1 - ;.,1 чго поч Г по фон.:10078воздействии по одной группе разрядных шинимпульсов одной.полярносп, многократномвоздействии по друтой группе разрядных шинимпульсов противоположной полярности и про.верке сохранности информации, о т л и ч а ю.щи й с я тем, что, с целью повышения точное.Юти контроля, при многократном,воздействии поразрядным шинам импульсов противоположнойполярности последующее воздействие осущест вляют по разрядным шинам, смежным с предыдущими. Способ контроля накопителей запоминаюйриустройств...
Устройство для контроля блоков памяти
Номер патента: 711636
Опубликовано: 25.01.1980
Авторы: Андреев, Иванов, Пресняков, Романов
МПК: G11C 29/00
...является расширение функциональных воэможностейпутем формирования режима циклического обращения по паре адресов,Это достигается тем, что в устройстве для контроля блоков памяти, содержащее блок управления, соединенныйсо счетчиками и коммутатором адрескодов, выход которого является выходоустройства, введены коммутатор адресо га цикла, входы которого подключены квыходам блока управления, и блок сравней вход которого подключен кммутатора адресных кодов,од подключен к выходу коммут71 формула изобретения 20 Устройство для контроля блоков памяти, содержащее блок управления, соединенный со счетчиками и коммутатором адресных кодов, выход которогоявляется выходом устройства, о т -. д и ч а ю щ е е с я тем, что, с цельюрасширения функциональных...
Запоминающее устройство
Номер патента: 714496
Опубликовано: 05.02.1980
Авторы: Борисов, Конопелько, Лосев
МПК: G11C 11/063, G11C 29/00
Метки: запоминающее
...с адресными шинами пакопителя, первые разрядные шины которого соецинеиьт с выходами основных управляющих вентилей и вхоцами блока считьизаттия, уттраттляющие вхопы которого подключетт,т к вт тходам второго пешифратсра апреса 5 714При этом в элемент памяти накопителй3, находящийся на пересечении выбраннойстроки и столбца, а также в Э-триггер2 О происхопит запись входной информации,инвертированной на сумматоре 15, сигналом, сйимаемым с разрядной шины 17, Наряду с этим происхопит перезапись хра-нимой информации опрашиваемого слова вЩ -триггер 6, При снятии сигнала разрешения записи 11,.занись информации в тцспрашиваемый элемент памяти накопителя3 и в З -триггер, а также перезаписьинформации в Я 5 -триггеры прекращается и происходит...
Устройство для контроля памяти
Номер патента: 714503
Опубликовано: 05.02.1980
Авторы: Вязовой, Маркота, Тимченко
МПК: G11C 29/00
Метки: памяти
...один из входов эпмонга И 3 сигнап который открывает элемент И 3 после чего считанные едицицы с,выхопа коммутатора 18 поступают клк ца счетный вход счетчика 9, тлк и через элемент ИЛИ 5, эпемецт И 3 цл счетный вход 5 7145ной суммы контрольного кода), установленной в счетчике 9. Одновременнопроисходит сравнение содержимого счетчика 10 адресов с конечным адресом,записанным в блоке 11 остановя поФзаданному адресу, а блок 12 остановапо контрольцому коду, представляющийсобой, например индикатор нулевого состояния, следит за состоянием счетчикаО, и в выходном регистре 15 происходит 10поразрядное суммирование по модулю двавсех считанных чисел.Подтверждение исправной работы блока 20 и прекрапецие контроля происходиттогда, когда появляются...
Устройство для контроля памяти
Номер патента: 714504
Опубликовано: 05.02.1980
Авторы: Андреев, Иванов, Карелин, Мысов, Пресняков, Семенов
МПК: G11C 29/00
Метки: памяти
...на блок 5, поступает по кодовым шинам 15.На фиг. 3 изображены сигналы И, йИ 1 на прямом 16 и инверсном 17 выходах генератора 6, сигналы И- И на эвыходах 18-20 первом, второго и третьего регистров 8 и сигнал И состоянияшины 14 сопровождения, соответствующий появлению информации, считанной из,блока 5 памяти ответ по первому обра 25шению - обр. 1, ответ по второму обращению - обр. 2 и т,д).Устройство работает сдеду 1 ошим образом,зоБлок 1 формирует команды, поступаю"шие в блок 5, и при командах считыванияформирует эталоны, которые поступаютна входы накопителя 3, Задержка в формйровании команд и эталонов происходит зЗлишь на время, когда контролируемый(на фиг. 2 показано только трирегистра 8)с каждым тактом генератора 6 про" исходит...
Устройство для выделения дефектной зоны в накопителе на магнитных дисках
Номер патента: 716069
Опубликовано: 15.02.1980
Автор: Петросов
МПК: G11C 29/00
Метки: выделения, дефектной, дисках, зоны, магнитных, накопителе
...в результате чего с йриходом ТИ на выходе адемента И 44 появляется сигнал (фиг, 3, поз, 46), который йоступает на один из входов блока логического анализа сдужеб ных промежутков 30 и переводит его в рабочее состояние. Сигнал с выхода элемента И 44 поступает также на один иа .входов блока поиска массива информации 10, Й резулвгате чего инициируется работа одновибратора 13, С выхода одновибрвтора 13 снимается строб, длительность которого достаточна для перекрыты учась ков стыков первого служебного промежутка 5 (фиг. 1 ) и идентификатора 4 или сло ва 6 и второго служебного промежутка 5. Это необходимо для обеспечения бессбойной работы при чтении обновленной записи (обновляется второй служебный промежуток 5 и поле данных), или при...
Устройство для контроля оперативной памяти
Номер патента: 720515
Опубликовано: 05.03.1980
МПК: G11C 29/00
Метки: оперативной, памяти
...два соответствующих скорректированных информационных битов и скорректированного паритета сдержимым регистра 6 и синдромного кода. Несравнение указывает на логическую ошибку в аппаратуре устройства.В случае обнаружения ошибки в одномиз битов прочитанного из памяти кода Хэммикга дешифратором 11 будет выработан сигнал коррекции этого бита, который используется для блокировки соответствующе го синдромного бита на входе блока 12,так как при чтении из памяти ошибку в коде Хэмминга исправлять не нужно.Операция селективной байтовой записив оперативную память начинается с функции чтения с последующей записью. Информация, подлежащая записи, поступает на второй вход 16, сопровождаемая битами паритета и маркерами записи. поступающими на вход 1....
Запоминающее устройство с самоконтролем
Номер патента: 720516
Опубликовано: 05.03.1980
Автор: Тимошок
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...при адаптации отличается когда количество отказавп)их ячеек не превышает и/2 и когда число отказавших ячеек больше и/2. В первом случае ячейка ассоциативного накопителя 1, содержащая адрес неисправной ячейки адресного накопителя, обнуляется. и этот адрес записывается в очередную свободную ячейку, определяемую в соответствии с вышеизложенным; на место адреса исправной ячейки адресного накопителя 2. Во втором случае старшая половина адресного накопителя 2 оказывается заполненной адаптируемой информацией и дальнейшая адаптация производится зд счет младшей половины запоминающего у стройства. При этом ячейка ассоциативного накопителя 1, содержащая адрес неисправной ячейки, обнуляется, и этот адрес запись:ьястся или Б ячейку...
Резервированное запоминающее устройство
Номер патента: 720539
Опубликовано: 05.03.1980
Авторы: Безвесильная, Плясов
МПК: G11C 29/00
Метки: запоминающее, резервированное
...элементов И подкпкчены с управпяюшими входами числовых регистров. 9 4На чертеже приведена функциональнаяблок-схема резервированного устройстваУстройство содержит основные 1, 2и резервный 3 блоки памяти, блок 4управления, блок 5 контроля, регистры6 - 8 отказов регистр 9 контроля,сумматоры 10, 11 по модупю две, первые элементы 12-15 И управления,вторые эпементы контропя 16 - 17 иэлементы 18 - 21 НЕ элемент 22 ИЛИ,первый и второй числовые регистры23 р 24,Устройство работает спедуюшим образом, В резервный бпок памяти заносят информацию, полученную путем поразрядного суммирования по модупю дваапов с одинаковыми адерсеми из основных бпоков памяти. Начальные состояния регистров 6-8 - 1011, регистре, 9 - 00ОО. Информация из основных блоков...
Устройство для контроля оперативной памяти
Номер патента: 721853
Опубликовано: 15.03.1980
Авторы: Колясникова, Салямов, Шопен
МПК: G11C 29/00
Метки: оперативной, памяти
...генератора7 и элемента НЕ 9, а выход соединенсо входом триггера 8. Вход элементаНЕ 9 подключен к выходу элемента ИЛИ3, Входы элемента ИЛИ 3 - Зсоединены с выходами дешифратора 4Первые входы элементов И 2 - 2 под 3 оаключены к выходам триггера 8, вторые входы - к выходам элементов ИЛИ3 - 3, а выходы - к выходам уст 2 П+1ройства,Устройство работает следующим образом.Тактовые импульсы генератора 7изменяют состояние счетчика 1, азатем - счетчика 1, Дещифраторы4, и 4 управляют включением координатных шин 10 ЗУ через элементыИЛИ 3-3,и И 2 - 2Далеепроисходит последовательный перебор шинХ и выбор адресов зигзагомф по двумсоседним координатным шинам У, Гриобегании всех значений счетчика 15выбирается одно половина адресов ЗУ,расположенная...
Устройство для контроля записи информации в блоках памяти
Номер патента: 723675
Опубликовано: 25.03.1980
Авторы: Бигун, Литвиненко
МПК: G11C 29/00
Метки: блоках, записи, информации, памяти
...10,Информация, подлежащая записи, поступает на шины Ввод числа, откуда она подается на вход ОЗУ и напервые входы схемы сравнения 2. Счи-25танная информация с выходов ОЗУ подается на клеммы Вывод числаи навторые входы схемы сравнения 2.Устройство работает с едующим образом. 30При подаче сигнала на шину Запрос запускается формирователь записи 10, По переднему фрочту сигналас выхода формирователя записи 10 запускается Формирователь интервала. записи 6, длительность импульса которого определяет число возможных циклов записи (при условии появлениясигнала сбоя на выходе схемы сравнения 2) и через элемент ИЛИ 3, Формирователь считывания 4. Сигнал с 40выхода элемента ИЛИ 3 поступает нашину Запись ОЗУ,После записи числа, поступающегона вход ОЗУ...
Устройство для контроля постоянной памяти
Номер патента: 723676
Опубликовано: 25.03.1980
Авторы: Кащич, Матвиенко, Нипот, Поздняков
МПК: G11C 29/00
Метки: памяти, постоянной
...помодулю два всех разрядов блока 10 постоянной памяти. При подаче на входблока па:тояцной памяти кода адреса изоимпульса запроса с его выходов считывается и поступает информация черезблок 1 на счетный вход триггера 3, После считывания всей информации с блока10 постоянной памяти, в случае отсутст 35вия в его работе. сбоя счетный триггер3 установится в состояние "0,При этом элемент И-НЕ не сработает при поступлении на шину 7 сигнала опро, са равного единице, Данный сигнал поступает один раз, например, в конце цикла считывания всей информации с блока 10 постоянной памяти. При нарушении работы аппаратурной части блока постоянной памяти или сбое в его программе счетный триггер 3 установится в состояние 1". Это приведет к срабатыванию...
Способ коррекции информации в запоминающем устройстве
Номер патента: 729644
Опубликовано: 25.04.1980
Автор: Комаров
МПК: G11C 29/00
Метки: запоминающем, информации, коррекции, устройстве
...со скорректированными ранее информационными сигналами.На чертеже пана схема устройства,реализующего предлагаемый способ,Устройство содержит на.,опитель 1,блок 2 контроля, числовой регистр 3,группу элементов НЕ 4 группу элементов И 5, переключатель 6 и блок 7 управления (связи между перечисленнымиблоками и элементами устройства показаны на чертеже).Работу устройства рассмотрим на следующем примере,729644 4И 5 считанное слово, за счет искаженияв пятом разряде, будет иметь вид 00001,Эле мен ты И 5 выдают сигнал, который поступает на триггер пятого разряда.В пятом разряде числового регистра 3 будет осуществлена коррекция считанногослова (10101-ф 10100). О/44 тф я,4 3Пусть ячейка накопителя характеризуетсяя неисправностью вида 1-ф 0...
Запоминающее устройство с самоконтролем
Номер патента: 733034
Опубликовано: 05.05.1980
Автор: Ашман
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...11, что обеспечивает наиболее полный памяти, в котором произошла однократная охват электронного оборудования систе- ошибка, при этом возможно не только, мой самоконтроля по равенству сумм обнаружение,.но и коррекция однократной строк и столбцов. ошибки.Запоминающее устройство с описанной . 5 В блоке 13 хранятся не все значения выше системой контроля работает следую символово, а лишь контрольные щим образом см. фиг. 2). разряды (А , что обеспечивает суПри возникновении однократной ощипа щественную экономию контрольного обоки в слове страницы 8 происходит иска- рудования.жение одного из контрольных символов 10Р строк и одного из контрольных симвоОшибка в одном из символов о мо 0лов д столбцов. жет вызвать искажение одного или несНапример,...
Устройство для защиты информации в накопителе
Номер патента: 733035
Опубликовано: 05.05.1980
Авторы: Баскин, Ямпольский
МПК: G11C 29/00
Метки: защиты, информации, накопителе
...13, выпрямитель 14 и блок 15управления. Устройство имеет входы 16,17 и выходы 18-21,Выхоц элемента НЕ 8 через вентиль,ный элемент 9 соецинен с первым вхо 70:цом элемента И 7, второй вход которогопоцключен к выходу блока 6 и входуключа 11, Выход ключа 11 соединен совходом элемента НЕ 8 и оцним из выхоцов 20 устройства.Первые вхоцы преобразователей 2 и 335подключены соответственно к выходу выпрямителя 1 вторые - к выхоцу преобразователя 4, а третьи - к выходам элементов НЕ 8 и И 7.Устройство работает следующим образом,В исхоцном состоянии кнопка включения (на чертеже не показана) не нажата.При переходе кнопки в положение фВклю- .45чено", когда вхоц 17 поцключается кобщей шине устройства, и подаче на вход16 сетевого напряжения на выходе...
Устройство для контроля многоотверстных ферритовых пластин
Номер патента: 733036
Опубликовано: 05.05.1980
МПК: G11C 29/00
Метки: многоотверстных, пластин, ферритовых
...иглы 2 поступают в отверстия 4ферритовой платы, непосредственно прилегающие к контролируемой области пластины 17 и производят переключение магнитного материала в этой области (см,фиг; 2),.50На свободных концах игл 2 возникаетсигнал считывания е, который содержнт две составляющие падение напряженияна контактном сопротивлении между итлами 2 и замыкателем 3 и падение напряжения, связанное с изменением магнитного потока контролируемого участкапластины 17, Контролю подлежит величинаобратимой и необратимой сосчавляюп 1 пх 4переключаемого магнитного потока каждой рабочей перемычки пласт 1 щы 17,причем зти потоки должны лежать в определенном поле допусков, задаваемыхтехническими условиями,Программа управления токов, воздействуюших на...
Устройство для контроля блоков считывания с карточных носителей информации
Номер патента: 734815
Опубликовано: 15.05.1980
МПК: G11C 29/00
Метки: блоков, информации, карточных, носителей, считывания
...блок 13 индикации.Входы элемента 7 И и первые входы элемента 10 И и коммутатора 11 подключены ко входам блока 3, выход которого соединен с выходом блока 13. Выход первого элемента 7 И подключен ко второму входу элемента 10 И и входам блоков 8 и 9, выходы которых подключены соответственно к одним из входов счетчика 12 и блока 13. Второй вход 40 коммутатора 11 подключен к выходу элемента 10 И, а выход к другим входам счетчика 12, выход которого соединен с другим входом блока 13. Входы устройства подключаются к выходам блока 14 считывания с карточных носителей информации.45В процессе считывания информации стестовой перфокарты синхронизирующие сигналы с выхода блока 14 запускают блок 6.Сигналы с выходов блока 6 обеспечивают регистрацию...
Устройство для контроля ферритовых матриц
Номер патента: 736176
Опубликовано: 25.05.1980
Авторы: Волох, Холохолов, Яновский
МПК: G11C 29/00
Метки: матриц, ферритовых
...при этом производится запуск мцогокаскадных генераторов тока 10 и через коммутаторы 7, в соответствии с адресом запоминающей ячейки, в контролируемую мгтрицу, установленную ца шаблоне 8, поступают иги. пульсы адресных и разрядных токов, соответствующие цоминальным значениям. Одцовре. меццо в блоке 9 задания и анализа режимов по сигцалу иэ блока б выполнения диагностических тестов производится анализ выполнения программы при номинальных значенияхтоков и запись соответствующей информаг;ии(диагностического теста), Далее, в соответ ствии с программой и способом снятия области (ОХИ), запоминается код, соответствую ций максимальному значению тока, при этом код номинального значения тока остает. ся, АЛресцый ток соответствует...
Запоминающее устройство с самоконтролем
Номер патента: 736177
Опубликовано: 25.05.1980
Авторы: Бандуровская, Вълков, Городний, Корнейчук, Сосновчик, Шведов
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...определяются управляющие коды ком. 20мутатора 10, коюрые записываются в дополнительном накопителе 7, а их адрес в этом накопителе фиксируется в дополнительном накопителе б, при чем для каждойячейки цако.пителя 3 имеется соответствующая ячейка дополнительного накопителя 6,При обращении к накопителю 3 выбираетсясодержимое соответствующей ячейки дополнительного накопителя 6, которое является адресом обращения к дополнительному накопите- золю 7, управляющий код коммутатора 10подключает соответствуюшне выходы регистра11 к разрядам регистра слова 12 в соответ.ствии с управляющим кодом коммутатора10. В числовом канале считанное из накопители 3 слово по запрашиваемому адресу поступает на блок контроля 17, который обнаруживает Р + 1 отказ,...
Устройство для сохранения информации в памяти при отключении питания
Номер патента: 736178
Опубликовано: 25.05.1980
Авторы: Ганшин, Колосков, Константиновский, Усов, Ямпольский
МПК: G11C 29/00
Метки: информации, отключении, памяти, питания, сохранения
...входами элемента ИЛИ - НЕ 18, зь- ход которого подключен ко второму входу элемента И - НЕ 20. 50Устройство работает следующим образом.Напряжение сети, поступающее на вхсд устройства с первого ключа 1, подается на вы прямитель 3 и 4. С выхода фильтра 5 вы.прямленное напряжение подается на истопики опорного напряжения 7 - 9. На блоки сравнения 10 и 11 подаются напряжения с выходов вы. прямителей 3 и 4, а также с выходов источников опорных напряжений 7 и 8. 4На блок сравнения 12 подаются напряжение сети и напряжение с выхода источника опор. ного напряжения 9. На элементах ИЛИ 13 собираются сигналы с выходов блоков 10 - 12,Тактовые импульсы с источника тактовых импульсов 22 поступают на блоки памяти 23, ца счетчик 16 и на генератор...
Устройство для контроля постоянных блоков памяти
Номер патента: 736179
Опубликовано: 25.05.1980
Авторы: Долгов, Евстратенко, Колесниченко
МПК: G11C 29/00
Метки: блоков, памяти, постоянных
...счетчика 7 и унеличивает его содержание на единицу,Первый коммутатор 20 подключаетвходы контролируемого ПЗУ 5 к выходам раэрядов второго счетчика 9 и посигналам Импульс обращения и 65Импульс сложенияиэ ПЗУ выбирается число по нулевому адресу, которое поступает. н блок 3 логическогоанализа и циклически суммируетсяс предыдущей суммой. Следующий сигнал Тактовый импульс счета устанавливает третий счетчик 12 в единичное состояние, первый коммутатор20 подключает входы контролируемогоПЗУ 5 к выходам разрядов первогосчетчика 7 и по сигналам Импульсобращения .и Импульс сложенияиз ПЗУ выбирается число по первому адресу, которое поступаетв блок 3 логического анализа и циклически суммируется с предыдущей суммой.Результат суммирования...
Устройство для контроля памяти
Номер патента: 739657
Опубликовано: 05.06.1980
Авторы: Вертепов, Попов, Семенова, Шлаин
МПК: G11C 29/00
Метки: памяти
...данных иэнакопитепя 8.40Выбранные справочные данные посту-пают в коммутатор 7 и дапее передаютсяпо двум направпениям: в блок обнаружения ошибки 3 для контроля справочныхданных и дпя запоминания в нем информации, необходимой дпя организации раэнотипного и многоуровневого контропя блоков данных переменной длины, и в адресный блок 11 контролируемой памяти дляобеспечения адресного считывания массива50ипи баска данных.Массив,длина которого и аачапьныйадрес указаны в справочных данных, считывается без стирания из контролируемойпамяти, через разрядный бпок 12 поступают в ксммутатор 7 и черезнего - вблок обнаружения ошибки. 3 на контроль,опредепяемый справочными данными, резупьтаты которого выдаются в блок уп 57 4равления 4 длявыработки...
Устройство для контроля памяти
Номер патента: 739658
Опубликовано: 05.06.1980
Автор: Шевченко
МПК: G11C 29/00
Метки: памяти
...и контроль записанной информации по 1 =му адресу (,) =1,2,3 . Ии 43 ) и по постоянному ) -му25 адресу с увеличейием на 1.-го адреса при переборе всех ) -х адресов, Достигается. это следующим образом. По сигналам из блока управления 1 адресный регистр 2 устанавливается в состояние30 1 -го адреса, триггер 3 устанавливает коммутатор 4 в такое состояние, по кото- - рому сигналы адреса регистра 2 проходят через коммутатор 4 на выход устройства. Блок формирования импульсов записи и чтени я 5 по сигналам из блока формирования15 тестов 6 и блока управления 1 выдает на выход устройства сигнал чтения ф 1 ф. Чте:ние ф 1 ф, таким образом, производится по-му адресу проверяемого, блока памя 40Регистр 7 устанавливается в состояние ) -го адреса и...
Оперативное запоминающее устройство
Номер патента: 739659
Опубликовано: 05.06.1980
Авторы: Антошкин, Борискин, Тимашев
МПК: G11C 29/00
Метки: запоминающее, оперативное
...10 соединены со входами элементов 11 ИЛИ, выходы которых подкдючены к соответствующему входу блока 4 усилителей считывания-записи и второму входу соответствующего разряда дополнительного регистра 7 слова. Управляющие входы ,всех эдементов 9 И объединены между собой и подключены к управляющей шине 17, управляющие входы всех элементов 10 И объединены между собой и подключены к управляющей шине 18. -Устройство работает в следующих режимах: запись, запись с инверсией контродьных разрядов, запись с проверкой, счи 1 ывание, считывание с инверсией контрольных разрядов. В режимах запись, запись с инверсией контрольных кодов и. запись с проверкой, адрес ячейки, находящейся на входных шинах адреса 12, и записываемое сдово, находящееся на входных...
Устройство для проверки магнитных матричных переключателей
Номер патента: 742941
Опубликовано: 25.06.1980
Авторы: Дрик, Жигалов, Стрелкова, Шарый, Шац
МПК: G06F 11/277, G11C 29/00
Метки: магнитных, матричных, переключателей, проверки
...токаи обеспечивает подачу импульсовтока на входные обмотки проверяемогоматричного переключателя 3. Кольцевойсдвигающий регистр 4 управляет эапуском в определенной последовательности формирователей тока коммутатора 2, Схема 5 сравнения производитанапиз амплитуды и полярности выходного сигнала с матричного переключателя путем сравнения с заданнымуровнем напряжения той же полярности,что и выходной сигнал.Устройство работает следующимобразом.При помощи замка проверяемыйматричный переключатель 3 подсоединяется к устройству.В начале цикла проверки коммутатор 2 выбирает и годключает к схеме5 сравнения первую выходную обмоткупроверяемого матричного переключателя 5,5 10 15 20 25 30 35 40 45 50 55 60 65 С генератора 1 заносится +1в младший...
Устройство для контроля регистров сдвига
Номер патента: 743038
Опубликовано: 25.06.1980
Автор: Хельвас
МПК: G11C 29/00
...и последовательного в параллельный соответственно.Устройство содержит регистр 1 сдвига, первый и второй сумматоры 2 и 3(по модулю двв), первый и второй элементы 4 и 5 задержки, триггер 6, формирователь 7 импульсов, элемент 8сравнения, элемент 9 И, третий сумматор 10 (по модулю два), причем входыпервого сумматора 2 соединены со входами 1 1 контроля устройства,. вход второго элемента 5 задержки соединен стактовой шиной 12, второй вход второ го сумматора 3 соединен с информационным входом 13 устройства,Устройство работает следующим образом. формирователь 7 импульсов на первый вход триггера 6, а через элемент 5 задержки на вход сдвига регистра.Устройство функционирует в следующих режимах, приеме последовательного кода и его...