G11C 29/00 — Контроль правильности работы запоминающих устройств; испытание запоминающих устройств во время режима ожидания или автономного режима работы
Устройство для контроля блоков памяти
Номер патента: 656109
Опубликовано: 05.04.1979
Авторы: Вариес, Гласко, Култыгин
МПК: G11C 29/00
...памяти 7, логический элемент И 8, две группы элементов И 9 и 10 соответственно, элементы ИЛИ 11,Один из входов блока 4 соединен с первым выходом блока 1. Выходы элементов ИЛИ 11 подключены к адресным входам блока 7, входы элементов И первой группы 9 соединены с выходами блока сравнения 2 и блока 4 и вторым выходом блока 1, Входы элементов И второй групйы 10 подключены к выходу блока 4 и третьему выходу блока 1, Выходы элементов И 9 и 10 соединены со входами элеМентов ИЛИ 11. Один из выходов блока 6 подключен к управляюще 5 10 15 20 25 30 му входу блока 7, другой выход - к входу блока 1 и входам блока 4.Принцип работы устройства заключается в следующем.Перед началом контроля и комплектования проверяемых блоков памяти предварительно...
Устройство для контроля матриц на ферритовых сердечниках
Номер патента: 658601
Опубликовано: 25.04.1979
Авторы: Исламов, Чирков, Шевченко
МПК: G11C 29/00
Метки: матриц, сердечниках, ферритовых
...5 через коммутатор трков 4 импульса тока амплитудой 1,5 1, при котором в выбранном сердечнике должен записаться нуль, причем по о лярность импульса тока для записи прямого или обратного тяжелых кодов определяется блоком управления 6 по адресу выбранного сердечника (импульсы 10 тока на фиг. 2).Одновременно с подачей записываю 4 щего тяжелыи код импульса тока по соответствующим координатным проводам проверяемой матрицы из формирователя координатных токов считывания и записи 3 через коммутатор токов 8 подаются записывающие единицу импульсы тока амплитудой 0,5 1 для сохранения в выбранном сердечнике записанной единицы (импульсы 11 1 ока на фиг. 2). В нервом и втором тактах коммутатор токов 8 подключает к выходу устройства формирователь...
Запоминающее устройство
Номер патента: 658602
Опубликовано: 25.04.1979
Авторы: Корнейчук, Назарук, Небукин
МПК: G11C 29/00
Метки: запоминающее
...устройство работает следующим образом.Для обращения к ячейке запоминающего устройства адрес ее необходимо подать на вход 2 регистра адреса 1. фГ 1 ри записи слово, предварительно записанное по входу 25 на выходной регистр слова 24, записывается в соответствующие одноименные ячейки накопителей 5, 6.Слова, считанные из соответствующих одноименных ячеек накопителей 5, 6 принимаются на регистры слова 7, 13 соответственно. Блок поразрядного сравнения 8 производит сравнение одноименным разрядов регистров слова 7, 13 и, в случае совпадения их содержимого, выдает соответствующие сигналы в регистры 2 текущей индикации выдачи информации, который разрешает выдачу указанным разрядам с регистра слова 7 на выходной регистр слова 24, Регистр 21...
Ассоциативное запоминающее устройство с автономным контролем
Номер патента: 660092
Опубликовано: 30.04.1979
Авторы: Дворжанский, Доля, Никифоров, Шепелева
МПК: G11C 29/00
Метки: автономным, ассоциативное, запоминающее, контролем
...по результатам ассоциативного поиска производится запись информации с входных информационных шин 10 в накопитель 8, .тирание является частным случаем записи и происходит как запись нулей по какому-лиоо ассоциативному признаку в накопители 3 и 8.Во втором случае информация по данному признаку опроса записывается впервые. 11 ризнак опроса заносится в регистр 1 и происходит поиск в накопителс 3. 1 ак как данный ассоциативный признак в накопителе 3 огсутствует, то олок 5 фиксирует отрицательный результат поиска и разрешает прохождение сигналов с регистра 4 через элементы И 6 на вход блока 7, который осуществляет поиск свободной зоны, Всоогыетствующую ячейку накопителя 3 по сгцналу из олока 5, обусловленному отрицательным результатом поиска,...
Устройство для контроля блоков памяти
Номер патента: 660093
Опубликовано: 30.04.1979
Авторы: Аржеухов, Бондаренко, Калечиц, Ускова
МПК: G11C 29/00
...него, Здесь отмечены разряды кодированных слов, условно искаженные возникшими при записи, хранении или воспроизведении сбоями максимальной кратности,На фиг. 2 д воспроизведенный массивпредставлен в виде, который он принимаетпосле операции повторного разнесения, стеми же параметрами сигналов информационных и сжатия к исходному виду сигналов контрольных разрядов слов.На фиг. 2 е изображен тот же массивпосле выполнения над ним операции декодирования и контроля,Устройство содержит (фиг. 1) буферныйрегистр 1, блок коррекции 2, дополнительный блок растяжения и сжатия слов 3,блок кодирования и декодирования 4, блокуправления 5, блок растяжения и сжатия 6,При этом входы блока 3 подключены квыходам буферного регистра 1. и блокакоррекции 2, а...
Устройство формирования адресов для контроля блоков памяти
Номер патента: 665330
Опубликовано: 30.05.1979
Авторы: Андреев, Иванов, Коржев, Пресняков
МПК: G11C 29/00
Метки: адресов, блоков, памяти, формирования
...регистров-счетчиков в регистры адреса.Цель изобретения - повышение быстродействия устройства,Указанная цель достигается тем, что устройство содержит счетчик сравнения адресов, вход которого соединен с четвертым выходом блока программного управления, а выход - с третьим входом блока программного управления, второй и третий входы коммутатора соответственно подключены к вторым выходам счетчика текущего адреса и счетчика адреса теста проверки,аказ 1033/18 Изд.34 Тираж б 80 Подписное1 ПО Поиск Государственного комитета СССР по делам изобретений и открыгий 113035, Москва, Ж, Раушская наб., д, 4/5 пографня, пр. Сапунова, 2 На чертеже представлена структурная схема предлагаемого устройства.Устройство содержит счетчик 1 текущего адреса проверки...
Запоминающее устройство с автономным контролем
Номер патента: 666586
Опубликовано: 05.06.1979
Авторы: Андреев, Иванов, Карелин, Пресняков, Семенов
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...структурнаясхема предложенного ЗУ, например,для случая проверки взаимовлияниядвух накопителей; на фиг.2 - временные диаграммы, иллюстрирующие работуустройства.Устройство содержит накопители1 и 2, блоки управления 3 и 4, блокго управления 5, логическийи блок контроля 7.оды блока 5 подключены ковходам блоков управления 3 и 4(5 20 25 30 35 лелю Тираж 680 Подписное акаэ 3199/ НИИ илиал ППП Патент, г,ужгород, ул.Проектная,4 вые входы - к выходам логическогоблока б. Вторые входы блока 5 и вход(блока б соединены с одним из входовблока контрля 7,Устройство работает следукщимобразом.Блок контроля 7 определяет алгоритм проверки всего ЗУ и контролируетработу накопителей 1 и 2, Запускблоков управления 3,4 производитсяимпульсами 11...
Устройство для ориентирования сердечников
Номер патента: 668007
Опубликовано: 15.06.1979
Авторы: Звягин, Катышев, Мельников, Серенков, Тарасов, Царихин
МПК: G11C 29/00
Метки: ориентирования, сердечников
...на расстоянии меньше толщины сердечника, а в плоскости дна выполнены прорези в соответствии с профилем сердечника, и тем, что транспортирующий лоток выполнен в виде прямоугольной пластины в форме спирали. На чертеже изображено устройство для ориентирова ков (осевой разрез, гле пок пик 1, вибробункер 2, кругова ная полка 3, направлянший э спортирующий лоток 5, касс тельная головка 7.Устройство для ориентиро ников работает следующим о668007 Составитель В, Гурки Редактор Н. Каменская Техред О, Луговая Заказ 3475/46 Тираж 680 ЦН И И ПИ Государственного комитета по делам изобретений и открыт 113035, Москва, Ж - 35, Раушская наб Филиал П П П Патент, г. Ужгород, ул. ПКорректор О. БилакПодписноеСССРий д. 4/5роектная 3Сердечник 1 под...
Устройство для контроля блоков постоянной памяти
Номер патента: 668008
Опубликовано: 15.06.1979
Авторы: Добролюбов, Доморацкий, Корепанов, Футорянская
МПК: G11C 29/00
Метки: блоков, памяти, постоянной
...соответствующее начальному коду адреса, затем процесс многократно повцией контрольных разрядов числа перфокарты блоком 9 сравнения. При наличии ошибок пробивки или ввода эталонной информации блок 9 сравнения выдает импульс останова, при этом блок 14 индикации высвечивает неисправное число и код его адреса, а также указывает, что ошибка произошла при контроле эталонной информа.- ции, При отсутствии ошибок по установленному на регистре 5 адреса коду адреса из блока 1 управления через дешифратор 2 и формирователи 3 поступают импульсы опроса на блок 10 постоянной памяти. Считанная информация поступает на усилители 11 воспроизведения, а затем по единичным входам записывается на предваритель. но обнуленный регистр 6, после чего по сигналу с...
Запоминающее устройство с обнаружением ошибок
Номер патента: 672655
Опубликовано: 05.07.1979
Авторы: Гебгарт, Опритов, Панасеня, Самохин
МПК: G11C 29/00
Метки: запоминающее, обнаружением, ошибок
...обрабатываемой информации, по сравнениюс известным, в предложенном устройстО ве экономится соответствующее коли-чество элементов памяти. Например,при реализации устройства емкостью1024 восьмиразрядных слов, несмотряна введение дополнительных узлов,эквивалентных 40-50 элементам памяти, экономится, примерно, 1000 элементов. Формула изобретения 20ЗапоминаЮщее устройство с обнаружением ошибок, содержащее накопитель,соединенный с входным, выходным иадресным регистрами, первый и второйблоки Сверток по модулю два, входыкоторых йодключены ко входам адресного и входного регистров, а выхбд "ко входам сумматора, третий и четвертый блоки сверток по модулю два,входы-которыхсоединены соответственносо входамй адресного регистра и свыходами...
Устройство для контроля памяти
Номер патента: 673203
Опубликовано: 05.07.1979
МПК: G11C 29/00
Метки: памяти
...из фазы считывания и при .этом, соответствующее информационное слово в нормальной форме регистрируется в35 регистре слова 4; 2) сдвигом управляющего сигнала б; 3) операцией записи, которая состоит только из фазы записи и при этом соответствующее информационное слово снова записывается. Такая последовательность операций вызывает регулярные сдвиги категории посредством, например, периодической адресации групп элементов памяти. Посредством таких сдвигов категории детектируются "скры-.же" неисправности, даже в том случае, если блок памяти 3 йспользован для того, чтобы запоминать программу неизменной в течение долгого времени и даже если доступ к некоторым группам запоминающих элементов разрешается относительно редко. Каждая операция...
Устройство для контроля цилиндрических магнитных пленок
Номер патента: 680059
Опубликовано: 15.08.1979
Автор: Степанян
МПК: G11C 29/00
Метки: магнитных, пленок, цилиндрических
...н виде соленоидов,выводы которых соединены с выходамиключей 21, информационные входы которых соединены с выходами Формирова-телей 22-24 числовых токов эажимныеконтакты 25-28 и уравновешивающиерезисторы 29 и 30.Одни управляющие входы 31 ключей21 соединены с блоком управления 10,другие 32; - с одним из выходов блока местного управления 11, служащегодля управления двигателем 14,Ключи (фиг. 2) содержат реле 3335 и дистанционный переключатель 36.Обмотки реле 33-35 коммутируются бло.ками 10 и 11 через контакты 37, 38дистанционного переключателя 36. Ре.ле 33-35 содержат контакты 39-44,Устройство работает следующим образом.10 мере движения блока 12 справа налево с момента времени Т.1 (фиг, 3) под15 го 40 45 50 55 бО 65 Контролируемый...
Устройство для защиты памяти
Номер патента: 680060
Опубликовано: 15.08.1979
МПК: G11C 29/00
...Код адреса ячейки, к которой производится обращение, с входа10 устройства поступает на блок брегистрации и блок 4 сравнения, приэтом значение счетчика 1 считываетбяна блок 2. Блок 4 сравнивает поступивший код адреса с кодом адресов,записанными в регистре 3, а блоксравнения 2 сравнивает считанный сосчетчика 1 код момента времени с кодами моментов времени, записаннымив регистре 3.В результате сравнения возможнычетыре случая,В первом случае произошло сравнение поступившего кода адреса ячейкис кодом адреса защищаемой ячейки ипроизошло сравнение момента времени,считанного со счетчика 1, с моментом, времени, записанным в регистре 3,В этом случае на оба входа дешифратора 7 поступают сигналы с выходев блоков сравнения 2 и 4. С выхода...
Устройство для исправления ошибок при итеративном кодировании
Номер патента: 680061
Опубликовано: 15.08.1979
Авторы: Бутин, Гаврилова, Маковеев
МПК: G11C 29/00
Метки: исправления, итеративном, кодировании, ошибок
...два. Выход элемента И 12 соединен с одними из входов ключей 10 и со входом счетчика. Выход счетчика подключен к одному из входов элемента ИЛИ 16, другой вход которого соединен с выходом элемента И 17. Входы элемента И срединены соответственно с первым и третьим выходами счетчика 13 и выходом элемента ИЛИ 18, входы которого подключены к выходам регистра 9.Устройство работает следующим образом.Перед считыванием первого числа из блока 2 разряды регистров 4 и 9 и триггеры 14 и 15 счетчика 13 устанавливаются в нулевое состояние. Затем в регистре 4 происходит накопление информации, считанной с блока 2, причем последняя строка массива яв- ляется контрольной и составлена таким образом, чтобы при отсутствии ошибок все триггеры регистра 4...
Запоминающее устройство с самоконтролем
Номер патента: 680062
Опубликовано: 15.08.1979
Авторы: Власенко, Гладких, Гуленков, Лапшин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...соответствующих жлементов И 12,вторые входы к шине 13. Одни входыэлементов И соединены с шиной 14,другие - с выходами дешифратора 3и первыми входами элементов ИЛИ-И 9,вторые входы которых подключены кшине 15.Запоминающее устройство работаетследующим образом.При обращении к запоминающемуустройству из накопителя 5 на регистр 2 выводится число длиной в ибайтов. Далее это число поступаетна блок кодирования - декодирования6, где происходит обнаружение ошибок в слове, и блок 7 который корректирует обнаруженные ошибки, посЛечего исправленное слово поступаетна шины 16 . Пусть, например, вместовыбранного - в накопитель 5 должнобыть записано слово., с байтов которого (у 0-и) заносится с шин 11, ар байтов (р и-с) переписываются изрегистра 2 после...
Резервированное запоминающее устройство
Номер патента: 681456
Опубликовано: 25.08.1979
МПК: G11C 29/00
Метки: запоминающее, резервированное
...к выходам и/входам предыдущего накопителя 1; 1и предыдуших входных 2; ( н выходныхЗ. регистров,Выходы и входы каждого накопителя1 р (гдефю 1, 2 Л ) соединены соответственно с входами и выходами последующего накопителя 1Ниже рассматривается работа предлагаемого устройства в режиме исправлениякоррекгируемых ошибок.При возникновении корректируемойошибки, близкой к некорректнруемой (например, одиночного отказа при использоИванин контроля с помощью кодов Хемминга), производится формирование и отсылка сигнала о необходимости резервирования неисправного акопнтеля в устройсгво управления ЭВМ (на чертеже не пока 41эана).Работа в режиме исправления корректируемых ошибок продолжается вплоть дополучения разрешения на...
Устройство для контроля блоков постоянной памяти
Номер патента: 682952
Опубликовано: 30.08.1979
Авторы: Гартаницкий, Ломанов
МПК: G11C 29/00
Метки: блоков, памяти, постоянной
...а визуальным поразрядным сравнением состояний элементов индикации регистров числа определяется разряд числа контролируемого блока 4, в котором произошел сбой.При равенстве кодов чисел, считанных при обращении по первому адресу, после автоматической установки О регистров 13 и 16 числа последующими импульсами СИ 1 осуществляется контроль кодов чисел по другим адресам (кодам счетчиков тактов).При обращении к блоку 4 по последнему такту каждой программы с обмотки 8 дополнительного разряда снимается сигнал 1, передаваемый через усилитель воспроизведения 27 на вход О триггера 20, чем продолжается подготовка потенциального входа элемента И 21. Этот же сигнал 1 с усилителя 27 воспроизведения устанавливает в состояние 1 триггер 25, При этом вход...
Запоминающее устройство с автономным контролем
Номер патента: 684620
Опубликовано: 05.09.1979
Авторы: Вариес, Гласко, Култыгин
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...управляющего сигнала записи кода ошибки в блок 6по соответствующему адресу.Во втором режиме (режиме контроля блокапамяти 3) осуществляется фиксация адресовсбоев и ошибок, обнаруженных в рабочем ре.жиме, При этом блок управленияформируетсигнал запрета по четвертому входу блока 8,сигнал разрешения по управляющему входублока 9, осуществляет пуск счетчика 3 и форми.рование управляющего сигнала считывания, поступающего в блок 6. При пуске счетчика 3обеспечивается перебор всех адресов блока 6,3 10 13 Н 2 э Зф Зэ 4 Е И эФ И При этом считанный па соответствующему ад.ресу код ошибки поступает на входы блокаиндикации 5 и элемента ИЛИ 10, При ненулевом коде ошибки элемент ИЛИ 10 вырабаты.вает разрешение по первому входу блока 9, свыхода...
Запоминающее устройство с исправлением ошибок
Номер патента: 686085
Опубликовано: 15.09.1979
Авторы: Вариес, Власова, Гласко, Култыгин
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...5.в неисправном разряде. ЗОПосле коррекции информации в регистречисла с первого выхода блока контроля4 на управляющий вход регистра числа 5поступает сигнал, разрешающий выдачу .скорректированного числа,Предлагаемое запоминающее ус гройс т 55во с исправлением ошибок,. вызванных, дефектами накопителя, выгодно отличаемся от проглотила тем, что имеет эначительно более простую структуру, так как неимеет резерва запоминающих элементовдля замены дефектных запоминающих элементов, а также за счет того, что схемыкоррекции организованы не поразрядно, адля всего полноразрядного блока немци.45Оно имеет значительно меньшую глубинусхем коррекции, что повышает быстродействие устройства. 686085 Запоминающее устройство с исправлением ошибок, содержащее...
Запоминающее устройство с автономным контролем
Номер патента: 690567
Опубликовано: 05.10.1979
Авторы: Голоборщенко, Ероховец, Луговцов, Трофимов
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...На чертеже представлена блоксхема устройства-, которое содержит генератор од ночйых импульсов 1/ 50 триггер контроля 2, триггер неисправности 3, блок управления 4, элемент И 5, генератор импульсов б, регистр адреса 7, счетчик команд контроля 8, дешифратор команд кон-. троля 9, блок формирования контрольной информации 10, регистр числа 11, элемент ИЛИ 12, разрядные формирователи записи 13, дешифратор адреса 14, накопитель 15, усилители воспроизведения 16, блок анализа 60 считанной контрольной информации 17, блок индикации триггера контроля 18, блок индикации триггера неисправности 19, блок индикации команд контроля 20, блок индикации регист ра числа 21, блок индикации регистра адреса 22Для автономного контроля работоспособности ЗУ...
Устройство для контроля полупроводниковой памяти
Номер патента: 691929
Опубликовано: 15.10.1979
Авторы: Горин, Данилов, Рапопорт, Цинин
МПК: G11C 29/00
Метки: памяти, полупроводниковой
...и системыпамяти, необходимо ввести в устройство контроля возможность дискретного изменения временных соотношений .между импульсами временной диаграммыпроверяемой памяти,Целью изобретения является расширение функциональных воэможностейустройства.Поставленная цель достигается тем, 35что устройство содержит многоканальный блок. формирования временной диаграммы, состоящий из счетчиков, триггера и двух компараторов, одни иэвходов которых соединены с выходами 40соответствующих счетчиков, входы которых подключены к соответствующимвыходам блока управления, выходыкомпараторов соединены с входамитриггера, выход которого поцключенк одному из входов второго блока сопряжения. Яа фиг.1 пр дставлена блок-схема устройства для контроля полупровод...
Устройство для контроля ферритовых сердечников
Номер патента: 691930
Опубликовано: 15.10.1979
Авторы: Беляев, Корельский, Лукьянченко, Полинский, Уткин, Хныкин, Цветков
МПК: G11C 29/00
Метки: сердечников, ферритовых
...формы. Иглы 19, установленные в колодке 20 и поджатые, черезшток. 21 пружиной 22, свободно прохо дят в направляющих отверстиях вкладыша 8. Кроме этого на вкладыше 8установлена дополнительная игла 23, 40являющаяся отсекателем и ориентированная в эону прошивки сердечника, следующего за контролируемым. Иглы 19выполнены различной длины, причемигла для прошивки центрального отверстия сердечника выполнена длиннееостальных, Усилие пружины 9 регулируется винтом 24,Дно вибробункера 1 выполнено в виде конуса, вершина которого обращенавнутрь вибробункера (на фиг. 1 непоказано) .Устройство работает следующимобразом,Проверяемые сердечники поступаютиз вибробункера 1 в накопитель 5,Придвижении каретки 7 влево связанная с ней игла 11 отходит, и на опор-...
Запоминающее устройство с сохранением информации при аварийном отключении питания
Номер патента: 693441
Опубликовано: 25.10.1979
Авторы: Габоян, Гюльназарян, Ханданян
МПК: G11C 29/00
Метки: аварийном, запоминающее, информации, отключении, питания, сохранением
...блок памяти, входы и выходыкоторого подключены соответственнок выходам регистра адреса, одним выходом блока стробирования и входам регистра адреса, одни из координатныхобмоток накопителей соединены согласнои подключены к формирователям полутоков возбуждения, другие координатныеобмотки накопителей подключены к сост 10йетствующим формирователям полутоковвозбуждения, обмотки считывания резервного накопителя соединены встре"1 но сОбмотками считывания основного накопителя, дополнительные входы формироваФелей полутоков возбуждения, кроме формирователей полутоков возбуждения основного накопителя, подключены к другимвыходам блока стробирования.На чертеже дана структурная схема 20запоминающего устройства ( ЗУ) с сохраНением информации при...
Устройство для контроля постоянной памяти
Номер патента: 693442
Опубликовано: 25.10.1979
Авторы: Лукьянович, Нетеса
МПК: G11C 29/00
Метки: памяти, постоянной
...10 выдачиюдов адресов,Входы регистра 4 подключены к вь 1 ходу блока 3 и первому вьгходу дешифра-:тора 1, а выход соединен с первым вхо-.дом блока 10, Вход и выход регистра 6оподклОчееы соответственно к выходублока 5 и одному из входов блока 7,другой вход которого соединен со вторымвьходом дешифратОра 1 гретий вьходкоторого подключен к первому входу5блока 5, Вход блока 8 подключен кчетвертому выходу дешифратора 1, авыходы соединены соответственно совторым входом блока 10 и одним извходов блока 9, другой вход которого50соединен с вь.содом регистра 4, а выход - с вторым входом блока 5.Устройство работает следую 1 пим образом.Кол адреса обращения к контрадируе 55мому блоку постоянной памяти От ЦВМс помощью команд от лешифратора 1поступает в...
Запоминающее устройство с самоконтролем
Номер патента: 696545
Опубликовано: 05.11.1979
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...сравнивается с кодом, записанным в контрольномразряде блока 1. На выходе блока 30.контроля 4 в случае несовпадения результата операции свертки с контрольным кодом установится сигнал неисправности блока 1. Этот сигнал поступает на блок индикации отказа (на З 5чертеже не показан) на пульте оператора, на входы блоков поразрядногосравнения 2 и блока 3. При этом происходит блокирование схем поразрядного сравнения во всех блоках 2, блокирование выходов неисправного блока1 и сброс в исходное состояние блока 3. В результате на выходе каждогоблока 2 устанавливается информация,соответствующая считанной .только иэисправного блока, и отключаются бло"ки поразрядного сравнения 2. Информация с выходов блоков 2 подается на,шины 8. Для исключения...
Устройство для контроля памяти
Номер патента: 698056
Опубликовано: 15.11.1979
Авторы: Крупников, Марков, Сергеев
МПК: G11C 29/00
Метки: памяти
...примере контроля блока памяти емкостью 256 битов, организованных в 64 Я 4 бита, т.е. 64 четырехразрядных слова. Генератор 1 последовательно формирует коды, соответствующие адресам, ячеек контролируемого блока памяти 8. При этом формирователь 4 вырабатьвает сигнал, который через смеситель б поступает на вход приемника 7, работающего в построчном режиме, и формирует на экране прямоугольную сетку.размером 1 бх 16, каждьпрямоугольник которой соответствует одной ячейке блока памяти 8 (или п-раз. рядному слоВу), Размер ячейки может меняться по желанию оператора, На первьх и строках (где и - размер ячейки по вертикали) адрес У остается неизменным, а адрес Х циклически меняется от 1 до 16, причем после каждого цикла считывания адресов Х (т.е,...
Устройство для разработки ферритовых сердечников по электрическим параметрам
Номер патента: 698057
Опубликовано: 15.11.1979
Автор: Пащенко
МПК: G11C 29/00
Метки: параметрам, разработки, сердечников, ферритовых, электрическим
...иглы контактами контактора 1 и прекращения пе.реходных процессов перемагничивания сердечника от первого выхода блока синхронизации 5через второй вход измерительного блока 3 натретий вход анализатора 12 начинает поступатьсигнал, разрешающий осуществление операцииизмерения. Незадолго до начала размыканияиглы сигнал, разрешающий осуществление операции измерения, прекращается,В анализаторе производится необходимаяамплитудно. временная селекция поступившихсигналов; вырабатываемая информация, характеризующая измеренный сердечник, запоминается и через выход анализатора 12 подается навход формирователя тока 13 блока сортировки 6, В момент попадания измеренного сердечника в блок сортировки 6 ток формирователя13 должен вызвать надежное...
Устройство для контроля магнитных накопителей
Номер патента: 702412
Опубликовано: 05.12.1979
Авторы: Аржеухов, Бондаренко, Калечиц, Кучин
МПК: G11C 29/00
Метки: магнитных, накопителей
...импульсов 4, вторые - к выходу дополнительного элемента задержки 13 и соответствующим входам элемента ИЛИ 8, третьи через, счетчик 12 - к блоку управления 17, .а, выходы - к соответствующим входам блока 3 регистров, входы распределителяимпульсов 4 соединены с входом элемента задержки 13 и через эле"мент ИЛИ 8 со входами элементов И 9,10.Устройство работает следующим образом,Информационная послецовательность записывается на магнитоноситель с однажды выбранным соответствием между знаком намагниченности и значением ее первого разряда. При помощи триггера четности 15 осуществляется последовательное суммирование по моцулю два воспроизведенных импульсов чередующейся полярности. Причем единичные значения суммы ставятся в соответствие...
Устройство для контроля памяти
Номер патента: 705526
Опубликовано: 25.12.1979
МПК: G11C 29/00
Метки: памяти
...регистра 9 и счетчика 12.При несовпадении записанной и считанной информации характеристики выявлен ного брака считывают из регистров 5 и 9 и счетчика 12. Потом формируют другое проверочное число и повторяют цикл За- . пись - считывание - сравнение, или переходят на проверку следующего адреса,Такая последовательность операций повторяется для всего массива проверяемых ячеек памяти.Для проверки оперативного блока памяти на полное функционирование, правильность адресации и чувствительность по току используют все возможные комбинации При проверке всех адресных переходов в режиме Запись - считывание после записи во все ячейки блока памяти нулей, по первому адресу, переданному в регистр 5 из счетчика 4, записывают единицы и...
Устройство для защиты информации в блоке памяти
Номер патента: 705527
Опубликовано: 25.12.1979
Авторы: Кизик, Самойлович, Шек-Иовсепянц
МПК: G11C 29/00
Метки: блоке, защиты, информации, памяти
...понижается, выпрямляется и фильтруется датчиком 1 сетевого напряжения и поступает на вход балансного усилителя 3 через элемент 2 задержки. Напряжение на входе балансного усилителя 3, при установлении допустимого напряжения сети, достигает величины опорного напряжения только послс окончания всех переходных процессов в цепях питания ЦВМ Одновременно на вход 13 устройства начинают поступать импульсы синхронизации, следующие с частотой обращения к блоку памяти, которые через ключевой элемент 8 подтверждают нулевое состояние триггера 9, запрещающего работу ЦВМ. Напряжение на одном входе балансного усилителя 4, подключенного между стабилизатором 6 и фильтром датчика 1 сетевого напряжения, появляется одновременно с включением ЦВМ,...