G11C 29/00 — Контроль правильности работы запоминающих устройств; испытание запоминающих устройств во время режима ожидания или автономного режима работы

Страница 6

Устройство для контроля матриц памяти

Загрузка...

Номер патента: 516103

Опубликовано: 30.05.1976

Авторы: Голоборщенко, Леневич, Силуянов

МПК: G11C 29/00

Метки: матриц, памяти

...и вторым входами элемента И 14, выход которой подключен к входу блока управления печатью.Устройство работает следующим образом.Блок 6 управления выдает по программе один или несколько циклов запись - считывание информации по всем адресам контро. лирусмой матрицы 10. Записываемая и считываемая информация сравнивается в блоке 5 выявления сбоев, При совпадении записанной и считанной информации на выходе блока выявления сбоев появляется один сигнал, например низкий уровень, он подается на блок 3 управления печатью и блок 4 печати, печатает знак, например , определяющий область работоспособности проверяемой матрицы 10. В случае несовпадения записанной и считанной информации на выходе блока выявления сбоев образуется другой сигнал,...

Устройство для контроля ферритовых матриц оперативной памяти

Загрузка...

Номер патента: 519766

Опубликовано: 30.06.1976

Авторы: Балашов, Гебгарт, Петрушина, Шумилов

МПК: G11C 29/00

Метки: матриц, оперативной, памяти, ферритовых

...блока 3 поступают сигналы с выходных шин матрицы 12.Блок 4 предусмотрен для регистрации результатов проверки матрицы.Регистр 5 числа служит для хранения во время записи информации, сформированной в блоке 6 управления кодом числа.Блок 6 используется для формирования кода числа во время записи в различных режимах работы устройства,Блок 7 необходим для выработки временной последовательности сигналов, управляющих разрядными токами в первых двух циклах проверки матрицы, а также для выработки кода числа, переменного в зависимости от адреса, к которому проводится обращение.Блок 8 предназначен для выработки временной последовательности адресных и разрядных токов испытательной программы в третьем цикле проверки матрицы.Блок 9 служит для...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 519767

Опубликовано: 30.06.1976

Авторы: Городний, Корнейчук, Небукин, Слипченко

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...из регистра 11 через эле менты ИЛИ 12 записывают обратный код считанного числа и считывают его на регистр 9. Таким образом, на регистрах 9, 11 будут находиться соответственно обратный и прямой коды числа, считанные из отказавшей ячейки. 40Блок 20 по совпадению содержимого одноименных разрядов регистров 9, 11 определяет отказавшие разряды ячейки накопителя 1 и запоминает позиции отказавших разрядов, Преобразователь 19 запрещает запись разря дов резервного адреса в разряды регистра 11, соответствующие отказавшим разрядам ячейки накопителя 1, обеспечивая развертку (распределение) адреса по разрядам регистра 11, которым соответствуют исправные разряды 50 ячейки. Для иллюстрации изложенного рассмотрим пример.Допустим, в ячейку,...

Датчик кодов для устройства контроля запоминающих блоков

Загрузка...

Номер патента: 521608

Опубликовано: 15.07.1976

Авторы: Виталиев, Гвинепадзе, Логинова, Смирнов

МПК: G11C 29/00

Метки: блоков, датчик, запоминающих, кодов, устройства

...После этого ближайший синхроимпульс, пришедший по шине 6, осуществляет параллельную перепись информации с регистра 2 на регистр 3, а далее счетчик адреса, т. е, регистр 16, сбрасывается в состояние 000 и процесс матричного преобразования повторяется над новым вектором 7 7 7, и т д.010 О 0 Са 0 О ООи г мъ ят) последовательность, генерируемая датчикомт представляет собой линейную возвратную т последовательность. В случае произвольной матрицы А последовательность на выходе датчика представляет собой суперпозицию и Э линейных возвратных последовательностей, подчиняющихся одному и тому же линейному преобразованию, показанному в выражении (3), но сдвинутых одно относительно другого на величину, которая определяется кон-кретным...

Устройство для контроля кодовых жгутов постоянных запоминающих блоков

Загрузка...

Номер патента: 521609

Опубликовано: 15.07.1976

Авторы: Белов, Карлов, Кушелев

МПК: G11C 29/00

Метки: блоков, жгутов, запоминающих, кодовых, постоянных

...чувствительную к сигналам выбранной группыиндуктивных датчиков 11. Сигналы с других (невыбранных) индуктивных датчиков 11у не поступают на усилители блока 6 за счетзапирающего действия сигналов коммутатора 5 разрядов,Информационные сигналы, предварительноусиленные блоком 6, поступают в блок 740 интегрирования, в котором они преобразуются в однополярный сигнал, а затем поступают на вход дискриминатора 8, с выходапоследнего информационные сигналы поступают в блок 3 сравнения, определяюшийсоот 46 ветствие этих сигналов сигналам, заданным программным блоком 1, При однозначном соответствии информации, считанной скодового жгута 10, и эталонной информации,блк 3 сравнения выдает соответствующуюфкоманду на переход к проверке...

Устройство для защиты памяти

Загрузка...

Номер патента: 523457

Опубликовано: 30.07.1976

Автор: Соколов

МПК: G11C 29/00

Метки: защиты, памяти

...входы блока 11 подсоединены к выходам элементов И 7, а выходы - к одним входам элементов И 9, другие входы которых через дешифратор 5 строк подключены к выходам регистра 2 адреса строк, а выходы - к одному входу элемента И 13, другой вход которого соединен с выходом элемента ИЛИ 8.Работает устройство следующим образом.Перед началом работы в регистр 4 вводится код маски страниц, используемых в заданной программе, а в блок 11 - коды всех строк, используемых в заданной программе.Далее после формирования адреса в регистре 1 происходит сравнение на элементах И 7 информациипоступающей из дешифратора 6 страниц и из регистра 4 маски страниц. При совпадении информации на входах одного из элементов И 7 формируется адрес страницы памяти, по...

Устройство для контроля матриц памяти

Загрузка...

Номер патента: 524227

Опубликовано: 05.08.1976

Авторы: Голоборщенко, Леневич, Силуянов

МПК: G11C 29/00

Метки: матриц, памяти

...которого подключен к первому входуэлемента "И", а его выход соединен с блоком управления печатью и входом генератора 1. Выход блока выявления сбоев черезсчетчик связан с блоком управления печатью и дешифратором, один выход когорогосоединен со вторым входом триггера, а другой - со вторым зходом элеменга фИ".Устройство рабогает следующим образом.Блок управления 6 выдает по программеодин или несколько циклов "запись-считывание" информации по всем адресам конгролируемой матрицы 9, Записываемая и считываемая информации сравниваются в блокевыявления сбоев 5,При совпадении записанной и считаннойинформации на выходе блока выявления сбоев появляется сигнал когорый подается через счетчик на блок управления печатью, иблок печати огпечатает...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 526952

Опубликовано: 30.08.1976

Автор: Капитонов

МПК: G11C 29/00

Метки: блоков, памяти

...сумме кодов, вырабатываемых генератором 7 случайных чисел и счетчиком 3 математических ожиданий, В начальный момент счетчик математических ожиданий обнулен, поэтому адресная информация представляет собой коды чисел, вырабатываемые генератором 7 случайных чисел. Генератор случайных чисел вырабатывает коды 15 20 25 зо 35 40 45 50 чисел с математическим ожиданием т, и выбранным параметром о (см. фиг. 2, кривая 12),Плотность вероятности обращений к ячейкам ОЗУ соответствует кривой 12 до тех пор, пока содержимое счетчика 3 математических ожиданий не изменится, Количество обращений к ячейкам ОЗУ, адреса которых ограничены кривой 12, определяется уставкой Лг в счетчике 1 числа обращений, Максимальное число обращений происходит к ячейке,...

Устройство для контроля цилиндрических магнитных пленок

Загрузка...

Номер патента: 526953

Опубликовано: 30.08.1976

Авторы: Абелян, Айрапетян, Пилипосян, Сардарян, Степанян

МПК: G11C 29/00

Метки: магнитных, пленок, цилиндрических

...магнитную пленку 3 пропускают через числовые обмотки измерительного блока 4 и вставляют в блок 2. С помощью блока 7 запускается привод 6, и блок 4 плавно с постоянной скоростью перемещается вдоль пленки 3. При этом в обмотки блока 4 и в блок 2 поступают по определенной программе числовые и разрядные точки, а выходные сигналы, считанные с пленки, из блока 2 - на блок 5. В блоке 5 сигналы усиливаются и сравниваются с поро 5 10 15 20 25 30 35 40 45 50 55 60 б 5 гом дискриминации. Если сигнал больше установленного порога, то проверяемый участок пленки считают годным и начальное (нулевое) состояние триггера 9 не меняется, если меньше, то триггер 9 устанавливается на 1, фиксируя негодность проверяемого участка пленки. При этом схема...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 526954

Опубликовано: 30.08.1976

Авторы: Дорохин, Каминский, Карлов, Плешев, Савелов, Толчинский

МПК: G11C 29/00

Метки: блоков, памяти

...состояние в котором (начальный адрес) установлено программным блоком, В зависимости от команды, выдаваемой счетчиком адресных операций, и в соответствии с состоянием дешифратора, г свою очередь зависящего от состояния счетчика циклов( от порядкового номера цикла), блок формирования адресов осуществляет преобразование кода счетчика адресоз, обеспечивая необходимый порядок перебора ячеек объекта проверки (естественный, много 526954кратный, чсредование выбора ячеек с прямым и инверсным соотношением адресов и разрядов адреса и т. д.).Обращение к той или иной ячейке памяти в необходимом режиме (записи, считывания, считывания без регенерации и т, д.) осуществляется посредством сигналов, выдаваемых блоком 15 формирования сигналов у,...

Устройство для контроля магнитных сердечников

Загрузка...

Номер патента: 526955

Опубликовано: 30.08.1976

Авторы: Бирюков, Сорокин, Тараева

МПК: G11C 29/00

Метки: магнитных, сердечников

...магшттпого потока ЛФ. Ампл итула им пульса па выходе интегратора 10 пропорциональна вольт-секундной площади им:ульса ва его вхолс, т. е.:ропорцональна всличппс магнит;ого потока ЛФ. С .омощью блока 11 амплитуда этого импульса сравнивается со ступенчато меняющимся напряжением генератора 12. В момент пх равенства логический бгок 13 прекращаст изменение двоичного кода счетного регистра 15. При этом :агряжснис на выхоле преобразователя 8 соответствует магнитному потоку ЛФ, а ц,фрдвая и :пкация регистра 15 высвечивает ясли пну мгптОго потока.Если сердечник перемагничивается по полному циклу, то ЛФ =- ЛФгле ЛФ, - вели- О ч а пдлого магнитого потока. После останова рсгстра 15 производится разбраковка по сараметру ЛФ,. При этом двоичный...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 528614

Опубликовано: 15.09.1976

Авторы: Доля, Шепелева

МПК: G11C 29/00

Метки: запоминающее, оперативное

...соответственно к выходам элементов НЕ 9 и выходам регистра адреса, входы сумматора 11 соединены соответственно с выходами элементов И 10 и блока вычитания прямых кодов адреса, а выход сумматора 11 - со входом блока выработки сигнала ошибки, вход дополнительного регистра адреса подключен к выходу сумматора 11, а его выход соединен с входом регистра 1 адреса.Оперативное запоминающее устройство работает в трех режимах: рабочем, контрольном и восстановления информации. В рабочем режиме при записи информации в устройство адрес ячейки с контрольным кодом, находящийся на входных шинах адреса 14, и записываемое слово с контрольным кодом, находящееся ча входных шинах слова 16, фиксируются, со 1 О 15 2 О 25 зо 35 4 О 4 г 50г оо 65 ответственно,...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 529490

Опубликовано: 25.09.1976

Автор: Доля

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...информации этказавшей ячейки блока 4 и аргументную часть15 для запоминания адреса этказавшей ячейки, Выхэд блока 1 подключен ко вхэду блэка 11, а входь", - сээтветственнэ к выходамблоков 9, 10 и входу 16 адресного запоминающего блэка 4, имеющего входные 17и выходные 18 шины,Устройствэ рабэтает следующим оэразэм,В пэцессе стирания содержимого адресногэ запоминающего олэка 4 или в паузахмежду внешними обращениями блок 10 осуществляет контроль исправности ячеек блэка 4, При обнаружении неисправности в какой-лиоэ ячейке блок 10 эпределяет типошибки и в зависимости от характера неисправности (однократной илп мнэгэкратнойадрес неисправнэй ячейки фиксиоуется варгументнэй части 3 или 15 дополнительного 1 илп оснэвнэгэ 13...

Устройство для контроля магнитных запоминающих матриц

Загрузка...

Номер патента: 531196

Опубликовано: 05.10.1976

Авторы: Федотов, Шибалов

МПК: G11C 29/00

Метки: запоминающих, магнитных, матриц

...из диодной матрицы 11 ицифрового индикатора 12. Один вход элемента "Запрет" 3 подключен к выходу блока 7, другой - квыходу блока 2, а выход - к коммутатору 4. Вход блока 7 соединен с входными шинами 13 устройства, выходные шины 14 которого подключены к коммутатору 4. К шинам 13 и 14 подключается контролируемая запоминающая матрица 15, например, на ферритовых сердечниках.Устройство работает следующим образом.Генератор импульсов 1 вырабатывает импульсы, следующие с определенной частотой. Эти импульсы через блок 2 в зависимости от режима работы устройства поступают на коммутатор 4 через элемент "Запрет" 3 или проверяемую мат. рицу 15. С выхода коммутатора 4 импульсы через диодную матрицу 11 поступают на цифровой инди. катор 12, который...

Устройство для контроля многоканального накопителя с последовательной записью и считыванием

Загрузка...

Номер патента: 534795

Опубликовано: 05.11.1976

Авторы: Бабанов, Базилевич, Рукаданов

МПК: G11C 29/00

Метки: записью, многоканального, накопителя, последовательной, считыванием

...вх инам л жит та кода. им техническим решением к даннетению является устройство дляогоканального накопителя с по А. Базилевич и Ю. П. Рукодан.,рному принципу). Выход блоки 3 подключен ко вторым входам блока сравнения,1 и входу блока выявления переменной составляющей в восстановленном тесте 4, выход которого соедшен с одним .из входовисполнительного блока 5, другие входы ко;дорого подключены к выходам блока сравнения 1,К входным шинам 2 устройства подклкю,чаются выходы контролируемого накопителя 10;6.Устройство работает следующим образом.Тест состоящий из чередующихся "0" и;)ф 1", в виде последовательного кода подается одновременно на входы всех ннформациор-фных каналов накопителя 6. Через определенное время, равное задержке в канале,...

Устройство для защиты памяти

Загрузка...

Номер патента: 542246

Опубликовано: 05.01.1977

Авторы: Нестеренко, Супрун

МПК: G11C 29/00

Метки: защиты, памяти

...внутренней записи 14, а второй вход - к шине 15 записи от непосредственного доступа к запоминающему устройству.Работает устройство следующим образом. Зало. минающее устройство разбивается на две области - защищаемую и незащищаемую, причем величина защищаемой области определяется содержимым регистра 4. Блок сравнения 2 сравнивает содержимое регистра 4 с содержимым регистра адреса 3, и при обращении к защищаемой области запоминающего устройства на выходе блока сравнения 2 вырабатывается сигнал, который поступает на элемент И 1.Для разных пользователей запоминающего устройтсва защита его производится по-разному. Для внутреннего обращения к запоминающему устройству от процессора устройство срабатывает при наличии сигнала на выходе...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 547837

Опубликовано: 25.02.1977

Авторы: Васильев, Мамджян

МПК: G11C 29/00

Метки: оперативной, памяти

...коммутаторов 12, другие входы которых подкл.".о чены к соответствующим выходам дополнительных коммутаторов 13 ипфор;,.: ционпыевходы которых подключены к вьлходамсчетчика 10, а управляющие входы - к вы-ходам счетчика 9, вход которого соодцнеьс выходом счетного триггера б, 4 вРассмотрим работу устройства йри режиме работы "Дождьф, Прц этом источниками информации, записываемой в регистр3, являются полусумматоры 11. При нажатии кнопки Пуск" в блоке управления 145начинает вырабатываться тактовая последовательность импульсов. В первом подцикле счетчики 5 и 10 работают синхронно от одних и тех же тактов блока 1, Приэтом на входах полусумматора 11 код одинаковый, а на его выходе низкий у.ровень.,соответствующий записи кода ф 0" по...

Устройсто для проверки ферритовых матриц

Загрузка...

Номер патента: 548893

Опубликовано: 28.02.1977

Авторы: Дрик, Пашковский

МПК: G11C 29/00

Метки: матриц, проверки, устройсто, ферритовых

...что обусловливает последовательный обход токами чтения, записи соответствующих координатных обмоток разрядной части матрицы.Импульс, определяющий конец обхода, поступает с выхода регистра адреса 6 на вход блока коммутации 7, при этом на выходе блока коммутации 7 образуется потенциальный сигнал, который поступает на вход регистра адреса 6. Одновременно происходит последовательный пересчет всех состояний триггеров адресной части регистра адреса при нулевом состоянии триггеров его разрядной части, т. е. последовательный обход токами чтения, записи координатных обмоток адресной части матрицы.Импульс, определяющий конец обхода, поступает с выхода регистра адреса 6 на вход блока коммутации 7, в результате чего на выходе блока коммутации 7...

Манипулятор для устройства разбраковки ферритовых сердечников

Загрузка...

Номер патента: 548894

Опубликовано: 28.02.1977

Авторы: Гецевичюс, Микелайтис, Рагульскис, Римайтис, Судинтас

МПК: G11C 29/00

Метки: манипулятор, разбраковки, сердечников, устройства, ферритовых

...разбраковки содержит корпус 1, в котором в подшипниках 2 установлен ротор 3, имеющий хвостовую часть 4. В корпусе закреплен кварцевый пита- тель 5 с бункером 6, а в направляющих 7 вмонтирован ползун 8 с прикрепленной к нему электроизмерительной иглой 9, вдавленной при помощи пружины 10 в кулачок 11. На бортике ротора образована канавка захвата 12 с гнездом 13 для установки ферритовых сердечников, выполненным между электрическими контактами 14, приемные щели 15 выполнены под электромагнитами 16.Манипулятор работает следующим образом, ферритовые сердечники засыпаются в бункер 6 и по кварцевому питателю 5 направляются к поверхности бортика ротора 3. При вращении ротора 3 ферритовый сердечник попадает в канавку захвата 12 и фиксируется...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 550679

Опубликовано: 15.03.1977

Авторы: Ещин, Заволокин, Заровский, Мурин, Покормяк, Юферова

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...входы которого через основной дешифратор адреса подключены к одним выходам регистра адреса, а выходы через усилители - ко входам блоков коррекции информации (21.Недостаток этого устройства заключается в его невысокой эффективности емкости, поскольку выбор 1 г в этом случае зависит от общей разрядности т хранимой информации, и при малых значениях й необходимо применение корректирующего кода с большой избыточностью, а при больших значениях г и т общая разрядность пг хранимых слов не всегтнои выбираемому значеДь 1 которых СОединены с выходами дополнительного дешифратора адреса 7, входы которого подключены к другим выходам регистра адреса 1. Выходы коммутаторов 6 подключены к выходным шинам 8 устройства.Устройство работает следующим...

Устройство для разработки ферритовых элементов

Загрузка...

Номер патента: 552640

Опубликовано: 30.03.1977

Авторы: Дергачев, Лукьянов, Соленов

МПК: G11C 29/00

Метки: разработки, ферритовых, элементов

...и первая пластина под своим весом попадает в гнездо диска с пазами 7. Нажимают на рукоятку 18 штока и, тем самым сняв фиксацию диска с пазами 7, поворачивают рукоятку штока в направлении по часовой стрелке. 11 ри этом захваченнаядиском с пазами 7 пластина перемещается на измерительную позицию под иглы контактной системы. Нажимают на рукоятку 16 штока, шток 12 перемещается в осевом направлении, и при помощи кулачка 11 и рычага 10 вертикального перемещения контактные иглы 9 прошивают пластину. Рычаг 13 обжатия находится на нижнем положении кулачка 11. Контактные пружины 3 отжаты от разделительной пластины 2, что обеспечивает свободное перемещение контактных игл 9 при прошивке пластины.При дальнейшем перемещении штока 12 он через кулачок 11...

Устройство для защиты памяти

Загрузка...

Номер патента: 552641

Опубликовано: 30.03.1977

Авторы: Борисов, Корбашов, Работин, Рыжков, Рязанский

МПК: G11C 29/00

Метки: защиты, памяти

...-й разряд кода защиты, например, по записи содержит единицу, то это означает, что выполняемой программе разрешен доступ ж 1-й зоне по записи; если же 1-й разряд кода защиты по записи содержит нуль, то доступ к -й зоне на запись запрещен (аналогично строятся коды защиты по другим операциям), Каждый код защиты содержит столько единиц, сколько зон памяти выделено данной программе для соответствующего обращения. ( формированные и-разрядные коды защиты подают в и-разрядные регистры 5 каждого блока 2 сравнения в соответствии с их назначением.11 ри обращении программы к памяти на запись информации код старших разрядов исполнительного адреса, определяющий номер зоны памяти, к которой программе необходимо обратиться, поступает на вход...

Устройство для контроля дешифраторов адреса запоминающих блоков

Загрузка...

Номер патента: 555442

Опубликовано: 25.04.1977

Авторы: Бжезинский, Хитров

МПК: G11C 29/00

Метки: адреса, блоков, дешифраторов, запоминающих

...7и 8. Выходы триггеров 13-16 подключенык соответствующим входам элементов НЕ-И17 и 18, выходы которых через элементыИ 19 и 20 соединены с выходами устройства 21 и 22, Управляюшие входы всех элементов И соединены с блоком управления 6.Работа устройства происходит следующимобразом.При наличии токов в каждой из координат Х и У накопителя 3 в тактах считывания и записи на выходах усилителей 7 и 8появляются сигналы вследствие перемагничивания сердечников датчиков 1 и 2. Блок6 вырабатывает стробирукяцие сигналы навремя перемагничивания сердечников, открывающие элементы И 9, 10 в такте считывания и элементы И 11,12 в такте записи, Таким образом, в такте считываниявыходной сигнал усилителя 7 проходит через элемент И 9 и устанавливает в...

Запоминающее устройство

Загрузка...

Номер патента: 555443

Опубликовано: 25.04.1977

Авторы: Корнейчук, Май, Небукин, Слипченко

МПК: G11C 29/00

Метки: запоминающее

...с элементами И 9, 13, 15, 20, 22, 24, 28, 29 и с блоками 12, 16, 21, 8, 19 и 27,Устройство работает следующим образом, 60 На регистр 1 по входам 2 поступает адрес ячейки, например, накопителя 4, к которой необходимо обратиться, По указанному адресу из одноименных ячеек накопителей 3, 4 и 5 считываются слова, которые поступают на соответствующие регистры 6, 17 и 25. Если при считывании слова блок 8 не обнаруживает ошибки, то слово из регистра 6 через элементы И 9 и элементы ИЛИ 10 подается на регистр 11. Если при считывании слова блок 8 обнаружит ошибку, а блоки 19 и 27 ошибки не обнаружат, то слово из регистра 6 не проходит через элементы И 9 на элементы ИЛИ 10, Вместо этого слово из регистра 25 через элементы И 29 по сигналу из блока 30...

Запоминающее устройство

Загрузка...

Номер патента: 556501

Опубликовано: 30.04.1977

Авторы: Кузнецов, Цыбаков

МПК: G11C 29/00

Метки: запоминающее

...блок-схема предлагаемого устройства.Устройство содержит накопитель 1, адресный блок 2, входной регистр 3, выходной,регистр 4, буферный накопитель 5, блок б кодирования информации, блок 7 коррекции информации и сумматоры 8 (по модулю два).Запись и)нформации происходит следующим образом. Двоичное кодовое слово х= (хь , х), х;=О, 1, 1и длины и, первые й разрядов которого являются информационными, а последние (г=п - й) равны О, помещается во входной регистр 3 через входы 9. Из входного регистра 3 слово х,переписывается в накопитель 1 по заданному адресу 10. После этого осуществляется контрольное считывание слова х из накопителя 1 в выходной регистр 4.Слово х = (Х 1) ) хл хг=О) 1) 1(с(п) поступающее в выходной регистр 4, может...

Оперативное запоминающее устройство с блокировкой неисправных запоминающих элементов

Загрузка...

Номер патента: 556502

Опубликовано: 30.04.1977

Авторы: Терзян, Чахоян

МПК: G11C 29/00

Метки: блокировкой, запоминающее, запоминающих, неисправных, оперативное, элементов

...8 контроля, определяющим работоспособность каждой группы разрядов, и заносится в разряды информационной части блока 7. Число таких разрядов в блоке 7 равно числу групп разрядов в слове дополнительного накопителя 5. Для того, чтобы заполнение дополнительного накопителя 5 было оптимальным, необходимо, чтобы резервные группы разрядов подключались в работе с основным накопителем по такому закону, который бы позволял использовать все резервные группы разрядов дополнительного накопителя 5, но при этом не требовалось бы периодической перекомпоновки размещенной в блоке 7 информации. Цели оптимального заполнения служат элементы И 9, 14 и 15 и ИЛИ 10, 11 и 13, а также специальная программа, реализуемая блоком управления 6 и счетчиком 12. С этой...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 557419

Опубликовано: 05.05.1977

Авторы: Дроздов, Тафинцев

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...И 4подключены к счетным выходам регистра числа 5Устройство работает следующим образом, 3Адрес, по которому необходимо произвести зались числа, поступает по кодовым шинам адреса 9 на регистр адреса 1, Адресный коммутатор 2 выбижет ячейку накопителя 3, в которую необходимо записать число, В первой части цикла записи производится считыватве числа и конролноо кода иэ выбранчой ячейки с фиксацией кодов в регистре 5. После этого блок управления б вырабатывает управляющий элементами И 4 сигнал, по которому код адреса через элементы И 4 поступает на счетные входы триггеров регистра числа 5, где производится поразрядное сложение кода адреса и кода числа, Поскольку с итанное число представляет собой по разрядную сумму кода адреса и кода числа, то...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 562007

Опубликовано: 15.06.1977

Автор: Тафинцев

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...следующим образом.Адрес, по которому необходи о произвести запись числа, дешифрируется дсшифратором 20 адреса 2, в результате чего выбирается ячейка памяти, в которую требустся записать число. Число, которое необходимо записать, поступает из числовых шин 13 через управляощие элементы И 7 на регистр числа 6. По сиг налу из блока управления 12 код числа через управляющие элементы И 5 и формирователи записи 4 поступает на инрормационныс входы накопителя 1, 1-1 апример, для устройства типа 3 Д сигналы с формирователей зо записи поступают на шины запрета, Предварительное считывание числа из выбранной ячейки не рассматривается. Прц записи числа в выбранную ячейку памяти ца информационных выходах накопителя 3 возцикаот сиг- З 5 палы с...

Устройство для контроля адресных токов блоков памяти

Загрузка...

Номер патента: 562868

Опубликовано: 25.06.1977

Авторы: Жучков, Краснов, Кугутов, Микаэлян, Росницкий, Семенова

МПК: G11C 29/00

Метки: адресных, блоков, памяти, токов

...информации, блок 10 индикации состояния формирователей токов.Вход блока 10 индикации состояния фор. мирователей токов подключен к выходам И 11 одних элементов, входы которых соединены соответственно с другими входами 12 уст ройства и выходами 13 формирователей тока, обмотки 5 считывания через соответствующие стробируемые усилители б подключены ко входам блоков 9 индикации считанной информации, выходы которых, а также выход блока 10 индикации состояния формирователей токов, соединены через другие элементы И 14 со входами соответствующих блоков 15 индикации неисправностей. Входы 3 устрой. ства подключаются к выходам блока 1 б па. мяти.Устройство для контроля адресных токов блоков памяти работает следующим образом.Магнитные сердечники...

Устройство для контроля постоянных запоминающих устройств

Загрузка...

Номер патента: 563697

Опубликовано: 30.06.1977

Авторы: Бабаев, Баканин, Митрофанов, Штыканов

МПК: G11C 29/00

Метки: запоминающих, постоянных, устройств

...счетчика 7 при поступлении на его вход единичного сигнала через блок выборки адресов приоритета, распределитель и ключи обеспечивает размещение информации, считываемой с программоносителя в регистре 2 определения приоритета,После регистрации ошибки с блока управления поступает сигнал, запрещающий работу блока выборки адресов приоритета, закрывается счетный вход адресного счетчика 7, открывается счетный вход адресного счетчика 3 и выдается разрешение на работу дешифратора 10 определения приоритета, который подключен к выходу младших разрядов адресного счетчика. Дешифратор определения приоритета через распределитель 11 и ключи 6 начинает управлять поступлением информации, размещенной в регистре 2 определения приоритета, на вход...