G11C 29/00 — Контроль правильности работы запоминающих устройств; испытание запоминающих устройств во время режима ожидания или автономного режима работы

Страница 35

Запоминающее устройство с резервированием

Загрузка...

Номер патента: 1417042

Опубликовано: 15.08.1988

Авторы: Гафаров, Ковалдин, Насонов, Титов

МПК: G11C 29/00

Метки: запоминающее, резервированием

...выборки элементов памяти при записи происходит аналогично, данные с входа/выхода данных ЗУ поступают на входы/выходы основного и резервного накопителей и записываются в выбранные элементы памяти.При изменении любого адресного сигнала на входах 10. ЗУ на выходе детектора 8 смены адреса появляется кратковременный импульс смены адреса, имеющий логический уровень, на выхо" дах элементов И 11 формируется уровень сигнала, запрещающий работу дешифратора 4 и выбор элементов памяти из основного и резервного накопителей., независимо от логических уровней сигналов на вторых входах элементов И 11 (фиг,2 д,е) . Таким образом, при смене адресных сигналов на входах ЗУ происходит кратковременный запрет обращения к накопителям,...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1418816

Опубликовано: 23.08.1988

Автор: Урбанович

МПК: G11C 29/00

Метки: запоминающее, постоянное

...этой строки программируется в первом из блоков 13, а двоичный номер - в соответствующей группе программируемых элементов 17, . Соответствующие адреса обнаруженных в последующем дефектных элементов идентифицируются с состоянием следующих блоков 13 и групп элементов в блоке 17. При обнаружении дефектов часть строки с дефектными элементамн заменяется соответствующей частью строки накопителя 5, т.е. в эту часть строки 5 заносится информация, которая должна храниться в строке накопителя 1. Ясно, что при использовании только одной резервной строки допускается появление не более еппого дефекта встроке в каждом из поднакопителей в накопителе 1. По схожему принципу можно испольэовать сколько угодно ре зе рв ных с тро к.Устройство работает...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1424060

Опубликовано: 15.09.1988

Авторы: Завьялов, Ядыкин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...появляется инверсное значение с дешифратора 5 кода выборки рабочего сегмента 2 внутри накопителя 1. По этому коду сегмент 2, который бып выбран и при считывании из которого была обнаружена ошибка, становится невыбранным и на его информационных выходах появляются сигналы "О", а остальные рабочие сегменты 2 становятся выб- раиными. Одновременно с этим становитн ся выбранным и сегмент 2 суммы, Считанная информация иэ всех выбранкФ ных рабочих сегментов и сегмента 2 сумма поступает на входы блоков 7 контроля четности, которые производят восстановление информации, хранящейся в отказавшем сегменте, так+как в сегменте 2 суммы хранится результат поразрядного суммирования по модулю два информации из всех рабочих сегментов. Через время йсчи"...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1425787

Опубликовано: 23.09.1988

Авторы: Дрозд, Жердев, Карпенко, Лацин, Полин

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...записью поступаблок 5. Контрольные разряды вычисляются как свертка по модулю. Занесение информации в выходной регистр 8происходит по заднему Фронту сигнала управления чтением на входе 14,Второй блок 7 свертки вычисляет контрольные разряды для декодированногослова как свертку по тому же модулю,что и блок 3. Блок 9 сравнения производит анализ совпадения контрольныхразрядов вычисленных до записи и кодирования и после считывания декодирования,При нормальной работе разрядныхи адресных цепей устройства (хранение информации в блоке 5 осуществляется без искажения и адрес чтения соответствует адресу записи) декодирование считанного блока 5 слова происходит правильно и контрольные разряды, считанные иэ блока 5, совпадаютс контрольными...

Устройство для контроля полупроводниковой памяти

Загрузка...

Номер патента: 1425788

Опубликовано: 23.09.1988

Авторы: Шкадин, Шкадина

МПК: G11C 29/00

Метки: памяти, полупроводниковой

...содержимое счетчика 7 сбоев. Импульс с выхода совпадения поступаетна вход распределителя 13 импульсови в зависимости от состояния триггера 1 О устанавливается в единичноесостояние триггер 11 (при единичномсостоянии триггера 1 О) или триггер12 (при нулевом состоянии триггера10).С приходом очередного импульса свыхода делителя 2 частоты цикл повторяется с тем лишь отличием, чтопри правильной записи устанавливается другой триггер из пары 11 - 12,так как триггер 10 изменяет свое состояние с приходом очередного импульса с выхода делителя 2 частоты.Запись производится до тех пор,пока триггеры 11 и 12не устанавливаются в единичное состояние.Единичные уровни на втором итретьем входах элемента И Э разрешают прохождение импульсов с его первого...

Устройство для формирования теста оперативной памяти

Загрузка...

Номер патента: 1425789

Опубликовано: 23.09.1988

Авторы: Букин, Мешковский, Морозов

МПК: G11C 29/00

Метки: оперативной, памяти, теста, формирования

...заполнении счетчика 2 адресавсе происходит аналогично описанному, но в режиме чтения.В режиме чтения нулевым уровнемс выхода триггера 8 записи-чтениявключится элемент 6 запрета и заблокирует сигнал управления, по которому осуществляется прием параллельнойинформации в счетчик 2 адреса изсчетчика 4 циклов.При возврате триггера 8 записичтения в нулевое состояние содержимое счетчика 4 циклов увеличится на"1" и в очередном цикле "Лог,1" записана по адресу А + 1, где А - адрес запоминающего элемента проверяе. мой микросхемы, куда в предыдущем цикле записана "1".После завершения 2 циклов заиписи-чтения счетчик 4 циклов пере- , полнится и триггер 9 останова переключится в единичное состояние, разрешая инвертирование данных инвертором 7.После...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1425790

Опубликовано: 23.09.1988

Авторы: Дрозд, Лацин, Полин, Романова, Чудненко

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...регистра 5. Восстановленное информаци -онное слово с выхода блока 6 поступает на информационный вход выходногорегистра 10, на вход контрольныхразрядов которого поступает информация, полученная блоком 8 сравнения,Блок 8 сравнения осуществляет сравнение контрольных разрядов с выходаблока 4 с контрольными разрядами, вычисленными вторым блокомсвертки помодулю, для восстановленного информационного слова. В выходной регистр10 будет принято восстановленное информационное слово и результат сравнения контрольных разрядов (сигналошибки),В случае, если последовательностьсчитываемого массива информации ненарушается (т,е. соответствует порядку записи ее в блок 4) и блок 4работает безотказно, контрольныеразряды на входах блока 8 сравнениябудут...

Устройство для коррекции видеосигналов

Загрузка...

Номер патента: 1426470

Опубликовано: 23.09.1988

Автор: Такеси

МПК: G11C 29/00, G11C 7/00

Метки: видеосигналов, коррекции

...12 управления основного бг ока памяти, обеспечивая селективное выполнение операций записи и воспроизведения в модулях памяти МИ, МИ, МИи МИ. При нормальных условиях блок 19 вызывает формирование блоком 12 сигналов управления записью, проходящих в повторяющейся циклической последовательности и подаваемых соответственно на модули памяти МИ, МИ, МИи МИ, чтобы задать последовательность выбора или ввода в действие указанных модулей памяти при записи в выбранный модуль памяти преобразованной в цифровую форму информации, соответствующей требуемому количеству горизонтальных или линейных интервалов входных видеосигналов. Далее, блок 12 получает синхроимпульсы записи ИНСК от генератора 1 О в период записи, величина которого определяется каждым...

Устройство для задержки цифровой информации с самоконтролем

Загрузка...

Номер патента: 1429174

Опубликовано: 07.10.1988

Авторы: Дрозд, Лацин, Полин, Соколов, Шабадаш

МПК: G11C 29/00

Метки: задержки, информации, самоконтролем, цифровой

...в процессе задержки.Доцустим, в процессе задержки произошло искажение информации в разряде Ь 2. Тогда при чтении происходитнесовпадение контрольных разрядов КЪи К 4, что свидетельствует о том, чтоискажение произошло в слове Ь на четвертом такте, поскольку в этом такте:считывался только один разряд словаЬ(Ь 2), то его легко можно исправить,проинвертировав.Регистры 7-9 осуществляют выравнивание введенной при записи сдвижки,формационного разряда, и выход первого контрольного разряда блока памятиподключены к информационным входамрегистров сдвига группы, выход первого информационного разряда блока па"мяти и выходы регистров сдвига второйгруппы, кроме последнего регистрасдвига, соединены с первыми входамиэлементов НЕРАВНОЗНАЧНОСТЬ,...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1432611

Опубликовано: 23.10.1988

Авторы: Алексеев, Барановская, Жучков, Ковалев, Кугутов, Росницкий, Савельев, Степанян

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...4 низкий потенциал. В этом случае приходит разреша" ющий потенциал на вход первого элемента И 13, на другой вход которого приходит сигнал с синхронизатора 6. Сигнал с выхода элемента И 13 поступает на вход элемента ИЛИ-НЕ 16 и далее на выход устройства. Этот сигнал служит сигналом сопровождения считанной информации.При наличии ошибки, т,е, при необходимости коррекции, управляющий потенциал с выхода корректора 4 поступает на элемент И-НЕ 15. За счет этого сигнал сопровождения от синхронизатора 6 проходит на выход устройства через элемент И 14 и элемент ИЛИ-НЕ 16 с некоторой задержкой, которая наперед задана и определяется необходимым временем на коррекцию. С целью сохранения способности обнаружения двойных ошибок формирование признака...

Устройство для контроля полупроводниковой памяти

Загрузка...

Номер патента: 1432612

Опубликовано: 23.10.1988

Авторы: Анохин, Дробышевский, Лешукович, Шац

МПК: G11C 29/00

Метки: памяти, полупроводниковой

...щему с вьмода формирователя 7, блок 3 разрешает формирование следующего выбранного теста. Сигнал с выхода блока 3, поступающий на входы блока 8 и счетчика 4, блокирует прохождение счетного сигнала на вход счетчика 4 и обращение к памяти 14 на входе блока 8 на время поиска очередного выбранного теста. По сигналу окончания теста блок 3 разрешает запись н память 14 фоновой информации. Сигнал переноса на входе блока 3 перенодит последний н состояние, соответствую-, щее разрешению выполнения собственно тестовой программы.На входы коммутатора 5 поступают управляющие сигналы с выходов формирователя 7, причем в зависимости от выполняемого теста на выход коммутатора 5 проходит прямой или инверсный код адреса, поступающий на информационные...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1432613

Опубликовано: 23.10.1988

Авторы: Антонов, Емелин, Корженевский, Рябуха

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...равенединице и его сложение по модулю двасо считанкьм разрядом (равным кулю)приводит к появлению в данном разрядеединичного значения, что и требуется,До появления сигнала сравнения врегистр 24 производится запись контрольных разрядов из блока 16 черезгруппу 19 по сигналу Х 4, При несогласоваки,; записьваечого и считанногоразрядов необх димо скорректироватьконтрольные разояды т.;к, чтобь; онисоответстзовзли записьваемой информации, При этом если сигнал сравнения равен единице, то для приведенияк соответствие конт;ьных разрядовзаписываемой информации достаточнок пр "жним значениям коктропьных разрядов пибавить по модулю два столбец коктролькой м.-.трицы, соответствующий записываемому разряду. Блок20 по адресу записьваемого...

Запоминающее устройство с частичным резервированием

Загрузка...

Номер патента: 1434503

Опубликовано: 30.10.1988

Автор: Безручко

МПК: G11C 29/00

Метки: запоминающее, резервированием, частичным

...чего перебрасывается триггер 58, который подает разрешающий уровень на первые входы группы элементов И 43, и через элемент ИЛИ 55 перебрасывается триггер 60, который блокирует эле 40 ментом И 49 вход регистра 34 сдвига от генератора 40 тактовых импульсов. Далее производят через элементы И 47 и 48 последовательный сдвиг ранее записанной единицы в регистр 33,45 В результате последовательного обращения к каждому разряду (за счет потактного сдвига в регистре 33 единицы) срабатывает соответствующий элемент И 43 и триггер 56, разре 50 шающий работу по первому входу элементам И 45. После срабатывания элемента И 43 сигнал через элемент ИЛИ 53 перебрасывает триггеры 59 и 60, тем самым запрещая через элемент И 4855 выдавать тактирующие импульсы...

Запоминающее устройство с сохранением информации при аварийном отключении питания

Загрузка...

Номер патента: 1434504

Опубликовано: 30.10.1988

Авторы: Булан, Иванов, Истрати

МПК: G11C 29/00

Метки: аварийном, запоминающее, информации, отключении, питания, сохранением

...управляемый стабилизатор8 напряжения и запрещает прохождениесигнала выборки на вход блока 1 оперативной.памяти через элемент И-НЕ 5с открытым коллектором, который обладает тем свойством, что его выходной транзистор закрыт при всех усло"виях, если на одном из входов присутствует низкий логический уровень(20"). Это гарантирует отсутствие помех на входе выборки микросхем блока 1 памяти при спаде и нарастаниинапряжения питания. При отключениипитания В период времени от 1 допитание блока 1 оперативной памятиосуществляется за счет энергии резервного источника 2 питания. При этом(так как нагрузочный резистор элемента И-НЕ 5 подключен к резервному источнику питания, а выходнойтранзистор элемента И-НЕ 5 закрыт) навходе СЕ микросхем...

Запоминающее устройство с контролем информации

Загрузка...

Номер патента: 1437924

Опубликовано: 15.11.1988

Авторы: Дрозд, Лацин, Минченко, Полин, Соколов

МПК: G11C 29/00

Метки: запоминающее, информации, контролем

...которь 1 й оп.Ределяет для чисел последовательности их контрольные коды са, и сЬ;( = 1,о) по модулю три (остатки отделения чисел на три). По скнхросигналам, поступающим с восьмого выхода синхронизатора 1, полученные 50контрольные коды принимаются регистром 17, а с его выхода подаются наинформационный вход блока 13. На управляющий вход блока 13 поступаетсигнал с седьмого выхода синхронизатора 1, Под действием этого сигналаинвертируется каждый второй контрольный код последовательности, поступающей на вход блока 13. С вьхода блока 13 полученная контрольная последовательность контрольньх кодорся сЬ са , сЬ , са , сЬ , саса, сЬ поступает на вход узла 35,который вместе с регистром 36 образует накапливаюшик сумматор 28,обеспечивающий...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1437925

Опубликовано: 15.11.1988

Авторы: Алимов, Афанасьев, Иванов, Кирьяк

МПК: G11C 29/00

Метки: блоков, памяти

...ямпульсь 1 22 отрицательной полярности,. Поступающие ка Вход элемента И 5 я блокирующие один из импульсов 20 с выходя элемента 4 задержки. По .ранту отрицательного сигнала 22 расы-;.1,ителя 3 имгульсов адресный счетчик 6 переходит В начальное состоя- НИЕ - ВСЕ н 0 н. ЗатЕМ фарМИраВатЕЛЬ 7 япульсов управления Вырабатывает ; гнал 24 Выборки информации из нулевой ячейки проверяемого блока 8 памяти Считаккый код из блока 8 памяти пс срезу сигнала 25 с выхода элемента 10 задержки заносится В кольцевой регистр 11 сдвига Так как на выходах адреснога счетчика б отсутствуют Все "1", то на выходе элемента И 15 устанавливается уровень "0", а генератор 9 псевдослучайной последователькасти переходит в режим выработки псевдослучайной...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1437926

Опубликовано: 15.11.1988

Авторы: Горшков, Макаренко, Яковлев

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...кодом этого же числа, хранящегося на регистре 8. В 11 гех разрядах, прямой и инверсный коды которых совпадают (что говорит об отказе данного разряда ячейки блока 12), при суммировании по модулю два на пря"мых выходах регистра 8 появляется 143792третьего 7 регистров числа, если будут обнаружены ошибки считывания(см,ниже). Считанная из первой половины блока 2 информация принимаетсяна регистр 5. Сигнал с выхода элемента 64 задержки, пройдя элементИЛИ 55, переводит триггер 3 в состояние "О", подготавливая обращение квторой половине блока 2, Происходит 10прием информации в регистры 6 и 8 срегистра 5. Сигнал с выхода элемента65 задержки, пройдя элемент 66 задержки, обнуляет регистр 5, подготавливая последний к приему информации 15при...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1439684

Опубликовано: 23.11.1988

Авторы: Королев, Фастов

МПК: G11C 11/40, G11C 29/00

Метки: запоминающее, постоянное

...устройство готово к работе.Перед проведением программирования накопителя 1 ПЗУ все элементы па мяти в нем находятся в одном состоянии, например "О", которому соответ.ствуют непережженные перемычки в элементах памяти. Поэтому все дефекты элементов памяти могут носить один вид - не записывается "1". Исправление информации в ПЗУ с таким видом дефектов может быть произведено, если элемент 7 заполняет функцию ИЛИ.Устройство работает следующим образом.При появлении на входах 8 адреса считываемого и-разрядного слова на и выходах селектора 4 появляетсяинформация, считанная из накопителя 1, соответствующая данному адресу. Адрес также поступает на входы блока 5, который сравнивает его с адресами наисправных элементов памяти, которые были ранее в...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1439685

Опубликовано: 23.11.1988

Автор: Беспалов

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...сравнения. На второй входэтого блока подается значение контрольного признака четности числовойинформации, который также считываетсяиз накопителя 16 и запоминается врегистре 17. Значение второго (адресного) контрольного признака подаетсяца второй вход блока 13 сравнения,Информация, считанная из выбраннойячейки памяти накопителя 16, пройдяэлемент ИЛИ 12, поступает на второйвход триггера 5, в результате чегопоследний меняет свое состояние. Этоновое состояние триггера 5 соответ -ствует состояниго исправности (приэтом, предполагается, что из выбранной ячейки памяти накопителя 16 будет считана хотя бы одна единица),Этот случай соответствует исправности цепей опроса дешифратора и накопителя. Результаты контроля правильности считанной...

Устройство для контроля оперативных запоминающих устройств

Загрузка...

Номер патента: 1441457

Опубликовано: 30.11.1988

Авторы: Марков, Семенов

МПК: G11C 29/00

Метки: запоминающих, оперативных, устройств

...образом, код адреса поступа.ет в контролируемые микросхемы ОЗУ евыходов счетчика 2 адреса через усилитель 10 адресных сигналов и этот жекод поступает на первые входы соответствующих и элементов ИСКЛЮЧАЮЩЕЕИЛИ, на вторые входы которых подаютсясигналы с соответствующих выходовсчетчика 4 циклов.Сигналы с выходов и элементов ИСКЛЮЧАЮЩЕЕ ИЛИ поступают на входы элемента ИЛИ-НЕ 7, с выхода которогосигналы поступают на первый вход первого блока 8 сравнения, на второйвход которого поступают сигналы с выходной шины старшего разряда счетчика3 поДциклов,Первый блок 8 сравнения формируеттестовую последовательность импульсов, поступающую через усилитель 12информационных сигналов на информационные входы контролируемых микросхем ОЗУ. Кроме...

Устройство для контроля блоков постоянной памяти

Загрузка...

Номер патента: 1441458

Опубликовано: 30.11.1988

Авторы: Глухов, Малков, Постников

МПК: G11C 29/00

Метки: блоков, памяти, постоянной

...считывание информации из блока 11 и поступление ее на первый вход блока 7сравнения, Эталонная информация изЭВМ через коммутатор 5 поступает навторой вход блока 7. При поступленииимпульса из Формирователя 2 импульсов на управляющий вход блока 7 происходит сравнение с выдачей результатов в блок 8, Таким образом, сравнивается с эталоном информация блока11, алгоритм проверки задается ЭВМ,скорость проверки определяется устройством ЭВМ, где хранится эталоннаяинформация.На втором этапе проводится контроль временных характеристик блока11. На второй управляющий вход 12поступает сигнал, переводящий устройство в автономный режим работы.Второй вход блока 7 через коммутатор5 подключается к выходу регистра 4.На первый управляющий вход 6 поступает...

Программируемое постоянное запоминающее устройство с контролем

Загрузка...

Номер патента: 1443031

Опубликовано: 07.12.1988

Авторы: Крамфус, Маслова, Степанов, Ульянова

МПК: G11C 17/00, G11C 29/00

Метки: запоминающее, контролем, постоянное, программируемое

...одновременное обращение к обоим блокам1 и 2 памяти,При чтении (на входе 16 записисчитывания устройства устанавливается уровень логического нуля) на инФормационные входы-выходы 12 устройства передается информация, считываемая с блока 1, а инФормация, считываемая с блока 2 (контрольные разряды), передается на коммутатор 4 контрольных разрядов и далее на блок 3контроля для проверки четности считы.ваемой информации.Перед программированием должнобыть сформировано контрольное словои установлено в регистр 7 контрольных разрядов. Последнее осуществляется при помощи адресуемой операциивывода, активизирующей третий элемент И 10 (вход вриема данных регистра 7), под воздействием которогоконтрольное слово, передаваемое с информационных...

Устройство для записи информации в полупроводниковые блоки постоянной памяти

Загрузка...

Номер патента: 1444882

Опубликовано: 15.12.1988

Авторы: Изюмов, Лямина, Николаев, Росницкий, Чабров

МПК: G11C 29/00, G11C 7/00

Метки: блоки, записи, информации, памяти, полупроводниковые, постоянной

...питания, т.е, в девяти режимах динамического контроля;Код счетчика Режим контроля Контроль при минималь" ном значении питающего напряжения и минимальном времени выборки ин Формации Контроль при минимальном значении питающего,напряжения и номинальном времени выборки информации Контроль при минимальном значении питающего напряжения и максималь ном времени выборки ин" Формации Контроль при номиналь" ном значении питающего напряжения и минимальном времени выбрки ин- Формацииз ,144 Контроль при номинальном значении питающего напряжения и номинальном времени выборки ин- формации О 00 О 01 0110 0111 1000 Устройство для записи информации 40 в полупроводниковые блоки постояннойпамяти по авт.св. 9 826416, о т л и"ч а ю щ е е с я тем, что, с...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1444896

Опубликовано: 15.12.1988

Авторы: Багян, Биккулов, Великовский, Смирнов, Чистяков, Шульга

МПК: G11C 29/00

Метки: блоков, памяти

...с выхода элемента И 119 проходит через второй выход блока 8, четвертый вход блока 4 (фнг.б) и блокирует элементы И 4850 148-8, т,е. сигналы записи, Счетчик 127 начинает отсчитывать время паузы, начиная с записанного в негокода константы 001111000110 =1586,., Во время паузы на выходе формирователя 173 блока 15 формируется сигнал, который пос туп ает в источник 1 7 для управления напряжением питания. По окончании паузы на выходе переноса счетчика 127 появляется единичный уровень, по которому триггеры 136 и 135 возвращаются в исходное состояние, При этом счетчики 70-72 разблокируются, а также снимается блокировка с элементов И 48-1 48-8 блока 4, Аналогично записи нулей производится запись единиц по всем адресам контролируемой памяти. По...

Запоминающее устройство с сохранением информации при аварийном отключении питания

Загрузка...

Номер патента: 1444897

Опубликовано: 15.12.1988

Автор: Овчинников

МПК: G11C 29/00

Метки: аварийном, запоминающее, информации, отключении, питания, сохранением

...равныйлогической единице, при напряженияхисточников 1 и 2 питания, удовлетворящих неравенствам:ип 1 ппПп и - " и и-. " пс х ф (1) 40ип 1 пп 211 ии - " ип 1- пос П сГде ип ип 1 ип ип 2ПИ э ЦпИ11 П 0МИНИ При отключении источников 1 и 2 питания (в момент времени ,) на выходе 18 блока 4 контроля формируется "О". Ключевые элементы 5, б и 7 отключают питание от схем управления блоков 10 памяти и логических элементов схемы, при этом питание матрицы запоминаюшИх элементов осуществляется от резервного источника 3 питания. Сигнал "0" на выходе элемента И 9 запрещает обращение с входов 12 к блокам 10 памяти. Таким образом, обращение к блокам 10 памяти надежно заблокировано как по сигналу "Обращение", так и по питанию схемы управления, что...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1444898

Опубликовано: 15.12.1988

Авторы: Королев, Николаев

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...и триггер 17 не переключается.При несовпадении записанной и считанной информации триггер 17 переключается в 40 единичное состояние, что свидетельствует о наличии дефекта в данной ячейке накопителя. Этот дефект можно обойти путем записи в данную ячейку обратного кода слова. 45 В четвертом такте по переднему фронту сигнала А 4 производится запись в регистркода ошибки, обнаруженного при поразрядном сравнении слова, записанного в накопитель 1 и считанного из него, в сопровождении адреса записи, который записывается в регистр 8. Зались производится в первую ступень буферных регистров 7 и8 при этом информация во второй ступени не изменяется. При К. = 1 одновременно с сигналом А блока 6 управ 4ления вырабатывается сигнал А, по которому...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1446656

Опубликовано: 23.12.1988

Авторы: Березенко, Сушко, Фастов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...блок 4 управления. Помимоформирования сигналов разрешения 40записии считывания этот блок обес -печивает также необходимую задержкусигнала записи, учитывающую задержкусрабатывания блока 3 кодирования,В режимах считывания блок 5 декодирования обеспечивает расчетпо уравнениям кодирующей,матрицыдвух независимых значений каждогоинформационного бита данных, а каждый мажоритарный элемент 6 по этим.двум значениям и значению бита, полученному при непосредственном считывании из блока 1 памяти, пропускаетна выход 8 сигнал, соответствующийистинному значению бита данных,55Для .сохранения высокой надежностиработы запоминающих устройств совстроенной коррекцией ошибок необходимо как на этапе их изготовления,так и при последующей...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1448362

Опубликовано: 30.12.1988

Автор: Яковлев

МПК: G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

...определенного уровня, откро 30 35 40 45 50 55 ется первый транзистор 8 и перейдетв режим насыщения, Падение напряжения на транзисторе при этом незначительное (до 100 мВ). Номиналы первого10 и второго 11 резисторов подбираюттаким образом, чтобы при открываниипервого 8 транзистора второй 9 транзистор закрывался смещением с делителя (резисторы 10 и 11). Питание пе-.реключателя 2, триггера 3 и накопителя 1 осуществляется от основного источника напряжения с выхода 7. Когдавеличина напряжения основного источника достигнет требуемого уровня,сработает компаратор 4 и сигналом с первого выхода установит триггер 3 в состояние "1", который включит переключатель 2. Последний разрешит прохождение сигнала "Выбор микросхемы"от процессора на четвертый...

Устройство для контроля регистров сдвига

Загрузка...

Номер патента: 1449997

Опубликовано: 07.01.1989

Авторы: Городкова, Простаков, Раисов, Спасский

МПК: G11C 29/00

Метки: регистров, сдвига

...образом, навходах сумматора 1 присутствуют противоположныекоды одного и того же 25числа, которые, складываясь, образуют на выходе код 1111, а на выходе переноса старшего разряда - уровень сигнала, соответствующий уровнюлогического нуля. Тактовый импульс, 30записавший параллельные коды.в регистры 17 и 18 червз элемент 8 задержкипроизводит добавление единицы к со"держимому сумматора 1 по входу переноса младшего разряда. Код содержимо-. Зго сумматора 1 становится равным0000, а на выходе его образуетсяположительный перепад напряжения,который по первому входу воздействует на регистратор б ошибки. Только 40при правильной работе проверяемыхрегистров 17 и 18 сдвига может появиться положительный перепад напряжения, воздействующий на...

Энергонезависимое запоминающее устройство

Загрузка...

Номер патента: 1451779

Опубликовано: 15.01.1989

Автор: Беркович

МПК: G11C 29/00

Метки: запоминающее, энергонезависимое

...16-1 или 16-2с шиной нулевого потенциала,Устройство работает следующим образомПод воздействием тактовых импульсов,поступающих иэ блока 3 управления, автомат 1 изменяет свое состояние. В промежутках между импульсами блоком 17 технологических операций производится операция, соответствующая числу на выходе автомата 1., Одновременно эта же информация поступает на входы накопителя 2, В зависимости от уровня логического сигнала на входе ячейки 7 всегда открыт выходной транзистор одного из усилителей 13 или 14, например, при сигнале "О" - усилителя 13, а при сигнале "1" - усилителя 14. При этом всегда одна из обмоток 16-1 или 6-2 реле 16 соединена с шиной нулевого потенциала, Однако реле 16 не переключается, так как обмотки всех реле 16...