G11C 29/00 — Контроль правильности работы запоминающих устройств; испытание запоминающих устройств во время режима ожидания или автономного режима работы

Страница 34

Диагностируемый регистр

Загрузка...

Номер патента: 1383443

Опубликовано: 23.03.1988

Авторы: Дубовик, Изотов, Мищенко, Панчиков, Татур

МПК: G11C 19/00, G11C 29/00

Метки: диагностируемый, регистр

...подается сигнал 50 логического О, который инвертирует обратную связь этого триггера. В результате такого инвертирования в цепи обратной связи триггера разряда +1 имеется нечетное число инвертирований (три), следовательно, триггер находится в неустойчивом состоянии и генерирует импульсы типа меандр. Первое же перебрасывание триггера разряда с+ 1 из 1 в О приводит к появлению сигнала логический О на выходе элемента ИЛИ разряда 1+2 и также вызывает инвертирование обратной связи триггера разряда 1+2, а следовательно, его перебрасывание из 1 в О. Аналогично асинхронный процесс перебрасывания триггеров из 1 в 0 осуществляется до последнего разряда. Первое же перебрасывание из 1 в О триггера последнего разряда свидетельствует о...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1383449

Опубликовано: 23.03.1988

Авторы: Дебальчук, Дмитриев, Косарев, Малахов, Солошенко

МПК: G11C 29/00

Метки: блоков, памяти

...вход ключа 29 поступает вторая стробирующая последовательность (фиг. 2 з), выделяющая ошибки только в моменты воспроизведения информации из ранее записанной ячейки памяти контролируемого блока 12, что позволяет выявлять неисправные ячейки памяти, на выходах которых постоянно присутствует высокий потенциал. Запись, воспроизведение О и сравнение производятся до полного заполнения всех ячеек контролируемого блока 12 нулевыми символами,Отрицательным фронтом старшего разряда счетчика 8 адреса, выход которого соединен с входом триггера 16, последний переключается и на его выходе устанавливается высокий потенциал, поступающий на информационный вход контролируемого блока 12 и разрешающий прохождение второй и третьей стробирующих...

Устройство для контроля блоков постоянной памяти

Загрузка...

Номер патента: 1387044

Опубликовано: 07.04.1988

Авторы: Алексеев, Некрасов, Турец, Чесноков

МПК: G11C 29/00

Метки: блоков, памяти, постоянной

...сигнала Сброс с входа счетчика 1, 25 включение объекта 19 контроля и блока 3эталонной памяти, перевод триггера 7 в единичное состояние по Р-входу. Сигнал с выхода триггера 7 разрешает подачу синхроимпульсов на вход счетчика 1, который начинает перебор адресов объекта 19 контроля, 30 выходы данных которого через коммутатор12 поступают на другой вход блока 14 сравнения, на первом его входе либо логический О, либо данные с, выхода блока 3, При несравнении на выходе блока 14 сравнения появляется логическая 1, которая 35 приводит к появлению логического О навыходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 15, далее сигнал логического О поступает на один из входов элемента ИЛИ 9, на другом входе которого также логический О Это приводит к установке в...

Устройство для контроля матриц памяти на цилиндрических магнитных пленках с неразрушающим считыванием информации

Загрузка...

Номер патента: 1387045

Опубликовано: 07.04.1988

Авторы: Абелян, Даниелян, Мириджанян, Чокекчян

МПК: G11C 29/00

Метки: информации, магнитных, матриц, неразрушающим, памяти, пленках, считыванием, цилиндрических

...в состояние О, а триггер 27 г устанавливается в состояние единицы, и аналогично происходят контроль и регистра 25 ция результатов контроля сигналов нулей Я бит второго разряда матрицы 4, так происходит до окончания контроля всех сигналов нулей первых Я бит Х-го разряда. При контроле сигналов этого последнего З 0 разряда на выходе 20 блока 11 устанавливается высокий потенциал, и приходящий вслед за контролем сигнала нуля последнего Я-го бита Х-го разряда сигнала с выхода счетчика 2 проходит через элементы И 13 ИЛИ в14 и переводит триггер 5 в нулевое состояние, т.е. запись, а триггер 7 - в единичное состояние. Ааналогично происходят запись-разрушение и контроль сигналов единиц первых Я)( Х бит первых М разрядов матрицы 4. После этого...

Запоминающее устройство с обходом дефектных элементов памяти

Загрузка...

Номер патента: 1387046

Опубликовано: 07.04.1988

Автор: Алексеев

МПК: G11C 29/00

Метки: дефектных, запоминающее, обходом, памяти, элементов

...13 коды 11111111, 11 11111 разрешают прохождение кода через элементы И 10 з, 106, 1 Од, 19 г, 1015 10 нь 10 г, 10 г 4 в 10 е разряды блока 3.Таким образом, информация из регистра 7 числа записывается только в исправные элементы памяти ячейки памяти блока 3 при любой локализации по разрядам,Считывание числа из блока 3 в регистр числа 7, Считываемое слово ранее записывается по соответствующему адресу в 8 годных (из общего числа 100) разрядах блока 3. При подаче на входы регистра 1 и блока 4 кода адреса на выходах преобразователей 12 и 13 появляются коды, поступающие на соответствующие входы элементов И первой группы 8, реализующие прохождение кода слова из годных разрядов 10 15 20 ячейки памяти в разряды регистра 7.Например, если в...

Запоминающее устройство с обходом дефектных элементов памяти

Загрузка...

Номер патента: 1387047

Опубликовано: 07.04.1988

Автор: Алексеев

МПК: G11C 29/00

Метки: дефектных, запоминающее, обходом, памяти, элементов

...с (ги+1) -го по (и+К) -й выбранной ячейки памяти.Таким образом, в дефектные разряды (элементы памяти) ячейки памяти блока 3 информации из регистра 6 числа не записываются. При этом локализация дефектов несущественна, т,е. дефекты могут быть в любом из разрядов ячейки памяти,Считывание числа из блока 3 в регистр 6 числа.Считываемое слово было ранее записано по соответствующему адресу в и годных, из общего числа (и+К), разрядах блока 3. При подаче на входы регистра 1 и блока 4 кода адреса на выходах блока 5 появляются коды, поступающие на соответствующие управляющие входы мультиплексоров 7. 25 30 35 40 45 50 55 При этом на выходы мультиплексоров 7 подключаются выходы соответствующих разрядов блока 3 памяти, Так, если в выбранном слове...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1387048

Опубликовано: 07.04.1988

Авторы: Каширский, Шастин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...считанная из резервного блока 2 памяти, подается на (п+ 1) группу входов блока 7 суммирования. Поразрядная сумма по модулю два информации одноименных разрядов с (п+ 1) групп входов блока 7 суммирования поступает на другие входы коммутаторов 9 - 9 и на входы блока 8 формирования сигнала неисправности устрбйства.Так, при п=З, если на первую группу входов блока 7 суммирования поступает информация 0001, на вторую группу входов 0010,на третью группу - 1101, а с выходов резервного блока 2 памяти на четвертую группу входов блока 7 суммирования поступает информация 1110, равная поразрядной сумме по модулю два информации одноименных разрядов трех первых групп входов, с выходов блока 7 суммирования поступает информация, равная 0000.Б случае...

Блок задержки цифровой информации с самоконтролем

Загрузка...

Номер патента: 1388956

Опубликовано: 15.04.1988

Авторы: Дрозд, Лацин, Малярчук, Панченко, Полин

МПК: G11C 29/00

Метки: блок, задержки, информации, самоконтролем, цифровой

...импульса одновибратора 13 в сумме не должны превышать длительность цикла Чтение.Информация о сбое в считываемом в данный момент слове поступает на выход 18 устройства. Одновременно происходит проверка и, если нужно, исправление адреса в счетчике 7. Исправление осуществляется следующим образом: по переднему фронту синхроимпульсов на входе 16 устройства счетчик 7 увеличивает свой адрес на единицу, по этому же фронту предыдущий адрес переписывается в счетчик 8. Таким образом, счетчик постоянно хранит адрес предыдущего цикла чтение-запись. Г 1 ри появлении сигнала о сбое (1 на выходе блока 6 сравнения) счетчик увеличивает свое состояние на единицу, Если при этом адреса, выдаваемые счетчиками 7 и 8, совпадают, то на выходе блока 9 сравнения...

Устройство для контроля многоразрядных блоков памяти

Загрузка...

Номер патента: 1388957

Опубликовано: 15.04.1988

Автор: Сморчков

МПК: G11C 29/00

Метки: блоков, многоразрядных, памяти

...К=п мультиплексоров 15. Входы кажлого мультиплексора 15, входящего в состав блока 4 коммутации, соединены с входами 12 в соответствии с табл. 2.Устройство работает следующим образом.Блок 1 управления задает счетчику 2 адреса режим последовательного обращения ко всем адресам контролируемого блока 19 памяти.В первый цикл записи по всем адресам блока 19 памяти по информационным разрядам 1 Зь 13 з, 13 з 13, 1 производится запись разрядов адреса в соответствии с табл. 1 и первым столбцом табл. 2, по разрядам 132, 134, 136 13 производится запись инверсной информации 13,=13 ь,213 =13 ь Затем следует цикл считывания по всему обьему блока памяти. Информация выходных разрядных шин контролируемого блока 19 памяти поступает на входы 14 блока 5...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1392595

Опубликовано: 30.04.1988

Авторы: Вариес, Култыгин

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...слово подаются на входы блока 4 контроля и коррекции ошибок, где производится выявление и коррекция ошибок в Ь+1)-разрядном информационном слове. Скорректированное Х-разрядное информационное слово с выхода блока 4 контроля и коррекции ошибок подается на выход устрой" ства и на вход блока 5. Контрольные байтные разряды получают путем сум" мирования по модулю два сигнала байта, Контрольные байтные разряды подаются на выход устройства с выхода блока 5.В предлагаемом устройстве корректирующие коды исправляют одиночные ошибки и обнаруживают двойные ошибки, но не выявляют полного пропадания слова на выходах блоков 2 и 3, 11 ри этом на выходах устройства формируется нулевое слово с правильными контрольными разрядами. Контрольные байтные разряды...

Запоминающее устройство с коррекцией информации

Загрузка...

Номер патента: 1392596

Опубликовано: 30.04.1988

Авторы: Кибалов, Мхатришвили, Фокин

МПК: G11C 29/00

Метки: запоминающее, информации, коррекцией

...присчитывании о том, что следующий адрес, хотя код этого адреса и не набран в блоке 1 начальных адресов,должен быть скорректирован. При поступлении на адресный вход 13 устройства адреса, совпадающего с однимиэ набранных начальных адресов массивов, аналогично коррекции одиночного слова, происходит считывание изППЗУ 5, При этом сигнал "Корр.2" дей.ствует так же, как и сигнал "Корр,",за исключением того, что код адресаца ППЗУ 5 поступает с шины 13 адреса,11 11 в дополнительном разряде к ор р ектир ов а нных чисел массива должна бытьзаписана столько р а э , каковобъем корректируемого массива , впоследнем слове массива допол нительный разряд ПП ЗУ 5 содержит "0 " . По сле окончания сигнала " Корр . 2 " последующая выборка п рои...

Запоминающее устройство с тестовым самоконтролем

Загрузка...

Номер патента: 1396160

Опубликовано: 15.05.1988

Авторы: Введенский, Исаев

МПК: G11C 29/00

Метки: запоминающее, самоконтролем, тестовым

...По переполне10 15 20 25 ции. 3 139 нию счетчика адреса 29 (нулевой сигнал 41) формируется строб 25 приема в регистр сигнатуры 8 и импульс обнуления блока 7 формирования сигнатуры.Во втором цикле работы устройства аналогично подсчитывается сигнатура ЗУ, и по импульсу переполнения 41 формируется строб 26 триггера 10.Время подачи строба 26 выбирается достаточным для приема последнего считанного из ЗУ слова в блок 7 формирования сигнатуры и сравнения полученной сигнатуры с записанной в регистре 8. В случае несравнения блок 9 формирует сигнал логической единицы, и по сигналу 26 триггер 10 устанавливается в единицу, фиксируя ошибку.При правильном формировании эта- лонной сигнатуры осуществляется переход собственно к тестированию ЗУ,...

Устройство исправления ошибок для запоминающего устройства

Загрузка...

Номер патента: 1399742

Опубликовано: 30.05.1988

Автор: Эннс

МПК: G06F 11/08, G11C 29/00

Метки: запоминающего, исправления, ошибок, устройства

...перебо"ра символов, указывающих на стира"ния из числа появляющихся на выходах 18 блока 1 символов "1" в сост"ветствии со словами, появляющимисяна выходах 23 блока 5, слово, появляющееся на выходах 31 блока 5, которое поступает на,входы блоков 34сравнения блока 1, изменяется. Послеэтого осуществляется определение символов, указывающих на стирания, аналогично описанному, Появление п 1" навсех выходах 24 счетчика 6 указываетна окончание перебора и вызывает появление "1" на выходе 28 элементаИ 1 0 и выключение генератора9.5 10 1 Б 20 25 30 35 40 з 139Блок 13 формирования кодовых слонработает следующим образом. На элементах ИСКЛЮЧАЮЩЕЕ,ИЛИ 35 происходитопределение различающихся символовкодового слова на выходах 30 блока 12и слова...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1399823

Опубликовано: 30.05.1988

Авторы: Горшков, Заяц, Коцовский, Терехов

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...импульсы, а на выходах651 в ,65 66 - 66 Формируется код 3410100101, который уцрднляетсдвигом в регистре 2, В этом случаепод воздействием сформирондцногоуправляющего кода цд выходах 65-66информация с прямых выходов регистра2 через регистр 9 и коммутатор 7 записывается н накопитель 1, Причемпервые дна разряда информации передаются без изменений, а разряды стретьего цо п сдвигаются вправо наодин разряд в регистре 9, Тем самымосуществляется обход отказавшего разряда ячейки накопителя 1, При этомзначение и-го разряда теряется, т,е,точность записанного информационногокодл ухудшается на 2 " (для чисел сФиксированной запятой), Импульс с вы: ода 62 элемента40 также поступает через элемент ИПИ 34 на вход триггера 27, перключает его н...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 1401520

Опубликовано: 07.06.1988

Авторы: Дебальчук, Дмитриев, Косарев, Рожков, Солошенко

МПК: G11C 29/00

Метки: оперативной, памяти

...выхода триггера 22 разрешает прохождение тактовых импульсов с делителя 12 частоты через элемент И 13 на счетчик 2 адресов, т,е. считывание информации из контролируемого блока 17 памяти продолжается. После формирования блоком 18 сравнения нового импульса неисправности процесс повторяется, После окончания первого цикла записи-считывания начинается второй цикл записи, выходы счетчика 4 циклов изменяют свое состояние и на информационный вход контролируемого блока 17 памяти поступает информация с выхода второго разряда счетчика 2 адресов после следующего переполнения которого наступает второй цикл считывания, и процесс повторяется. Во втором и последующих циклах считывания возможна ситуация, когда блоком 18 сравнения формируется импульс...

Устройство для контроля полупроводниковой памяти

Загрузка...

Номер патента: 1403097

Опубликовано: 15.06.1988

Авторы: Анохин, Бостанджян, Лешукович, Шац

МПК: G11C 29/00

Метки: памяти, полупроводниковой

...проходит прямой или инверсный адрес, поступающий на информационные входы коммутатора 5 с первого выхода счетчика 4, либо фоновый или тестовый адрес, поступающий на входы коммутатора 5 с выхода формирователя тестовых сигналов 7,В зависимости от алгоритма выполнения теста с выхода формирователя тестовых сигналов 7 поступает сигнал, блокирующий счетный сигнал в счетчике 4. На информа 1403097Формуга азобретения 55 ционные входы формирователей 10 и 11 поступают с выхода формирователя тестовых сигналов 7 код операции и информационное слово, Сигналы с выходов формирователей 10 и 11 счетчика 6 и коммутатора 5 через блок сопряжения 8 поступают на проверяемый блок памяти 4.В блоке 12 выполняется сравнение считанной из блока памяти 14...

Запоминающее устройство с контролем

Загрузка...

Номер патента: 1406638

Опубликовано: 30.06.1988

Авторы: Лебедев, Терехов

МПК: G11C 29/00

Метки: запоминающее, контролем

...фРс)ТО) 31)бО)с( бдОКОВ ИДМЯТИ, ВХОЛ 3 КО 10 ЯВ,)Я)0 СЯ с)ЛССЬ)Х 3 ВХО,с 1 МИ МС 1- (011)33 1310)0 ( ц ц ь), Вы хОЛ)30 и с 3(ст, Вы х,1 ь) к(ОРИ О ЯВ.151 кс 51 и)3(ОРхс )110- ).) 1 И и ХО.с) М 3 )(ОЙ"Гвс, 07.иЧ(Ю.с(, 1 О, с се) ьн) ц ОВ ь 1 с)и Я ц д Лежи)сти хсроис)3, 3 )и 0 3 е,с цы ком 1;торы, с)с: ц;)ТУРые дцс), 1 ;)ОРЬ, сс мец гы 31, 11, блйк срсцц,ц)я, и.)ь)лскс 0) 3 кОГ)3 1 еВОЙ (, ИС 1С.1 Вгс), )1)И)С) ЦС)(ВЬ)С ВХО,Ь , )С- )ЕЦТ)В с 1 В 5)(Г 5)О(51 ВХОЛОМ с)СС Г У( РО)- СГВ, 30(ЬС В)0,Ь ВОЛКК)ЕИЬ) К С 001- )и (с)(у)0)13 л Выхолдм .сц)3 фрс)тор;) )(ь)бю)(3 О.10 К 013 ИсМ 5(Г)1, Д 1(Ь)ХОЛЫ К ВХОЛ;1 М Об)с).31( ция б.окс 3 цдмя 1 с ц) гГс Ву к)их с гОК МсГРИПЫ, 3)фОРХД 13)ОЦЦЬ)Е )ХО.Ы КОЧМмт- торов соеЛцены с выхОЛдми соотест)(ун 1 Х...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1406639

Опубликовано: 30.06.1988

Авторы: Демушкин, Иванова

МПК: G11C 29/00

Метки: запоминающее, резервированное

...р 3)црцн 11 1,1, Гри )с рц цзс.1 гс в С,1 И 13 ИНОС) СОС 10 П П(, И П 1) ОЛО, 3 сЕ ГСя Про.3(есс Б)и(,)си )3,)рс 33(и 3 ) 651)кБи;ч3, сц Ор(3. Ингл (п)с н;1 в 1(сцлц 22 15 сг.11;)с:1 п(,п 3(и ОИ)бнк в цлццч и )бг)кцв13,11 13, Л)511 ) И И)Орч(13(и 1)с,31 х 11 нс( БУ к 31 с 3 ( кс 1131г ОР 11,1 ) ),П1:1 сБ 3 3 1:С 1 3 ИЗ С 1 ВЫЛЛС3(я Блс, с ( и3; 1, 1 3с к ()3 ),( н-п )сБс кнп)(и );)и (1 3и )п 16 пс;нК, Пц 11 ГС 511 С БЦ(. с ЦС 1 5(исЛ,Бци СИ).3, 1 с и 1 с О, 1; 3 р 33 1 с р;31,5 и, и 133(.1с 1 с 51Грс)1 с(, и )с 1 3 Г 1) 7, Ь и,иС И 1 БС 1 Б(13( Б и (УГ)г (1 Ч 10 ИР 01(С.сцди 1 и(с)с 1 к чие кзц)Г 1 3 сре,1 з)и .1 Б 13пь к с Б 1 )к 1; Иии(цр 3 Б 3 0 611 цк 1 1,1.1и;3 с 1 Г), ч( 311,(с).1 6 ик; 4 ч),)15)Ги 11,3, 1. 31 пс,1(Б("с 1 и 1 )( И1...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1406640

Опубликовано: 30.06.1988

Авторы: Алексеев, Андрианов, Гринштейн

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...переводе устройства из5 1 О 15 20 25 30 35 формула изобретенан 40 45 50 55 3режима Работа в режим Контроль. Элемент индикации (например, световод) служит для отображения результатов проверки.При подаче питания импульс с блока 15 сброса устанавливает счетчик 6 в О и триггер 14 в 1. Последнее вызывает сброс триггера 7 и формирование индикации Исправно. Дальнейшая работа устройства определяется сигналом на входе 13 Контроль/ /работа. В режиме Работа логическая единица на входе 13 блокирует генератор 12 и определяет работу счетчика 6 в режиме асинхронной установки по входам данных. Таким образом, сигналы РВ, ЧТ/ЗП, адреса и данные поступают с входов счетчика 6 на соответствующие его выходы, что обеспечивает работу блока 1 оперативной...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1408458

Опубликовано: 07.07.1988

Авторы: Белоусов, Константинов, Милькевич, Рубанов

МПК: G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

...Б выбирается из условияЩугде ( - -)эд - заданная скоростьизменения Цух выбираемая из усло-, вия, что переходный процесс приблизился к своему установив шемуся значению настолько, что его можно считать заверше иным.В конечном итоге на выходе поро гового элемента 13 поддерживается уровень "1" при выполнении условия ц х, с 1 ц(2) На выходе порогового элемента 12поддерживается сигнал высокого уров-ня "1" при выполнении условия25ц с ц (3) где Ц - номинальное напряжениейомосновного источника питания. 30Таким образом, на выходе элемента И 14 присутствует уровень "1" при одновременном выполнении условий (1), (2) и (3)Наличие же уровня "1" на управляющих входах переключателей 2 и 3 соответствует коммутации на управляющие входы накопителя 1...

Устройство для выборки адреса в блоках памяти с резервированием

Загрузка...

Номер патента: 1408459

Опубликовано: 07.07.1988

Авторы: Гафаров, Ковалдин, Насонов, Титов

МПК: G11C 29/00

Метки: адреса, блоках, выборки, памяти, резервированием

...на информационных,входах б устройства, на одном из ре,зервных выходов 8 устройства появля,ется сигнал выбора (логическая "1"),на выходах элементов ИЛИ-НЕ 3 и 4 фор-,мируются сигналы, запрещающие работудешифратора 1, так как на входах 10,дешифратора устанавливается комбинация сигналов логического "О", котораяявляется запрещенной, на основнык40адресных выходах 7 устройства не происходит формирования сигнала выбора.При несовпадении резервного адреса,хранимого в блоке 2, с входными адресными сигналами логического "О" на выходах элементов ИЛИ-НЕ 3 и 4 формиру 45ются сигналы с противоположными логическими состояниями, которые являются разрешенными для дешифратора 1;устройство выборки адреса функционирует так же, как и в случае, когла...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1410104

Опубликовано: 15.07.1988

Авторы: Дебальчук, Дмитриев, Косарев, Малахов, Солошенко

МПК: G11C 29/00

Метки: блоков, памяти

...сравне ния импульсы ошибки поступают на одиниз входов элемента И 18, на другой вход которого поступает вторая стробирующая последовательность (фиг. 2 з), выделяющая ошибки только в моменты воспроизведения информации из ранее записанной ячейки памяти контролируемого блока 11 памяти, что позволяет выявить неисправные ячейки памяти, на выходах которых постоянно присутствует высокий потенциал. Запись, воспроизведение 0 и сравнение произво дятся до полного заполнения всех ячеекконтролируемого блока 11 памяти О-символами. Отрицательным фронтом старшего разряда счетчика 12 переключается триггер 16 и на его выходе устанавливается единичный потенциал, поступающий на 35 информационный вход контролируемогоблока 11 памяти. Первым после...

Оперативное запоминающее устройство с коррекцией ошибок по методу мажоритарного декодирования

Загрузка...

Номер патента: 1410105

Опубликовано: 15.07.1988

Авторы: Березин, Кимарский, Кузовлев, Онищенко, Сушко, Черняк

МПК: G11C 29/00

Метки: декодирования, запоминающее, коррекцией, мажоритарного, методу, оперативное, ошибок

...вход 10 выбора режима, перый 11 и второй 12 блоки свертки по моду,1 ку два, мультиплексор 13 и тестовый вы Од 14. Устройство работает следующим обраОм.Устройство использует для коррекции ушибок низкоплотностной (10 - 6) код с мажоритарным декодированием.В режиме записи в блок 1 данные посту ают непосредственно с информационных Входов 7 устройства - сигналыЮ - О, а в лок 2 - с выходов блока 3 кодирования - игналы С 1 - Ся (адресные входы блоков 12 на фиг. 1 не показаны). Проверка праильности кодирования входных сигналов Основана на том свойстве кодирующей мат)ицы (фиг. 2), применяемом при мажоритарНом декодировании выходных сигналов, что сумма по модулю два контрольных разрядов Всегда должна быть равна нулю, Поэтому появление в режиме...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1411834

Опубликовано: 23.07.1988

Авторы: Корженевский, Рябуха

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...из выходов 5 выдается единичный сигнал, который через элемент ИЛИ 17 поступает на вход соответствующего элемента И 18, Допустим, например, что на выходы 3 выдаются вторые разряды всех модулей 1 -11, памяти, при этом формирователь 9 сформирует единичный сигнал ошибки, который поступает на входы элементов И 18 и.разрешает выдачу в блок 20 сигналов коррекции. В качестве сигналов коррекции в данном случае используются сигналы на выходах 5 о двойных ошибках; среди которых только .один сигнал равен единице, Этот единичный сигнал складывается в блоке 20 по модулю два с соответствующим информационным разрядом. В результате на выходы 21 выдается исправленное слово. Аналогично исправляется ошибка при считывании третьих разрядов всех...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1411835

Опубликовано: 23.07.1988

Авторы: Глух, Шубина

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...правильной работе, например, блока б с выхода сумматора 13 на входы элементов И 15 поступает сигнал, разрешающий передачу информационного слова из блока 6 через элементы ИЛИ 1 1 в регистр 8. В противном случае с выхода сумматора 13 через элемент НЕ 17 на входы элементов И 16 поступает сигнал, разрешающий передачу информационного слова из блока 7 в регистр 8.Таким образом, при каждом обращении к устройству при наличии сбоя или отказа конкретной ячейки блока 6 на выход.10 устройства информация поступает с аналогичной ячейки блока 7, При этом при наличии сбоя или от11835 Формула изобретения Запоминающее устройство с самоконтролем, содержащее первый и второй блоки памяти, регистр слова, первый сумматор по модулю два, элементы ИЛИ, элемент И...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1411836

Опубликовано: 23.07.1988

Авторы: Габсалямов, Лашевский, Шейдин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...блока 1. Триггер 14 находится в состоянии, соответствующем первой по- ловине блока 1.При наличии сигналов "Режим" и "Запись" выполняется только одна операция "Запись в блок памяти". Номер половины блока памяти определяется старшим разрядом регистра 2 адреса. На выходе 44 сигнал "Разрешено считывание" вырабатывается по сигналу "Конец записи" на выходе элеМента 28 задержки. Запуск элемента 28 задержки выполняется сигналами "Запись" на входе 40 устройства и "Режим" на входе 42 устройства посредством элементов ИЛИ 21 и И 23.При чтении информации на входы устройства поступает код адреса на вход 45, сигнал "Пуск" - на вход 39, сигнал "Считывание" - на вход 41. Выполняется чтение из блока 1 аналогично первому чтению при операции "Запись"....

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1411837

Опубликовано: 23.07.1988

Авторы: Николаев, Шабанов

МПК: G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

...закрывает ключ 11 по управляю- э 0 щему входу. Поэтому ток с выхода стабилизатора 3 тока не поступает на вход питания накопителя 1.1При отключении основного источника питания прекращается питание накопителя 1 через разделительный элемент 5, а также прекращается питание блока 2 сопряжения и подзарядка резервного источника питания 4 черезумножитель 9 напряжения и стабилизатор 3 тока. Отсутствие напряженияна управляющем входе ключа 11 открьгвает последний. Напряжение от резервного источника питания 4 через ключ11 и стабилизатор 10 напряжения поступает на вход питания накопителя 1.фильтрующий элемент 8 ограничиваетброски напряжения при переключениипитания, а также уменьшает пульсациинапряжения питания накопителя 1.Стабилизатор 10...

Устройство для контроля постоянной памяти

Загрузка...

Номер патента: 1411838

Опубликовано: 23.07.1988

Авторы: Бабаев, Бакакин, Толчинский

МПК: G11C 29/00

Метки: памяти, постоянной

...блока 22. При этом фиксируется адрес неисправности и по окончании операции печати формируется импульс, который поступает на вход 75 распределителя 6, включается триггер 61, формируется на выходе 70 импульс пуска временной диаграммы следующего цикла и импульс счета на выходе 69.Проверка кодового жгута осуществляется аналогично проверке ПЗУ, 1411838Начало каждого провода жгута подключается к выходу дешифратора 14через контакты коммутатора 15. Вторыеконтакты каждой группы через второйвыход коммутатора 15 подключены квходу блока 16,При надежном контактировании сигнал, поступающий с дешифратора 14,проходит через контролируемый провод 10и через вторые контакты поступаетна вход блока 16 а с его выхода 9на вход Формирователя 11 для включения...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1413676

Опубликовано: 30.07.1988

Авторы: Андрианов, Гринштейн

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...второго триггера 7 и элемента 16 индикации остается неизменным. В режиме "Контроль" логи" ческий "0" на входе 13 разрешает работу генератора 12, определяет работу счетчика 6 в режиме непрерывного пересчета генератор 12 работает в автоколебательном режиме) и работу мультиплексора 18 в режиме передачи с входов А А , При этом состояние счетчика 6 не зависит от сигналов на его входах данных, а состояние выходов мультиплексора 18 не зависит от50 состояния сигналов на его входах В В . Так как стимуляция адресных входов блока 1 оперативной памяти осуществляется разрядамисчетчика 6, начиная с З-го, то длительность обращения к блоку 1 оперативной памяти55 составляет 8 тактов синхросигнала генератора 12 (состояние счетчика 6 изменяется по...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1417041

Опубликовано: 15.08.1988

Авторы: Жуков, Хавкин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...такого рода дефектов используется метод контроля по модулю два считанной информации, которая после5 14 четвертого такта оказывается записанной в старших разрядах всех счетчиков 36. Так как каждая связанная пара БИС (например, 1 и 10; 2 и 11 и т.д,) используется одновременно в информационных разрядах двух байтов, необходимо иметь контрольный разряд на каждый байтВначале проводится проверка исправности этих разрядов. Если триггер 39 одного из двух контрольных разрядов не сработал в четвертом такте, то на выходе элемента И 23 и на одном из входов элемента НЕ-И 33 будет "0". Поскольку в устройстве имеется хотя бы один неисправный разряд счетчика 36 с кодом 10 на выходе элемента И 27, а значит, и на входе элемента НЕ-И 33 будет "0", то после...