G11C 29/00 — Контроль правильности работы запоминающих устройств; испытание запоминающих устройств во время режима ожидания или автономного режима работы

Страница 38

Устройство для коррекции ошибок

Загрузка...

Номер патента: 1541677

Опубликовано: 07.02.1990

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: коррекции, ошибок

...блоке 4 производится изменение адреса на следующий и так повторяется до тех . пор, пока весь блок информации не будет принят в блок 2. Одновременно инФормация по входу 14 через коммутатор 11 поступает в блок 1 обнаружения ошибок, После того, как будут приняты . все 279 разрядов, на выходе умножителя 61 Формируется следующая информация, Если при передаче информации ошибки не произошло, на выходах всех 45 триггеров 36-49 - нули, на всех выходах умножителя 61 - нули.Если в принятой от внешнего накопителя информации содержится ошибка, после 279 тактов не все триггеры 50 36 - 49 содержат нули, На выходах умножителя 61 имеют:первые семь разрядов определяют адреса ошибочных байтов, причем шесть из них представляют собой адрес перво го...

Устройство для тестового контроля блоков памяти

Загрузка...

Номер патента: 1541678

Опубликовано: 07.02.1990

Авторы: Алумян, Ваганян, Момджян, Яковлев

МПК: G11C 29/00

Метки: блоков, памяти, тестового

...и соответствующего кода по каналу 17 приема информации от ЦВМ по адресу, Формируемомусчетчиком 63, в блок запоминающих элементов записывается очередная информация. Так продолжается по всем адресам блока 64 запоминающих элементов,1:оличество адресов зависит от длительности цикла контроля и частоты синхронизирующих импульсов. Частота синхронизирующих импульсов определяетдискретность формируемой диаграммы,а информация занасения в блок 64 за"поминающих элементов - вид диаграммы.О предлагаемом устройстве частотасинхронизирующих импульсов равна 20 мГц,дискретность Формируемой диаграммы50 нс, количество адресов запоминающих элементов 64 определяется отношеТц ,нс 11 ием50 (нс) - к -.(омандой "Прием в рег стррительной установки" на выходе...

Устройство для коррекции информации в блоках постоянной памяти

Загрузка...

Номер патента: 1543460

Опубликовано: 15.02.1990

Автор: Шастин

МПК: G11C 29/00

Метки: блоках, информации, коррекции, памяти, постоянной

...кодов, равное количеству разрядов второй группы 2 адресных шин применительно к рассматриваемому случаю - 13).Устройство работает следующим образом.При обращении по адресным шинам (1, 2, 3) к накопителю 4 считанная иэ него информация поступает на вторую группу входов мультиплексора8. Одновременно при отсутствии коррекции в массиве информации по данному адресу с первой группы выходов блока 5 преобразования кодов (свыходов первого блока 1 О памяти) поступает нулевая информация на управляющие входы мультиплексоров"селекто3 групп адресных шин устройства,При этом в результате преобразованияадресов в блоке 5 массивам, относящимся к разным зонам накопителя 4,и сОвпадаюц 1 им адресам (номерам)внутри зоны будут поставлены прикоррекции в...

Устройство для контроля узлов памяти

Загрузка...

Номер патента: 1547033

Опубликовано: 28.02.1990

Авторы: Скворцов, Чистяков

МПК: G11C 29/00

Метки: памяти, узлов

...информации из контролируемого узла 8памяти, а также работа элемента 4сравнения. Если при этом на выходахконтролируемого узла 8 памяти информация совпадает с информацией наего информационных входах, элемент 55,4 сравнения формирует сигнал отсутствия ошибки на выходе 5 устройства.Если информация не совпадает, то на выходе формируется сигнал, свидетельствукщий о наличии ошибки. По заднемуфронту сигнала от генератора 1 тактовых импульсов происходит переключение счетчика 2 адреса, После этогосостояние сигнала на выходе не изменяется до появления нового значениялогической единицы на выходе генератора тактовых импульсов, посколькуработа элемента сравнения блокируется, а узел памяти находится в режимезаписи. При этом реализация элементасравнения...

Устройство для контроля перепрограммируемых блоков постоянной памяти

Загрузка...

Номер патента: 1547034

Опубликовано: 28.02.1990

Авторы: Мухопад, Скосырский

МПК: G11C 29/00

Метки: блоков, памяти, перепрограммируемых, постоянной

...записаны в блоке 10 вприоритетном порядке в количестве,определяемом числом сочетаний минимально допустимого количества годных.разрядов из общего количества. Порядок контрольного считывания не отличается от вышеописанного и переходк следующему эталону происходит попервому положительному результату.Если все разрядные комбинации далиотрицательный результат, то блок 6забраковывается.Запись информации с эталона шахматного кода блока 4 в блок 6 и контрольное считывание происходит в порядке, описанном выше с тем отличием,что если на диагональной комбинацииопределены либо адресные, либо разрядные комбинации, то при тестирова-.нии шахматным кодом они йе допускаются, т.е. блок 6 может иметь тольконе менее 1/2 годной емкости запоминающей...

Запоминающее устройство

Загрузка...

Номер патента: 1547035

Опубликовано: 28.02.1990

Авторы: Майоров, Урбанович

МПК: G11C 29/00

Метки: запоминающее

...бита - ца одном из выходов 17 детттиЬратора 16 будет единичный сигнал. Б блоке 11 происходит исправление ошибки путем инверсии ошибочного бита. цтттормаиионные разряды кодового слова проходит на выходы 15 устройства, Параллельно с этим, на вьглодах 27 и 29 блока контроля 24 вырабатываются единичные сигналы, которые разрешают перезапись исправленного бита в соответствующий ЭП накопителя 6 (выход 29), который совместно с другими биФдми слова поступает на входы 4 коммутатора 1. Иа выходах коммутатора 1 и нитЬратора 7 будет находиться кодовое слово без ошибок. Вместе с тем, на одном из выходов 36 соответствующего элемента И 34 будет единичный сигнал, который, проходя через соответствующий элемент ИЛИ 37, разрешает пере .апись в нужный ЭП...

Устройство для контроля постоянной памяти

Загрузка...

Номер патента: 1550588

Опубликовано: 15.03.1990

Авторы: Семин, Спирин, Ямутов

МПК: G11C 29/00

Метки: памяти, постоянной

...блока 11записан дополнительный код суммы помодулю два всех чисел, хранящихся впредыдущих ячейках памяти,Информация, считанная по адресу,сформированному на счетчике 10 адреса, поступает через регистр 21 вблок 12 контроля по модулю. Результат контроля поступает на один извходов элемента И 15, на другой входкоторого поступает информация с бло ка 17, В том случае, если в блоке 17 поэтому адресу записан ноль, то сигналс блока 17 через элемент НЕ 16 пропускает результат контроля с блока12 контроля по модулю, При этом, сигнал неисправности, выработанныйблоком 12 контроля по модулю, пропускается на вход триггера 3 и уст. -ройство останавливается по неисправности на выбранном адресе. Если же 30 в блоке памяти 17 по данному адресузаписана...

Регистр сдвига с самоконтролем

Загрузка...

Номер патента: 1554028

Опубликовано: 30.03.1990

Автор: Сысков

МПК: G11C 19/00, G11C 29/00

Метки: регистр, самоконтролем, сдвига

...результирующая информация с выходов сумматора 3. Одновременно на контрольных входах схемы 4 сравнения устанавливается содержимое контрольных разрядов сдвигового регистра 1. Поимпульсу синхронизации вся информация поступает на соответствующие входы элементов И 7,Табл. 2 - таблица истинности поясняет работу схемы 4 сравнения и приведена для комбинации логических значений контрольных разрядов сдвигового регистра .(например, "1 1 1") .Таким образом, за счет введения дешифратора и схемы сравнения обеспечивается обнаружение искажения информации в двух соседних разрядах сдвигового регистра, что приводит к уве-личению достоверности контроля работы предлагаемого регистра.1554028 Продолжение табл.2 Выход сумматора 3 " 1 1 0 1" И 7, И 7...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1554030

Опубликовано: 30.03.1990

Авторы: Березин, Маринчук, Онищенко, Сушко

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...во время действия импульса генератора 18, в результатечего по заднему фронту этого импульса осуществляется сдвиг "1 " в следующий разряд регистра 19.Переход к новому информационномуслову, т.е. переключение счетчика24, происходит по заднему фронту им 50пульса положительной полярности с выхода тринадцатого разряда регистра19, т.е. после формирования ошибокпоследовательно во всех разрядах сло- .ва. Переключение триггера 21 защелкив состояние 1 происходит при обнаи и 55ружении сохранения ошибки в слове навыходе схем коррекции, а это приводитк блокировке в состоянии "0" генератора 18, к формированию сигнала на выходе 17 и к прямому пропусканию (без инвертирования) сигналов блоком инверторов 11, Останов генератора тактовых имцульсов...

Устройство для контроля доменной памяти

Загрузка...

Номер патента: 1564693

Опубликовано: 15.05.1990

Авторы: Алексеев, Дроздов, Чесноков

МПК: G11C 11/14, G11C 29/00

Метки: доменной, памяти

...на вход блока 3адресации, который производит переборкодов адреса оперативного накопителяблока 16 на выходе 71, выдаются сигналы СБР.310 и ОБН.ОН с выходов 72и 66, Эти сигналы соответственнопроизводят установку триггера 117 переключателя 4 и запуск в режимСБР.ОН блока 2, который устанавливает "0" на выходе 67 данных и "0" -на выходе 68 (команда "Запись" ), навыходе 69 блока 2 управления - "0"(при наличии "0" на его входе 65 и"1" на его входе 37). Таким образом, на входе данных накопителя блока 16 - "0", включен режим "Запись",накопитель выбран ("0" - на выхо"де 69 блока 2), производится перебор адресов, т.е. происходит очистка(запись нулевых данных) в блок 16оперативной памяти.Затем производится выбор режимаработы блока 1 формирования...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1564696

Опубликовано: 15.05.1990

Авторы: Габелко, Нифонтов, Рогов, Сафронов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...из блоков 4и 5, поступает только на вычислители 6-9, При этом на вход вычислите-ля 6 синдрома поступают, разряды, относящиеся.к первым двухразрядным группам блоков 2-5 памяти. На вычислитель 7 синдрома поступают разряды втор х групп блоков 2-5 и т.д,Вычисление разрядов каждого синдрома)(обовиачим их через Я,-ба) ироиаводится также только с помощью операции сложения по модулю два следующимобразом:Б, = Р РО+ К р- Рпе Р 4 Кпр8, = Г,О+ КВ К258 - Р КаКЯ П = Рбо+ РО+ К КбеВ таблице представлены значенияодного из синдромов (для остальныхтрех синдромов попучаются аналогичные 30значения), соответствующие возможным. ошибкам при неисправности одного изблоков 2-5 памяти и при правильнойработе.На вход каждого корректора 10-13поступают пять разрядов с...

Постоянное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1566413

Опубликовано: 23.05.1990

Авторы: Дудукин, Сычев

МПК: G11C 29/00

Метки: запоминающее, постоянное, самоконтролем

...с сигнал обращения с входа 2 задма работы проходит на вход синхронизации сигнатурного анализатора 12, тем самым записывая туда содержимое нулевой ячейки. Одновременно происходит увеличение содержимого счетчика 8, При следующем сов падении адресов на адресной шине 1 и на выходах счетчика 8 происходит запись данных, считанных из ПЗУ, в сигнатурный анализатор 12, При переполнении счетчика 8 адреса происходит сравнение сигнатуры, 10 сформированной сигнатурным анализатором, с эталонным значением, записанным в регистре 7 эталонных сигнатур. В случае несравнения триггер 14 управления переключается в нулевое состояние, первый 15 элемент И 5 закрывается, тем самым прекращая работу устройства,Применение предлагаемого устройства позволяет, проводя...

Оперативное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1566414

Опубликовано: 23.05.1990

Авторы: Ашихмин, Кондращенко

МПК: G11C 29/00

Метки: запоминающее, коррекцией, оперативное, ошибок

...элементы записываются нули, При этом на управляющие входы мультиплексоров 9-9 к в разрядах, не содержащих дефектных столбцов, подается сигнал логического нуля, а на управляющие входы мультиплексоров 101 - 10 к (через элементы НЕ 121 - 12 к ) сигнал логической единицы, В разрядах, содержащих дефектные столбцы, сигналы на управляющих входах первого и второго мультиплексоров принимают значения логической единицы и логического нуля соответственно. Таким образом, в разрядах, не содержащих дефектных столбцов, данные с регистра 7 через мультиплексоры 91 - 9 к подаются на дешифраторы 21 - 2 к и с регистра 8 через мультиплексоры 10 - 10 к на дешифраторы 31-Зк . В накопителях, содержащих дефектные столбцы, данные с регистра адреса строк поступают...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1569903

Опубликовано: 07.06.1990

Авторы: Дудукин, Сычев

МПК: G11C 29/00

Метки: блоков, памяти

..."О" в логическую "1". По сигналу с выхода триггера 13 в регистры1 О и 11 переписывается содержимоерегистров 2 и 3 и начинается контроль блока памяти. На выходе элемента 7 вырабатывается сигнал логического 0", который сбрасывает триггер5 в исходное состояние. Следующимимпульсом с блока задания частоттриггер 13 устанавливается в исходное (нулевое) состояние, что обеспечивает режим многократного считывания инФормацин иэ блока памяти сее сравнением,Сравнение считываемой и записанной в блок памяти инФормации осуществляется блоком 21 сравнения, В товремя как блок памяти контролируется, ЭВМ перегружает регистры данных2 и адреса 3, анализирует состояние 45регистра 20 результата контроля,Предлагаемое устройство позволяет Формировать произвольные...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1569904

Опубликовано: 07.06.1990

Авторы: Август, Зыков, Иванюк, Куклов, Никитин

МПК: G11C 29/00

Метки: блоков, памяти

...обращения, в первый регистр 16 адреса и первый .регистр 17 данных, откуда через соответствующие блоки вывода поступают на контролируемый блок памяти; если микрокоманда в первом такте содержит команду БП или ВнП, соответственно с выходов 24 или 27 блока 5 управления вырабатываются сигналы занесения, по которым изменяется содержимое регистров адреса микрокоманд или счетчика повторений;Т 2 - содержимое первых регистров адреса 16 и данных 17 заносится во вторые регистры адреса 11 и данных 13; микрокоманда с второго блока 3 памяти через мультиплексор 6 заносится в регистр Я микрокоманд; если микрокоманда содержит коды управления ТЛБ первого или второго, происходит соответствующая модиФикация полей микрокоманды с содержимым второго регистра 11...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1569905

Опубликовано: 07.06.1990

Авторы: Исаев, Макачев, Огнев, Паращук, Пестряков

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...генерации сигнала записи в блок памяти, поступающий на выход 24 блока 4 управления. Этот же сигналс помощью элементов 94, 96 и 97 позволяет получить сигналы выборки (вью.ходы 29 и 31 блока 4 управления)шинных формирователей 7 и 8, а такжесигнал, определяющий направление передачи данных в процессор и поступаю-щий с выхода 30 блока 4 управленияна шинные фсрмирователи. После записи в блок 1 памяти восстановленной 10информации все элементы приходят висходное состояние. Таким образом,исключается накопление в памяти ошибок сбойного характера.Если блок 9 обнаружения и исправления ошибок не образует флагов, топри записи значения флага в триггер71 он меняет свое состояние и сигналс выхода 42 блока 4 управления снимает блокировку сигналов на...

Устройство для программирования пзу

Загрузка...

Номер патента: 1571677

Опубликовано: 15.06.1990

Авторы: Алексеев, Блинов, Луканин, Чопоров

МПК: G11C 17/00, G11C 29/00

Метки: пзу, программирования

...микросхем, количества попыток записи делается вывод о годности или неисправности (браке) данной микросхемы с соответствующей индикацией нэ блоке 1 В режиме копирования источником адресов и данных является блок 13 (этэлоннэя микросхема). Регистр 2 управления режимами активизирует эталонную микросхему и управляет процессами зэписи-считывания аналогично описанному выше,Формирователи 10-12 обеспечивают соответствующую(предусмотренную техническими условиями нэ данную микросхему ПЗУдлительность импульсов записи, управляющих соответствующими ключами блока 7 ключей, получающих питание соответствующих номиналов и полярности от источника 6 питания. При выполнении формирователя в виде.набораодновибрэторов каждый из них формирует определенную...

Постоянное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1571683

Опубликовано: 15.06.1990

Авторы: Кейлин, Скотников, Шустов

МПК: G11C 29/00

Метки: запоминающее, постоянное, самоконтролем

...7 управления. в соответствии с матрицей кодирования..Аналогично происходит. чтение всех 3слов массива. По окончании считывания всех слов данного массива на регистре 4 формируется общий синдром по коду Хэм минга всего массива, Данный синдром по, ступает на входы дешифратора 5 ианализатора 6 синдрома ошибки. В случае отсутствия признаководиночной и множественной ошибок на выходах 12 и 13 устройства разрешается дальнейшее использование считанного массива и начинается считывание следующего. В случае возникновения одиночной ошибки в считанном массиве на выходе 12 появляется сигнал признака одиночной ошибки, на выходах 14 - адрес слова (группы разрядов) массива, в котором произошла ошибка, в результате ЦВМ (на фиг, 2, не показана) формирует...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1571684

Опубликовано: 15.06.1990

Автор: Постников

МПК: G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

...блокировку.Сигнал с выхода инвертора 9 переводитэлемент 10 в отключенное состояние, предотвращая поступление сигналов выборки внакопитель 2. 50Если за время отключения сети произо-.шел разряд резервного источника 3 нижеуровня опорного напряжения (которое следует выбрать равным или несколько большим минимально допустимого напряжения питания накопителя), то в момент включения сети выходное напряжение компаратора 8 будет иметь низкий уровень до тех пор, пока не произойдет подзаряд конденсатора б, Увеличить длительность этого сигнала можно, включив последовательно с диодом 4 небольшой резистор или переключив неинвертирующий вход компаратора непосредственно к выходу резервного источника 3 (анод диода 5).Выходной сигнал компаратора...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 1571685

Опубликовано: 15.06.1990

Авторы: Мартыненко, Хорин

МПК: G11C 29/00

Метки: оперативной, памяти

...проверяемой памяти. После этого последует приращение содержимого счетчика 5 на единицу и ао вновь сформированному на выходах счетчиков 4 и 5 адресу произойдет извлечение и отработка микрокоманды следующего цикла.Последний (четвертый) цикл теста, в котором происходит считывание нуля кз всех ячеек проверяемой г.амяти, выполняется при помощи с гетчика 2.Сигнал переполнения счетчика 2 используется в блоке 10 для индикации информации о конце тестирования, Таким образом, для генерации теста типа последовательной записи и считывания используется четыре микрокоманды,Рассмотрим пример генерации квадратичного теста типа попарной записи и считывания с полным перебором.По алгоритму формирования данного теста необходимо провести 16 операций с...

Отказоустойчивое запоминающее устройство

Загрузка...

Номер патента: 1575239

Опубликовано: 30.06.1990

Автор: Гладштейн

МПК: G11C 29/00

Метки: запоминающее, отказоустойчивое

...зону памяти". В процессе исполнения этого фрагмента программы обслуживания ЭВМ выполняет неразрушающий тест рабочей зоны (предполагается, что в адресном пространстве имеется хотя бы одна неиспользуемая ячейка), В результате теста возможно несколько ситуаций, которые анализируются следующими программными блоками. Если в результате выполнения блока "Памятьисправна" выясняется, что этот факт имеет место, то выполняется блок "Индицировать исправно" и подпрограмма обслуживания заканчивается. В противном случае происходит проверка "Дефект разряда ", Еслирезультат проверки отрицательный, то имеет место дефект адреса, поэтому реализуется процедура подбора корректирующего слова адреса, Эта процедура состоит в циклическом повторении блоков...

Постоянное запоминающее устройство с контролем

Загрузка...

Номер патента: 1575240

Опубликовано: 30.06.1990

Авторы: Берсон, Княжицын, Лисицын, Марголин, Туниманов

МПК: G11C 17/00, G11C 29/00

Метки: запоминающее, контролем, постоянное

...(одному из М) накопителю 1, Этот "О" запишется в ячейку накопителя 2 по выбранному адресу. Остальные "1" кодовой комбинации не изменят состояние других ячеек данного адреса накопителя 2.В режиме считывания разрешается работа коммутатора 4, который(в соответствии с поступающим на его адресную шину кодом адреса) осуществляет выбор контрольного разряда, считываемого из накопителя 2 и соответствующего слову, считываемому иэ одного из накопителей 1. Выбор накопителя 1 производится дешифратором 5. Считываемое слово и его контрол ьн ы й разряд поступают (п ри подаче разрешающего сигнала на вход 10) в сумматор 3, на выходе которого и, следовательно на контрольном выходе 14 вырабатывается признак исправности.Если после стирания в накопителях...

Устройство для контроля блоков постоянной памяти

Загрузка...

Номер патента: 1575241

Опубликовано: 30.06.1990

Авторы: Калиниченко, Супрун

МПК: G11C 29/00

Метки: блоков, памяти, постоянной

...Одновременно сигнал с первого выхода счетчика 2 адресов поступает на вход счетчика 3 сумм. Сигнал с выхода дешифратора 4 поступает на первый вход блока 5 установки адреса и на первый вход буферного накопителя 6, в котором производится выбор обратного кода следующей.Рев да Заказ 1788 Тираж 486 Подписное ВНИИПИ Государственного комитета по изобретениям и открытияМ при ГКНТ С 113035, Москва, Ж, Раушская наб., 4/5 Производственно-издательский комбинат "Патент", г, Уж ул. Гагарина, 1 контрольной суммы. Код установки с выхода блока 5 поступает на первый вход счетчика 2 адресов для установки соответствующего разряда счетчика адресов для обеспечения соответствующего перебора адресов для следующей частной контрольной суммы, Вышеописанный...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1585835

Опубликовано: 15.08.1990

Автор: Урбанович

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...сдвига 24, которая с каждым новым тактовым импульсом передвигается к последующему соответствующему разряду регистра, Между первым и вторым тактовыми импульсами происходит считывание кодового слова из блока памяти, запись его в регистр 5 по заднему фронту сигнала на выходе 25 регистра 24, Кроме того, кодовое слово через коммутатор 6 попадает в блок 14 обнаружения ошибок, Если в считанном блоке ошибок нет, о чем свидетельствуют нулевые сигналы на выходах 18 и 19 блока 14, то по приходу второго тактового импульса на выходе 40 элемента ИЛИ 32 вырабатывается сигнал окончания цикла и обнуления регистров 5 и 24, При этом на выходах 17 блока 14 - нулевые сигналы, Информационные символы проходят на выходы 35 устройства через блок 23...

Устройство для контроля памяти

Загрузка...

Номер патента: 1587598

Опубликовано: 23.08.1990

Автор: Козлов

МПК: G11C 29/00

Метки: памяти

...8 - логический "О", У 9 - коммутирует на выход мультиплексора 3 импульсы синхронизации СО, У 10 - логическая 25"1", У 11 - устанавливает параметры псевдослучайного циклического кода, У 12 - логическая "1", У 13 - логическая "1", У 14 - устанавливает начальное состояние счетчика 8, который определяет число циклов обращения к контролируемой памяти, У 15 - логический "О". Таким образом, ключ 10 закрыт, все блоки, входящие в состав устройства, находятся в исходном состоянии, формирователи 17 и 18 в третьем состоянии. Далее к устройству подключается контролируемая память и на вход У подается логическая "1", в результате этого формирователи 17 и 18 открываются и на входы контролируемой памяти поступают сигналы, которые переводят ее в...

Устройство для контроля доменной памяти

Загрузка...

Номер патента: 1587599

Опубликовано: 23.08.1990

Автор: Колчанов

МПК: G11C 11/14, G11C 29/00

Метки: доменной, памяти

...запускают и останавливают формирователь кодовых последовательностей и определяют вид преобразования исходной кодовой информации. Блок 12 обработки принимает управляющие слова из первого регистра 20 управления, преобразует кодовую информацию, считываемую из блока 14 памяти, и загружают ее в регистр 13 сдвига. Регистр 13 сдвига по синхросигналам от генератора 2 синхроимпульсов фиг, 1) сдвигает слово принятой информации, преобразуя его в кодовую последовательность, Сформированная кодовая последовательность передается через элементы И группы 22 на те выходы формирователя кодовых последовательностей; которым соответствуют "единицы" в управляющем слове, находящемся во втором регистре 21 управления (фиг. 2).Наличие второго регистра 16...

Динамическое запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1587600

Опубликовано: 23.08.1990

Авторы: Волосников, Корнышев

МПК: G11C 29/00

Метки: динамическое, запоминающее, коррекцией, ошибок

...по второму входу блока 6 формирует единичный уровень на третьем его выходе и обеспечивает подключение через коммутаторы 4 и 5 подачу на адресные и информационный входы накопителя 1 соответствующих сигналов. Нулевой уровень этого сигнала подключает соответственно выход счетчика 2 и выход регистра 9 регенерации. Передним фронтом этого сигнала происходит добавление единицы к содержимому счетчика 2.В цикле записи на вход 13 подается информация, подлежащая записи в накопи. тель 1. В формирователе 8 контрольных сиг, налов происходитформирование дополнительных битов кода Хэмминга, по-. зволяющих обнаружить и исправлять одиночные ошибки. С выхода блока 8 информационные биты и биты кода Хэмминга подаются на один из входов коммутатора25...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1587601

Опубликовано: 23.08.1990

Авторы: Колесник, Кучин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...6 отключен от входа 18 питания с помощью ключа 9, на управляющий вход которого поступает сигнал логического "0" (с выхода триггера 111, который интерпретируется как отсутствие ошибок в выходной информации, выбираемой из блока 5. Информация с выхода сумматора 15 по модулю два поступает нэ первый вход блока 13 элементов И, на второй вход которого поступает сигнал логической "1" с выхода одновибратора 12, который разрешает прохождение информации, выбранной из блока 5, на выход устройства без задержки. Если управляющий сигнал нэ выходе разряда 2 регистра адреса логическая "1", то через вход сумматора 16 по модулю двэ и ключ 7 происходит подключение к входу 18 питания блока 4, информация из которого, при отсутствии ошибок, выбирается...

Устройство для контроля интегральных микросхем оперативной памяти

Загрузка...

Номер патента: 1589325

Опубликовано: 30.08.1990

Автор: Букин

МПК: G11C 29/00

Метки: интегральных, микросхем, оперативной, памяти

...чтения по последнему адресу импульс переполнения счетчика 3 адреса устанавливает триггер 7 записи-чтения в нулевое состояние и открывается элемент И 4. На этом заканчивается нулевой кадр,В первом кадре в режиме записи при нулевом адресе на счетчике 3 адреса триггер 23 еще находится в единичном состоянии, что обуславливает запись 1 по нулевому адресу.Очередной импульс с выхода генератора 1, пройдя через элементы И 4 и 21, устанавливает триггер 23 в нулевое состояние.В последующих кадрах устройство рабо. тает аналогично описанному, при этом 1 в каждом последующем кадре записывается со сдвигом адреса на единицу.Окончание контроля в режиме бегущая 1 характеризуется записью единицы в последнем кадре по последнему адресу, что фиксируется...

Способ контроля интегральных микросхем памяти

Загрузка...

Номер патента: 1594458

Опубликовано: 23.09.1990

Авторы: Ботвиник, Власенко, Сахаров

МПК: G01R 31/303, G11C 29/00

Метки: интегральных, микросхем, памяти

...времени рассасыванияОпределение этого параметра для5каждого элемента проводится отключением питающего напряжения. Оцнакопосле восстановления напряжения питания ввиду существования динамическ:ой 1 Оасимметрии двух плеч триггера инФормация о наличии деФектного элемента.Памяти, если не принять специальныхМер, может быть потеряна.Очевидно что плечо элемента памяги, в состав которого входит транзистор с недостаточным уровнем коэФФициента усиления или с большим токомутечки при отборе тока, из его базсвой цепи, что реализуется при проведении операции "Считывание инФормаКии", при прочих равный условияхвключается большее время, чем плечо,не имеющее такого деФекта,Следовательно, восстановление наПряжения питания в этом случае неПриводит к потере...