G11C 29/00 — Контроль правильности работы запоминающих устройств; испытание запоминающих устройств во время режима ожидания или автономного режима работы
Запоминающее устройство с автономным контролем
Номер патента: 1226534
Опубликовано: 23.04.1986
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...диагностирования, В режиме диагностирования выполняются три цикла чтенияУсогласно временной диаграмме, приведенной на фиг.2, При этом сигналына выходах 15 и 16 контролируются вмоменты, показанные на фиг,2,В первом цикле чтения, как обычно, выполняется сброс регистра 3 в нулевое состояние сигналом на входе 18, после чего на вход 14 поступает сигнал блокировки (уровень логического "О") выполняющий блокировку сброса регистра 3 и блокировку выборки накопителя 5. Поэтому при приеме информации в регистр 3 в него записываются все единицы, установленные на выходах накопителя 5, к которому в данный момент нет обращения, Далее анализируется сигнал на выходе 16 элемента И б. Если уровень сигнала равен "О" (признак ошибки), то выполняется...
Устройство для контроля оперативной памяти
Номер патента: 1226535
Опубликовано: 23.04.1986
Авторы: Дебальчук, Косарев, Рожков
МПК: G11C 29/00
Метки: оперативной, памяти
...всех адресов накопителя 7. Одновременно импульс с выхода ждущего мультивибратора 23 через элемент ИЛИ 9 поступает на установочный вход триггера 22 и обнуляет его. Единичный сигнал с инверсного выхода триггера 22 переводит накопитель 7 в режим записи, обнуляет счетчик 11 и переключает коммутатор 20, который соединяет адресные входы накопителя 7 с выходами счетчика 6, который уже сосчитал импульс, пришедший со ждущего мультивибратора 23 через элемент ИЛИ 9 и ключ 24. Одновременно этот импульс поступает на вход записи накопителя 7. Таким образом,в накопитель 7 записывается адрес неисправной ячейки контролируемого блока 17 памяти по адресу, определяемому общим количеством неисправностей, Одновременно с этой записью единичный сигнал с...
Запоминающее устройство с исправлением ошибок
Номер патента: 1226536
Опубликовано: 23.04.1986
Авторы: Дерикот, Дичка, Корнейчук, Палкин, Юрчишин
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...4 (табл.1).)Таблица 1 Позиция Многочлены от ж Локаторыкода (элементы поля) в, предст. дес.предст. 0001 0010 0100 1000 0011 0110 1100 1011 0101 1010 0111 11101 1101 г (1 Мф =О 1 М. "-Ы 1,вз, г 12 О =О +Ы, =К+1б 10 10 и Ь г 12 0 фК 0 +ОЧК =0 +К 1к1% 13 14 1001 15 ления " на неприводимый многочлен+ М +1, а многочленам от ж однозначй Представление элемента М" в виде многочлена отравно остатку от де 3 1226536 бстеПени а . Это представление уста- да будет совпадать со степенью ю навливает такое соответствие между (нумерация позиций начинается с 1). разрядами слова и локаторами, при Если и =2 -1=15, то проверочная котором уменьшенный на 1 номер развя- матрица представляется в виде1226536 12 10 Синдром старшие разряды В В, - Вмладшие...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1229826
Опубликовано: 07.05.1986
Автор: Гринштейн
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...синхросигнала генератора 12 (состояние счетчика изменяется по переднему фронту синхроимпульса). В течение первых четырех тактов осуществляется операция "Чтение", в течение вторых - "Запись". Внутрь каждой четырехтактной операции вложен двухтактный сигнал РВ (обеспечивается сум- Гматором 4 по модулю два), который принимает активный уровень при неизменных остальных сигналах, поданных на блок 1 оперативной памяти (тем самым достигается корректная временная диаграмма). Проход адресного пространства осуществляется при неизменных входных данных, после чего они изменяются и начинается новый проход и т,д.Подобная последовательность операций характерна для теста "Марш" при полном переборе входных данных. Поскольку при подаче питания ячейки...
Устройство для исправления ошибок в системах хранения и передачи информации в кодовой комбинации
Номер патента: 1231503
Опубликовано: 15.05.1986
Автор: Поваляев
МПК: G06F 11/08, G11C 29/00
Метки: информации, исправления, кодовой, комбинации, ошибок, передачи, системах, хранения
...два группы 10 откорректированная информация по сигналу с входа 26 выдачи информации устройства записывается на выходной регистр 16, с выходов которого поступает на выходную шину чтения устройства. 15 озют на входы сумматоров по моДулю два группы 29, на выходах которого формируются семиразрядный код синдрома для контрольных разрядов, участвующий в контроле скорректированной информации, и восемь контроль- ных разрядов, не участвующих в контроле откорректированной информации.Семиразрядный код синдрома с выходов соответствующих сумматоров по модулю группы 29 поступает на входы элемента ИЛИ 32, блока 23 анализа ошибок. Ненулевое значение семи- разрядного кода синдрома говорит о неправильной коррекции и в этом случае сигнал ошибки с...
Устройство для контроля многоканальных магнитных накопителей
Номер патента: 1231538
Опубликовано: 15.05.1986
МПК: G11C 29/00
Метки: магнитных, многоканальных, накопителей
...Таким образом, в режиме воспроизведения начальная комбинация для занесения в генератор 3 выделяется из информации, поступающей из накопите. ля 2В блоке 7 опорный импульс с вы-.хода четвертого элемента И 16 проходит через первый элемент ИЛИ 17 на входы триггера 12. Триггер 12 переключается в единичное состояние, разрешая прохождение серии импульсов синхронизации с входа 21 блока 7 через второй элемент И 14 блока 7 на управляющий вход генератора 3 и через третий элемент И 15 на управляю щий вход блока 4. 20 Формула изобретения 50 1. Устройство для контроля много канальных магнитных накопителей, содержащее генератор псевдослучайных сигналов, регистр начального кода и 55 ,блоксравнения, одни из входов которо го являются информационными...
Устройство для контроля блоков памяти
Номер патента: 1231539
Опубликовано: 15.05.1986
Авторы: Букатин, Фетюкова, Яблонский, Ялин
МПК: G11C 29/00
...входы 7 устройства. На адресные входы о устройства подается адрес, по которому осуществляется запись данных, поступающих на информационные входы 7 устройства. На входы 9 записи устройства подаются импульсы записи в незамаскированные разряды. Таким образом, все замаскированные разряды записанного в блок 1 памяти слова сохраняют свое предыдущее состояние. Для этого в 1 регистре 4 по импульсу на первом управляющем входе 10 устройства запоминается состояние входов 9 записи устройства. По окончании импульсов записи на входах 9 записи устройства блок памяти 1 переходит в режим чтения только что записанной информации и на выходах 11 устройства устанавливается состояние той области памяти, адрес которой подается на адресные входы 8. ности...
Устройство для контроля оперативной памяти
Номер патента: 1231540
Опубликовано: 15.05.1986
МПК: G11C 29/00
Метки: оперативной, памяти
...10, элементов 1 Е 1 т-триггер 23.Генератор 2 (Фиг.5) состоит изрегистра 24 сдвига и сумматора 25по модулю два.Предлагаемое устройства рабгаетследующим образом.При нажатии кнопки 1(5 Пу(к :,а11инверсном выходе триггера 8 а(тамг.руется сигнал начальной устянан,переводящий все элемента( устройс.:вав исходное состояние, Однавремен анизкий потенциал с цругаго В 1 коцо 1триггера запрещает прохождение:и-.пульсов с генераторачерез элементИ 13 на вход счетчика 10, Послеотпускания кнопки 1(5 "Пуск" си;таяначальной установки снимяется и уст"ройстна начинает работу, Счетчик 10и элементы 11 и 11 вырабатьтваоцимпульсы синхронизации. "срзвнет.,и,:(, Эт,т, , г3 1231 Формула из обре тения1. Устройство для контроля оперативной памяти,...
Устройство для контроля блоков памяти
Номер патента: 1234884
Опубликовано: 30.05.1986
МПК: G11C 29/00
...в единичное состояние, разрешая работу устройства, Начинается процесс нахождения границ ОУР. Для выставленного значения питающих напряжений оценивается работоспособность блока 2 памяти с помощью функционального теста "Бегающие 0 и (фиг,4), Блок 3 (фиг. 1) сравнивает информацию, считываемую из блока 2 памяти, с эталонной, поступающей из блока 1 управления. В случае несравнения считанной и записанной информации блок 3 сравнения вырабатывает сигнал "Сбой" поступающий в блок б на вход 32. По этому сигналу триггер 38 устанавливается в единичное состояние, срабатывает формирователь 41 и прекращается проверка блока 2 памяти при данных сочетаниях питающих напряжений. По сигналу, выраба84 з 12348 тываемому на выходе 44 формирователя 4 1, блок...
Многоканальное мажоритарно-резервированное запоминающее устройство
Номер патента: 1234885
Опубликовано: 30.05.1986
Авторы: Дворецкий, Клепиков, Петровский, Шастин
МПК: G11C 29/00
Метки: запоминающее, мажоритарно-резервированное, многоканальное
...модулю два информации основных3 блоков памяти данного и последующего каналов); "а+в"- - в первом канат 1ле; "в+с" - во втором канале; с+ав третьем канале.При обращении к устройству в случае отсутствия неисправности на входы 15мажоритарного элемента 8 первого ка 11 11нала попадает и нф ормация : а - с выхода основного 3 блока памя ти; ( ив )+)О+ в=а - с выхода первого 5 сумматора;(сЩа )Ос = а - с выхода второго сумма- щтора ,Аналогично на входы мажоритарныхэлементов 8 остальных каналов поступает информация " в" и " с " . Одновре -менно на с сот в ет ст вуюшд е входы блоков сравнения 7 поступает одинаковаяинформация с выходов основного блока 3 памяти и первого сумматора 5,На входы дешифрат ор а в э том случаепоступают си гналы сравнения...
Устройство для контроля памяти
Номер патента: 1236558
Опубликовано: 07.06.1986
МПК: G11C 29/00
Метки: памяти
...информация в которые первоначально поступает из ЭВМ. Информация в этих регистрах изменяется под воздействием сдвигающих импульсов, поступающих из блока 4 управления, В цепи переноса этих регистров включены коммутаторы 47 и 48, Они позволяют формировать в регистрах кроме простых кодов (00, 11, шахматный код, бегущая 1, бегущий О и т. д.) псевдослучайные последовательности. Контрольный код в блоке 5 формируется как за счет указанных изменений в регистрах, так и за счет возможности подключения к выходу блока при помощи коммутатора 49 то одного, то другого регистра. Коммутаторы 47 и 48 управляются блоком 13 микропрограммного управления, коммутатор 49 управляется как блоком 13, так и блоком 4 управления, осуществляющего переключение триггера...
Запоминающее устройство с исправлением ошибок
Номер патента: 1236559
Опубликовано: 07.06.1986
Автор: Делендик
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...некорректируемой ошибки. Дешифратор 4 производит преобразование битов синдрома в биты состояния. При появлении однократной ошибки на линии одного из битов состояния появляется низкий уровень, обозначающий ошибку, бита,Биты состояния поступают на первые входы логических элементов исключающее ИЛИ 14 и 15. На вторые входы этих элементов поступают соответствующие биты дан ных, хранящиеся в регистрах данных 7 и 8. За элементами 14 и 15 следуют элементы НЕ 16 и 17, тем самым обеспечивается исправление ошибки. Если ошибки нет, то бит, хранящийся в регистре 7(8) данных, передается через логические элементы исключающее ИЛИ 14 и 15 и элементы НЕ 16 и 17 без изменения. При появлении двукратной ошибки на выходе блока 5 формирования сигнала...
Запоминающее устройство
Номер патента: 1236560
Опубликовано: 07.06.1986
Автор: Головачев
МПК: G11C 29/00
Метки: запоминающее
...(признаками) блоком 21 сравнения.Сигнал опроса подается на первые входы блоков 8 и 4 контроля с выхода элемента 12 задержки (для синхронизации работы устройства). В случае равенства результата свертки информационной части и контрольного признака (признаков) в блоке 3, а также наличия сигнала опроса на входе этого блока, блок 21 блока 3 формирует сигнал, который поступает на вход элемента 6. При наличии на втором входе элемента 6 разрешения на его выходе появляется сигнал, который поступает на первый вход элемента 25, где при наличии сигнала разрешения на втором входе, на выходе элемента 25 формируется сигнал, который поступает на третий вход блока 8, по этому сигналу информация, поступающая на вход блока 8, передается через блок 13...
Запоминающее устройство с коррекцией информации (его варианты)
Номер патента: 1238162
Опубликовано: 15.06.1986
Автор: Эннс
МПК: G11C 29/00
Метки: варианты, его, запоминающее, информации, коррекцией
...биты синдромов. Если формирователь 2 определяет, что произошло больше ошибок, чем может исправить устройство, то блок 7 выдает сигнал считывания на триггеры 5, на выходы которых поступает информация, определяющая разряды слова, соответствую шие дефектнымэлементам памяти. Тогда на входы формирователя 2 подается считанная информация, инвертированная в разрядах, соответствующих дефектным элементам памяти. Инвертирование выполняется элементами 6 ИСКЛЮЧАЮЩЕЕ ИЛИ.Порядок работы устройства может быть и другим. Так, например, в триггеры 5 можно записывать слово информации, а не слово, определяющее дефектные элементы памяти. 510 Устройство по второму варианту работает аналогично устройству по первому варианту с той разницей, что...
Запоминающее устройство с самоконтролем
Номер патента: 1238163
Опубликовано: 15.06.1986
Автор: Овсянникова
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...Кодовое слово у (отличается от слова у, если за время хранения информации в опрашиваемой ячейке накопителя 1 произошел новый отказ или сбой) из накопителя 1, как обычно, считывается в выходной регистр 11 по входам 12. После этого осуществляется восстановление исходного кодового слова. Для этого 1-й символ из числа 1 разрядов считанного кодового слова через элемент И 16 (при поступлении управляющего сигнала на управляющий вход этого элемента) подается на счетные входы 13 выходного регистра 11 с номерами 1, 1+1, 1+21 и т.д. Если 1-й символ у равен единице, а это имеет место в тех случаях, когда при записи символы х 1 слова Х с номерами 1,1+1,1+21 и т.д. были инвертированы, то соответствующие символы считанного кодового слова повторно...
Многоканальное устройство для контроля памяти
Номер патента: 1238164
Опубликовано: 15.06.1986
МПК: G11C 29/00
Метки: многоканальное, памяти
...и принятой туда изблока 17 по этому же адресу в первом обрашении к нему. Такие обращения и сравнения информации будут продолжаться до тех пор, пока в блоке 5 свертки по моду 55лю три не выработаются контрольные коды адреса и данных, После этого они поступают в блок 10 для сравнения с контрольными кодами, полученными из блока 17. В случае равенства этих кодов в блок 6 передается30 55 Формула изобретения сигнал, по которому в нем происходит выработка сигнала добавления единицы к содержимому счетчика 2, который поступает в него через элемент ИЛИ 12, Далее устройство переходит к выполнению аналогичной работы по следующему адресу.Аналогично происходит работа в других контрольных режимах.Во всех режимах работа каналов выполняется в пределах...
Устройство для контроля блоков постоянной памяти
Номер патента: 1238165
Опубликовано: 15.06.1986
Авторы: Гладун, Исаенко, Самчинский, Шаров
МПК: G11C 29/00
Метки: блоков, памяти, постоянной
...К блоков 4 равно отношению рабочей частоты блока 13 памяти к рабочей частоте каждого блока 4, округленного до большего целого,Запись информации в блоки 4 производится с помощью управляющей ЭВМ, при этом на вход 15 поступает сигнал, переводящий блоки 4 в режим записи и подключающий вход 14 к адресным входам блоков 4, а на входе 16 устройства появляется информация, записываемая в блоки 4. После окончания записи по входу 9 происходит сигнал, устанавливающий счетчики 3 и 6, а также триггер 14 распределителя 2 за исключением первого в нулевое состояние. Первый триггер при этом устанавливается в единичное состояние.На входах блоков 4 устанавливаются нулевые адреса. С выхода коммутатора 5 на вход блока 7сравнения поступает информация,...
Устройство для исправления двух ошибок в кодовой комбинации с самоконтролем в системах контроля и передачи информации
Номер патента: 1239721
Опубликовано: 23.06.1986
МПК: G06F 11/08, G11C 29/00
Метки: двух, информации, исправления, кодовой, комбинации, ошибок, передачи, самоконтролем, системах
...сообщение - информационная и контрольная часть - записы" ваются соответственно в элементы НЕ 29 блока 1 управления. На вторые входы элементов И третьей и четвертой групп 24 и 25 поступает сигнал с тактового входа 36 выдачи информации устройства через элемент И-НЕ 28.Теперь к входам элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 2 формирователя 40 синдрома ошибки подключаются сигналы с выходов элементов И третьей и четвертой групп 24 и 25, а элементы И первой и второй групп 8 и 12 закрываются. Так как выходы элементов И младшего и старшего байтов третьей группы 24 объединены соответственно . с выходами элементов И старшего и младшего байтов первой группы 8, а выходы каждого 21-го и (21-1)-го элементов И второй группы 12 объединены соответственно с...
Резервированное запоминающее устройство
Номер патента: 1239751
Опубликовано: 23.06.1986
Авторы: Клепиков, Петровский, Семаков, Шастин
МПК: G11C 29/00
Метки: запоминающее, резервированное
...младший), т,е, деленнаяна два.В случае сравнения информации,поступающей в первый блок 15 выборкиинформации по входу 17, с информацией по любому из других входов онасчитается достоверной и выдаетсячерез коммутатор 33 по управляющемусигналу с выхода элемента ИЛИ 32на первый информационный выход устройства, В случае несравнения информации, поступающей по входу 17 первого блока 15 выборки информации,с информацией, поступающей па другимвходам, с выхода элемента ИЛИ 32 науправляющий вход коммутатора 33 поступает сигнал, производящий переключение коммутатора 33. При этомна информационный выход устройствапоступает восстановленная информация, Второй блок выборки информацииработает параллельно с первым и наинформационных выходах...
Запоминающее устройство
Номер патента: 1241291
Опубликовано: 30.06.1986
Автор: Конопелько
МПК: G11C 29/00
Метки: запоминающее
...тем самым происходит записьи считьпзание информации в или изисправного байта или слова (7) матрицы 8 по адресам (2 и 4) с входов 32или на выходы 33 устройства черезблоки 26, 28, 23,,Если опрашивается дефектный байтэлементов памяти матрицы 8, то водном из слов ЛЛМ 3 происходит совпадение поступивших по входам 2 и 4адресов слова и разряда с хранимыми,и на соответствующем выходе 17 П 1 П 1 3,выходе ( элемента ИЛИ 12 устанавливается единичный сигнал. Этот сигнал.закрывает (устанавливает на выходах7, 20 и 21 нулевые сигналы) дешифратор 1; дешифратор 5 опрашивает резервное слово (11) (замещающее дефектные байты) матрицы 8. Кроме того,данный единичный сигнал опрашивает,проходя через соответствующий элемент ИЛИ 19, один из байтов резервно. го...
Запоминающее устройство с самоконтролем
Номер патента: 1243039
Опубликовано: 07.07.1986
Автор: Клочан
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...выходы счетчика 5. Сигнал разрешения на вьдачу результата поступает на счетчик 5 после срабащ35 тывания компаратора 7 с задержкой, установленной временем элемента 29, достаточной для срабатывания компаратора 6 в случае, если при измерении временных параметров блока аналоговой памяти его коэффициент передачи40 превышает требуемое значение.Исходное состояние устройства при измерении времени хранения остается таким же, как при измерении времени запоминания с тем лишь отличием, что45 на шине 13 воздействует нулевой сигнал "Режим".Измерение времени хранения начинается с установлением единичного сигнала "Измерение" на входе 14. По этому сигналу триггеры 18 и 19 изменяют свое состояние, по их выходным сигналам ключ 3 размыкается, а блок 2...
Запоминающее устройство с самоконтролем
Номер патента: 1244726
Опубликовано: 15.07.1986
Авторы: Воронин, Титов, Юматов
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...2корректирующих сигналов, Под действием управляющих сигналов с первогои второго выходов блока 12 управле 1244726ния в накопителе 1 производится запись информационных битов и дополнительных битов кода Хемминга.В такте считывания с адреснойшины 13 поступает код адреса, с шины17 - сигнал обращения, с шины 18сигнал считывания, Работа адресной.части аналогична циклу записи. Подвоздействием управляющего сигнала свторого выхода блока 12 управленияв накопителе 1 происходит считываниеинформации по адресу, принятому нарегистр 7 адреса, Считанные битыинформации и биты кода Хемминга поступают в блок 3 коррекции информации, где, в случае обнаружения одиночной ошибки, происходит ее исправление и выдача на выходную информационную шину 13,...
Устройство для контроля полупроводниковой оперативной памяти
Номер патента: 1244727
Опубликовано: 15.07.1986
МПК: G11C 29/00
Метки: оперативной, памяти, полупроводниковой
...контролируемойпамяти информация, Блок 7 слжит дляпоразрядного сравнения данных, считанных из проверяемой памяти по заданным последовательностям адресов,с данными, которые были записаныпо тем же адресам,Обнаружение несовпадения кодов, записанных и считываемых из памяти, свидетельствует о наличии неисправности (например, наличие постоянной "1" или "О")При совпадении на протяжении всего цикла контроля записанной и считанной информации осуществляется следующий цикл записи и считывания, Такие запись и считывание со сравне 1244727нием выявляют взаимное влияние между ячейками контролируемой памяти. Кроме того, возможно выявление адресных цепей, находящихся в состоянии постоянного "О" или "1", и коротко- замкнутых адресных цепей. При...
Запоминающее устройство с коррекцией программы
Номер патента: 1246140
Опубликовано: 23.07.1986
Авторы: Ваврук, Елагин, Тимофеенко, Филимонов
МПК: G11C 29/00
Метки: запоминающее, коррекцией, программы
...7 элементов И ( Фиг,Зв ) на первые входы коммутатора 19. Одновременно сигнал Считывание открываеткоммутатор 9 по первым входам, т,е,разрешает выдачу на адресные входыблоков постоянной 2 и полупостоянной4 памяти кода адреса.На выходе 5,Формирователя формируется сигналнСчитывание ЗУ (Фиг.Зг), по которому происходит считывание информациис блоков 2 и 4 по ранее установленному адресу, Информация с блоков 2 и,4 поступает на входы блока 5.В блоке 4 полупостоянной памятиимеется дополнительный информационныйразряд (второй выход блока 4), указывающий на наличие коррекции покаждому адресу,Если информация откорректирована,единичный уровень на втором выходеблока 4 разрешает прохождение черезкоммутатор 5 информации с блока 4.Если информация в блоке...
Устройство для обнаружения ошибок в блоке постоянной памяти
Номер патента: 1246141
Опубликовано: 23.07.1986
Авторы: Замуруев, Соболев, Суворов
МПК: G11C 29/00
Метки: блоке, обнаружения, ошибок, памяти, постоянной
...от сигнатур, измеренных с заведомо исправного БПП, Таким образом, для нахождения неисправной микросхемы нужно измерить сигнатуры всех плоскостей и, зная плоскости, сигнатуры которых неверны, определить неисправную микросхему, Очередность выборки микросхем БПП устанавливают блоки: формирователь 6, коммутатор 7 и дешифратор 11, к входам которого подключены К старших адресных разрядов БПП.Параллельный 2 разрядный двоич. ный код на выходе БПП превращается во временную последовательность еди-, ниц и нулей на первом входе сигнатур- ного анализатора 4 с помощью мультиплексора 3. В том случае, когда какие-то разряды иэ этого 2 -разрядИ 1 ного кода не нужно вводить в сигнатурный анализатор 4, то в тот момент, когда информационные шины этих...
Способ контроля прошивки кодовых жгутов постоянного запоминающего устройства и устройство для его осуществления
Номер патента: 1247950
Опубликовано: 30.07.1986
Автор: Карлов
МПК: G11C 29/00
Метки: жгутов, запоминающего, кодовых, постоянного, прошивки, устройства
...23. Формирователь 6 выполнен из элементов И 24 и 25, элемента 26 задержки и инвертора 27.Предпагаемый способ реализуется45при контроле прошивки кодовых жгутовПЗУ следующим образом.Перед началом работы генератор 16и счетчик 8 устанавливают в исходноесостояние, Затем кнопкой 18 запускается генератор 16, первым импульсомкоторого в соответствии с разреп 1 ающим сигналом на первом выходе дешифратора 10 срабатывает первый элемент12, сигналом с которого через усилитель 14 опрашиваются первые провода19 и 20. При этом, если оба проводав каждой разрядной цепи проходят с 50 2одной стороны датчика 21 (единичной или нулевой стороны ), то на выходе усилителя 23 соответствующего разряда формируется суммарный сигнал единичного уровня, что...
Устройство для контроля блоков
Номер патента: 1247951
Опубликовано: 30.07.1986
Авторы: Белалов, Бочков, Рудаков, Саламатов
МПК: G11C 29/00
Метки: блоков
...данные хранятся в памяти блока 1Текущий адрес с блока 1 передается в регистр 19, на мультиплексор 14 и через мультиплексор 15в регистр 20. Компаратор 7 сравнивает текущий адрес с конечным, Мультиплексор 16 в зависимости от кода микрокоманды анализирует результаты операций блока 1 или состояние выходоврегистра 19, или результат сравненияадреса с компаратора 7. Мультиплексор13 в зависимости от кода микрокомандыподготавливает адрес следующей микрокоманды одним из трех способов: приемадреса с регистра 23 или с регистра19 (безусловный переход) или приеммладшего разряда адреса с мультиплексора 16 (условный переход),30Текущие данные формируются в блоке1 и через регистр 19 поступают намультиплексор 10 или могут считываться с накопителя 4...
Устройство формирования адресов для контроля блоков памяти
Номер патента: 1249587
Опубликовано: 07.08.1986
Авторы: Боголюбова, Веккер, Нейман, Плешев
МПК: G11C 29/00
Метки: адресов, блоков, памяти, формирования
...код первого адреса подмассиваМ для записи по нему информации, инверсной исходной. Далее блок 1 управления устанавливает на выходе 15сигнал "Считывание", а на управляющем входе коммутатора 4 - сигнал,разрешающий передачу на выходы 5 кода адреса, формируемого на выходахэлементов И группы 10.Далее устройство выполняет первый цикл Формирования адресных переходов, в котором осуществляются пере.ходы от каждого адреса подмассива к,первому адресу подмассива М, Дляэтого в каждом периоде обращения кблоку памяти блок 1 управления меняет уровень сигнала на управляющемвходе коммутатора 4, в соответствиис чем на выходы 5 через коммутатор 4поочередно поступают коды адресовподмассивов М и Б. По спаду сигналаблока управления, поступающегонасчетный...
Устройство для контроля интегральных микросхем оперативной памяти
Номер патента: 1249588
Опубликовано: 07.08.1986
МПК: G11C 29/00
Метки: интегральных, микросхем, оперативной, памяти
...не при нулевомадресе, а при первом.Таким образом, при каждом новомкадре записи информации адрес записываемой единицы последовательно увеличивается до 2 -1. После последнегокадра записи-считывания импульсов переполнения счетчика 4 кадров опрокидывается триггер 6 останова,Под воздействием сигнала с триггера 6 останова блок 5 сравнения выдает информацию, инверсную по отношению к той, которая выдается в первом цикле и которая записана в проверяемую микросхему 15.При каждом кадре работы устройства, при записи информации по 2 аднресам в микросхему 15 записываетсяодна единица и 2" -1 нулей, В процессе проверки микросхемы по первомуциклу считывается информация в 2"кадров и, следовательно, в счетчик12 результата в случае проверки исправной...
Устройство для контроля памяти
Номер патента: 1249589
Опубликовано: 07.08.1986
Авторы: Ковалев, Лысиков, Седаускас, Яковлев
МПК: G11C 29/00
Метки: памяти
...одиночной ошибки в информационных и контрольных разрядах при в=64.Генерируемый синдром с выходов второго блока 4 сумматоров по модулю два поступает на блок 5 обнаружения двойной ошибки. Сигнал многократной четной ошибки формируется в зави" симости от битов синдрома 8 -Я иО Т поступает на первый вход блока 7 формирования признаков ошибок, Генерируемый синдром поступает также на блок 6 обнаружения многократной нечетной ошибки, который формирует сигнал многократной нечетной ошибки, поступающий на второй вход блока 7 формирования признаков ошибок.Генерируемый синдром поступает также на входы группы блока .7 формирования признаков ошибок, который оперативно формирует сигнал наличия 1ошибки в принятом информационномслове.Устройство...