Мякочин
Универсальный dv(т)-триггер
Номер патента: 1552358
Опубликовано: 23.03.1990
Авторы: Грановский, Мякочин
МПК: H03K 3/037
Метки: dv(т)-триггер, универсальный
...триггера зафиксирована поступившая на 0-вход единичная информация и ее последующие изменения приуровне синхроимпульса С = 1 не влияют на состояние элементов ИЛИ-НЕ 1-3,Одновременно "1" с выхода элемента И4, поступающая на вход элементаИЛИ-НЕ б, переключает БЯ в состояние,при котором на Я-выходе появляетсят,е, единичная информация, присутствовавшая на Р-входе, в моментпоступления синхроимпульса передается на выход триггера. Если при С0 на П-входе присутствует нулевая информация (Э = 0), то на выходах элементов ИЛИ-НЕ 1-3 устанавливаются соответственно уровни "1", "0, 1", При поступлении на триггер синхроимпульса г = 1 (при 7 = - 1) включается элемент И 5 л замыкается обратная связь: 1 с зыхода элемента ИЛИ-НЕ 3 подается через...
Кольцевой счетчик
Номер патента: 1531213
Опубликовано: 23.12.1989
Авторы: Грановский, Мамедов, Мякочин
МПК: H03K 23/54
...присутствуют единицы, что приводит к переключению КБ-триггера 3третьего разряда в единицу и образо 30ванню "1" на выходе ЯЗ. В счетчикеустанавливается выходной код 1110,С поступлением четвертого счетного импульса срабатывает последнийтриггер 4 и на выходах Я - Я 4 устройства устанавливаются единицы, образуя выходной код счетчика 111.После переключения последнего триггера 4 в "1" по сигналам с его прямогои инверсного выходов, поступающим на 0входы первого формирователя 7, на выходе последнего Формируется короткийимпульс нулевого уровня, который через первый элемент И 10 сбрасываеттриггер 13 запуска в нуль, т.е. производится коррекция фазы триггеров13, при которой на первой тактовойшине 11 устанавливается "0", а навторой шине 12 -...
Квадратор
Номер патента: 1319026
Опубликовано: 23.06.1987
Авторы: Алиев, Вердиев, Мякочин, Тургиев
МПК: G06F 7/552
Метки: квадратор
...разряд меньше, чем необходимо для формирования максимального нечетного числа, образующегося при поступлении ца вход ус:тройства х б 2- 2", Лноичцо число 2 х -1=2" -1лакс состоит нэ и+1 единиц и требует для представления (и+1)-разрядного двоичного счетчика, Этот разряд искзтючетт из груттгщ млталллтх цесуммирующих разрядов счетчика 1, в связи с чем в целях обеспечения однозначного соответствия между кодами и-щ старших разрядов нечетных чисел 2 з.-1 и номерами д входных импульсов согласно выражению (1) весовые коэффициенты двоичных разрядов счетчика 1 учитываются при образовании суммыс удвоением веса.При поступлении на вход счетчика 1 каждых х =-импульсов иэ входногоО)числа х происходит переключение из 1" в "О" его щ-го разряда, отчего...
Статистический анализатор
Номер патента: 1270765
Опубликовано: 15.11.1986
Авторы: Вердиев, Мякочин, Тургиев, Шейтман
МПК: G06F 17/18
Метки: анализатор, статистический
...и через элементы ИЛИ 11, И 17 и ИЛИ 13 вновь производит запуск 4 О АЦП 1. Затем описанный процесс повторяется до тех пор, пока на входе Вв/Выв находится вывший потенциал (логическая 1), Пррропределении интегрального закона распределения 45 (иа входе И/Д - логическая 1) не только первый запуск АЦП 1, а все последующие происходят под действием сигнала переноса Р с выхода второго счетчика б, а запуски распределителя 50 3 сигналов происходят под действием импульса конца преобразования (КП) с выхода АЦП 1 и а 4 с выхоДа распРеделителя 3 сигналов. Первый Р после обнуления ОЗУ 4 запускает АЦП 1 по 55 цепи: И 18 и ИЛИ 13. Код с выхода АЦП 1 посредством сигнала КП с выхода АЦП 1 заносится во второй счетчик 6 и тем же сигналом КП по цепи...
Адаптивное устройство для масштабирования
Номер патента: 1156091
Опубликовано: 15.05.1985
Авторы: Абдуллаев, Алиев, Гержой, Измайлова, Исмайлов, Мякочин, Тургиев, Шейтман
МПК: G06F 17/18
Метки: адаптивное, масштабирования
...синхронизации.Устройство содержит аналого-цифровые преобразователи 1, блоки 2 определения экстремумов, блоки 3 определения разности, сумматоры 4, 20коммутаторы 5, блок 6 синхронизации,Блок 2 определения экстремума содержит регистр 7 и цифровой узел 8 сравнения.Блок 3 определения разности содер жит сумматор 9, шифратор 10 и регистр11, Блок 4 синхронизации содержит генератор 12 тактовых импульсов, первыйсчетчик 13 и второй счетчик 14. Процесс работы устройства состоит из 30двух циклов: цикла адаптации (количество выборок случайного процессаопределяется емкостью первого счетчика 13) и цикла масштабирования(количество выборок определяетсяемкостью второго счетчика 14).После подачи импульса "Пуск" навходы К счетчиков 13 и 14 устройст Входы...
Адаптивный кодирующий преобразователь стационарных случайных процессов
Номер патента: 960846
Опубликовано: 23.09.1982
Авторы: Алиев, Мякочин, Тургиев
МПК: G06F 17/18
Метки: адаптивный, кодирующий, процессов, случайных, стационарных
...счетчики 30 и 31.40Блок 7 определения масштаба со- держит формирователи 32, элементы И 33 и запоминающий регистр 34.Блок 2 управления строится на основе синхронного управляющего автомата (УА) с жесткой логикой, закон функционирования которого определяется необходимыми для кокретного устройства временными соотношениями между последовательнОстями входных и выходных сигналов, В вычитающие счетчики 30 и 31 предварительно устанав" ливастся код. Множества Х, В, С являются множествами входных сигналов, где Х = хо, х, х 1 - множество. 55 входных сигналов УА, х о - сигнал за-пуска; х - сигнал конца очистки бло- ка памяти (БП); х - сигнал определе"ния значений ХП 1;и и Хтпах6 1 ОЕсли во всех (и) старших разрядах кода размаха на выходе сумматора...
Устройство для адаптивного кодированиястационарных случайных процессов
Номер патента: 822199
Опубликовано: 15.04.1981
Авторы: Алиев, Мякочин, Тургиев, Шейтман
МПК: G06F 17/18
Метки: адаптивного, кодированиястационарных, процессов, случайных
...времени 1 тинного кодирования на выходе устройх - выходной код АЦП в момент ства образуется массив значений выбовремени 1; рок стационарного случайного процесх;,- выходной код блока оценкиЗ 5 са ч(1), определяемых следующим об)ъоминимума в момент време- Разом;ни 1х,- хЗначения у; поступают на регистр у- - "=пайяти, в которой производится оцен 2ка максимального диапазона Флуктуа очевидно, что восстановить исходныйции процесса на интервале адаптации случайный процесс х(1) можно в соот(Ъах )дветствии с выражением(увак)А - (Хвак)д (хрип)А(2) х 2"ч;+ (х,)(7)где (х ), (х;)д - максималь-, Устройство работает следующим обное и минимальное значение случайного 45 разом.процесса в цикле адаптации.Оценкой кодируемый стационарный...
Устройство для контроля печатных плат
Номер патента: 738202
Опубликовано: 30.05.1980
Авторы: Алиев, Измайлова, Мустафаев, Мякочин, Тургиев, Шейтман
МПК: H05K 1/04
...а затем считывание Епформации с контролируемой платы 1 и сравнение е с записанной55 в блоке памяти.Как в переом тд.и во втором этапах лля считыВеня ифор а Пи с илать служат четные ею ы иркй руи 1 а це -Видо плосккх пружлц, расположенцых В к дждс й Группе Вдоль одно Й;псеяк к пОд30 ут:лом к плате, причем Группа 3 ОндОВ 4 пдраллельеа группе зондов 6. Неченые зонды первой группы соединены через кое,1 мутагор 9 с блоком л-равлени 51 10 д четные зондь - с рог.стром памяти 11 сседЕПенеыее с 6;оком памяти 12 и блоком срдвеепия и индикации 1 3. Оееди второй группы, рдсполсжеЕные напротив четных зседов первой группы, чсрез коммутатор .4 соединены с 6 локом уп 40 рдвления 10, Зснлы 6 дополнительной группы замкнуты между собой и соедкцсць блоком...
Устройство для адаптивного кодирования стационарных случайных процессов
Номер патента: 734717
Опубликовано: 15.05.1980
Авторы: Алиев, Мякочин, Тургиев, Шейтман
МПК: G06F 17/18
Метки: адаптивного, кодирования, процессов, случайных, стационарных
...с управляюшим входом блока изменения масштаба, вы- З 5 ходы аналого-цифрового преобразователя подключены к соответствуюшим входам блоков статистической оценки максимума и минимума процесса, выходы которых соединены соответственно со второй группой входов коммутатора и с первой группой входов сумматора, вторая группа входов которого подключена к соответствуюшим выходам коммутатора.45Повышение точности адаптивного кодирования обеспечивается тем, что источник сигнала соединен непосредственно с аналого-цифровым преобразователем, а все остальные блоки включены на выходе аналого-цифрового преобразователя, дискретные по принципу действия и погрешности йе вносят.Принцип действия описываемого устройства иллюстрируется фиг. 1, где55 показаны...