Формирователь синхросигналов

Номер патента: 1188722

Авторы: Забуранный, Загребной

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧ ЕСКРЕСПУБЛИН 9) (11) ГОСУДАРСТ ПО ДЕЛАМ РЕТ ННЫЙ КОМИТЕТ СССРЗОБРЕТЕНИЙ И ОТКРЫТИЙ ПИСАНИЕ К АВТОРСКОМУ С 8 ИДЕТЕЛ(72) А. Г. Забуранный и В. Н. Загребной (71) Киевский ордена Трудового Красного Знамени завод электронных вычислительных и управляющих машин(54) (57) ФОРМИРОВАТЕЛЬ СИНХРОСИГНАЛОВ, содержащий генератор тактовых импульсов, шину запроса и сдвиговый регистр, выходы которого соединены с первыми выходными шинами и первыми входами блока элементов И, выходы которого подключены к вторым выходным шинам, отличающийся тем, что, с целью повышения надежности и расширения функциональных возможностей, в него введен регистр памяти, информационные входы которого соединены с выходами сдвигового регистра, вход сброса которого подключен к шине запроса, управляющему входу генератора тактовых импульсов и входу сброса регистра памяти, выходы которого соединены с вторыми входами блока элементов И и дополнительными выходными шинами, а вход записи регистра памяти подключен к одному из выходов генератора тактовых импульсов, другой выход которого соединен с входом сдвига сдвигового регистра.Изобретение относится к импульсной технике и может быть использовано в асинхронных и синхронных устройствах, которые выполняют необходимые операции с помощью синхронизирующих сигналов.Цель изобретения - повышение надежности и расширение функциональных возможностей путем конструктивного упрощения устройства и формирования сигналов с дискретностью, равной полупериоду задающего генератора тактовых импульсов, с возможностью использования устройства в синхронном и асинхронном режимах. На фиг. 1 - 3 представлена блок-схема формирователя синхросигналов и временные диаграммы. Формирователь синхросигналов содержит сдвиговый регистр 1, блок элементов И 2, шину 3 запроса, первые 4 и вторые 5 выходные шины, генератор 6 тактовых имггульсов, регистр 7 памяти и дополнительные выходные шины 8.Шина 3 запроса соединена с управляющим входом генератора 6 тактовых импульсов входами сброса сдвигового регистра 1 и регистра 7 памяти, входы сдвига и записи которых подключены к выходам генератора 6 тактовых импульсов, а выходы сдвигового регистра 1 и регистра 7 памяти соединены соответственно с выходными шинами 4 и 8, а также с входами блока элемег 1 тов И 2, выходы которого подключены к выходным шинам 5.Пример, Сдвиговый регистр 1 выполнен на восьми Э-триггерах 9 и 10 с общей установкой в О. Выходы 11 - 17 0-триггеров сдвигового регистра 1 соединены с информационными входами последующих Хутриггеров. Выходы 12 и 17 сдвигового регистра 1 соединены с первыми входами блока элементов И 2. Выходы 11, 13, 14, 16 и 18 сдвигового регистра 1 подключены к выходным шинам 4, а выходы 12, 14 - 17 сдвигового регистра 1 соединены с информационными входами регистра памяти 7.Блок элементов И 2 содержит элементы И 19, И-НЕ 20 и 21, И 22 - 24, вторые входы 25 - 33 блока элементов И 2 соединены с выходами регистра 7 памяти, а выходы 34 - 39 блока элементов И 2 подключены к выходным шинам 5.Генератор тактовых импульсов 6 содержит элемент И - НЕ 40, первый вход которого подключен к шине запроса 3, элемент И-НЕ 41, входы которого подключены к выходу элемента И-НЕ 40, элемент И-НЕ 42, входы которого соединены с выходом элемента И-НЕ 41, 1 К-триггер 43, Я-вход которого подключен к шине запроса 3, С-вход соединен с выходом элемента И-НЕ 42, на входы 1 и К подается уровень 1, а выходы 1 К-триггера 43 являются выходами генератора тактовых импульсов 6 и соедине 10 15 20 25 30 35 40 45 50 55 ны с вторыми (записи и сдвига) вхс гами регистра 7 памяти и сдвигового регистра 1,КС-цепочку генератора 6 составляют резисторы 44 и 45 и конденсатор 46.Регистр 7 памяти содержит восемь триггеров 47 и 48, выходы 49 - 53 которых подключены к выходным шинам 8. Шина запроса 3 подключена к входам сброса сдвигового регистра 1 и регистра памяти 7. Формирователь синхросигналов работает следующим образом.После включения питающего напряжения при отсутствии положительного управляющего сигнала на шине 3 запроса, происходит обнуление сдвигового регистра 1 и регистра 7 памяти, а триггер 43 по 8-входу устанавливается в единичное состояние, При появлении положительного управляющего сигнала на шине 3 запроса начинает работать управляемый задающий генератор 6 тактовых импульсов. Парафазные тактовые импульсы с выхода триггера 43, являющегося делителем частоты и предназначенного для получения импульсов генератора со скважностью два, поступают на вход сдвига сдвигового регистра 1 (с (;)-выхода триггера 43) и на вход записи регистра 7 памяти (с Я-выхода триггера 43). По первому положительному перепаду серии тактовых импульсов происходит занесение информации в первый триггер сдвигового регистра 1. Высокий уровень сигнала с выхода 17 первого триггера сдвигового регистра 1 подается на информационные входы первого триггера регистра 7 памяти и второго триггера сдвигового регистра 1, Через полпериода тактового интервала происходит занесение единичной информации в первый триггер регистра 7 памяти и через один период - во второй триггер сдвигового регистра 1. Таким образом, через полпериода на выходе первого триггера регистра памяти 7 и через один период на выходе второго триггера сдвигового регистра 1 вырабатываются положительные перепады напряжений. Очередными перепадами сигналов с выходов генератора 6 тактовых импульсов устанавливаются в единичное состояние последующие триггеры сдвигового регистра 1 и регистра 7 памяти, как это показано на фиг. 3.Наличие парафазных серий, формируемых с помощью триггера 43, позволяет осуществлять занесение информации в сдвиговый регистр 1 и регистр 7 памяти со сдвигом во времени, равным полупериоду генератора 6. Синхроимпульсы с выходов сдвигового регистра 1 и регистра 7 памяти поступают соответственно на выходные шины 4 и 8, а также на входы блока элементов И 2, на выходах которого происходит формирование сигналов необходимой длительности.Организация работы сдвигового регистра 1 и регистра памяти 7 на парафазных сериях обеспечивает возможность формирования управляющих сигналов с помощью блока элементов И 2 с дискретностью, равной полупериоду задающего генератора 6.После формирования серии синхросигналов задающий генератор 6 продолжает работать, но формирование новой серии происходит только после снятия сигнала запроса (установки сдвигового регистра 1, регистра 7 памяти и триггера 43 в исходное состояние) и последующего прихода сигнала на шину 3 запроса.1188722 Редактор Л. ПчелннскаяЗаказ 6745/50 ЬОМ УБОЮ Юыхад Р УЫ,1 Од Г 7 ВыхоИ 1 ЗМКОд 7 г УБЦадО диюд н ВБиОд 15 йХООЮ ЮМОВ 1 У 8 июдМ йАОРЛ Ю/1 ОЯ 5 Рыид Я РБ/Юд 27 РююФ ЯУ РБ/ХОО 31 8 И 1 ОФ 82 рыада РБИОО Я ЯБУОК 35ЕЫХОд,7 Б Рььгад 37 ЮБЧОУЗВ РЫХОЛ 9 Составитель В. Потапов Техред И. Верес Корректор И. Эрдейи Тираж 709 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж - 35, Раушская наб., д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

3693951, 20.01.1984

КИЕВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ЗАВОД ЭЛЕКТРОННЫХ ВЫЧИСЛИТЕЛЬНЫХ И УПРАВЛЯЮЩИХ МАШИН

ЗАБУРАННЫЙ АНАТОЛИЙ ГРИГОРЬЕВИЧ, ЗАГРЕБНОЙ ВАДИМ НИКОЛАЕВИЧ

МПК / Метки

МПК: G06F 1/04

Метки: синхросигналов, формирователь

Опубликовано: 30.10.1985

Код ссылки

<a href="https://patents.su/4-1188722-formirovatel-sinkhrosignalov.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь синхросигналов</a>

Похожие патенты