Устройство коррекции ошибок с контролем

Номер патента: 1156076

Авторы: Минасянц, Туманьян, Угуджян

ZIP архив

Текст

(56) "Электроникас. 79-86.Авторское сВ 951407, кл,ами Бюл. В 18 янц, М.К. Туманя 80, В 1 ССР1980. видетельство С 11 С 29/00 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙОПИСАНИЕ ИЗО(54)(57) УСТРОЙСТВО КОРРЕКЦИИОШИБОК С КОНТРОЛЕМ, содержащее регистр контрольных разрядов, регистрданных, шифратор, формировательчетности, схему сравнения, первый.сумматор по модулю два, накопитель,дешифратор, причем первый информационный вход регистра данных является информационным входом устройства, а выход является информационным выходом устройства и соединенс входами шифратора, формирователячетности и первым входои накопителявыход которого соединен с вторыми первым информационными входамирегистра данных и первым информационным входом регистра контрольныхразрядов, выход которого соединенс первым входом схемы сравнения,вторые входы которой соединены свыходом шифратора и вторым входомнаксаителя, первьй и второй входыпервого сумматора по иодулю два 8011560 единены соответствен регистра контрольных разрядов и формирователя четности, выход дешифратора соединен с вторым информационным входом регистра контрольных разрядов и третьим информационным входом регистра данных, о т л и ч а ю щ е е с я тем, что, с целью повышения эфФективности контроля, устройство дополнительно содержит регистр синдромов, второй сумматор по модулю два, коммутатор и триггер ошибки, причем синхровход регистра синдромов является синхровходом устройства, а первый и второй информационные входы соединены соответственно с выходами схемы срав кения и первого сумматора по модулю два, подключенными также к группе информационных входов коммутатора, . управляющий вход которого соединен с выходом разряда "одиночной ошибки" регистра синдромов, а информационный вход - с выходом второго сумматора по модулю два, входы которого соединены с группой выходов регистра синдромов, соединенной также с входами дешифратора, выход коммутатора соединен с информационным входом триггера ошибки, синхровход которого соединен с входом 11иГотовность данных устройства, выход триггера ошибки является выкодом ошибки устройства.1156076 2Синдромы Я; и Я по сигналу "Прием" поступают в регистр 8 синдромов8, где анализируются.При Я = О, Я; Ф 0 имеет месточетная ошибка, при Я : О, Я - 0ошибки нет, а при Я = 1 имеет местоодиночная ошибка.Контрольная сумма на выходе второго сумматора 10 по модулю два 10 независимо от вида ошибки при правильной работе тракта 3, 4, 6, 7, 8имеет следующий вид 1Изобретение относится к автоматике и вычислительной технике и может быть применено при разработке запоминающих устройств ЦВМ и систем обработки и хранения информации.Цель изобретения - повышение эффективности контроля.На чертеже представлена блок-схе ма устройства,Устройство содержит регистр 1 контрольных разрядов, регистр 2 дан ных, шифратор 3, формирователь 4 четностинакопитель 5, схему 6 сравнения, первый сумматор 7 по модулю два, регистр 8 синдромов, дешифра тор 9, второй сумматор 10 п модулю два, коммутатор 11, триггер 12 ошиб- КИ е Устройство работает следующим 20 образом.. В режиме записи информация поступает на первый вход регистра 2 данных; На выходе шифратора 3 формиру-, ются контрольные разряды С-биты 25 (СоС 1 .Ст)которые вместе с данными записываются в накопитель 5. В режиме чтения данные из накопителя 5 поступает на регистр 2 данных, а контрольные разряды (С-биты) - на регистр 1 контрольных разрядов. На выходе шифратора 3 формируются новые контрольные разряды (С"биты), а на выходе формирователя 4 четности - биты четности З 5 каждого байта данных (Р, Р,). Нрочитанные С-биты и вновь сформированные С-биты на схеме 6 сравнения сравмиваются и на выходе схемы формируются синдромы ошибки Я. -биты(Я; ж С,ЭС, ) . На первом сумматоре по модулю два 7 формируется синдромЯ:, С,ж С, ++. С Д+ Р + Р + ,Я .+ Я + Я .+. + Я,: О Нри одиночной ошибке (Я:1) возбуждается дешифратор 9 и на одном из его выходов возникает сигнал коррекции неисправного разряда: информационного или контрольного. При правильной работе корректирующей цепи на выходах схем 6 и 7 должен быть нулевой код после, проведения коррекции в регистрах 1 и 2.Результаты контроля со схем 6, 7 и 1 О и сигнал,с выхода регистра 8 синдромов поступают в коммутатор 11 соответственно на информационные и управляющий входы, сигнал с выхода которого по синхросигналу "Готовность данных" принимается на триггер 12. Наличие сигнала ошибки на выходе триггера 12 и сумматора 10 по модулю два означает неисправность в тракте 3, 4, 6, 7 и 8. Наличие же сигнала ошибки только на выходе триггера 12 указывает на неисправность в цепи дешифратора 9 или корректирующих входов регистров 1 и 2Таким образом, предлагаемое устройство осуществляет как контроль аппаратуры коррекции, так и локализа цию неисправностей.1 5 б 076Составитель Е.СаркисянРедактор М.Келемеш Техред С,йовжий Корректор М.Максимищинец,Заказ 3147/46 Тираж 710 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб , д. 4/5Филиал ППП "Патент", г. ужгород, ул. Проектная, 4

Смотреть

Заявка

3564665, 05.03.1983

ПРЕДПРИЯТИЕ ПЯ А-7390

МИНАСЯНЦ ЛЕОНИД ЕГИШЕВИЧ, ТУМАНЯН МАРГАРИТА КАРОЕВНА, УГУДЖЯН ПЕТРОС ОГАНЕСОВИЧ

МПК / Метки

МПК: G06F 11/08

Метки: контролем, коррекции, ошибок

Опубликовано: 15.05.1985

Код ссылки

<a href="https://patents.su/3-1156076-ustrojjstvo-korrekcii-oshibok-s-kontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство коррекции ошибок с контролем</a>

Похожие патенты