Устройство для фиксации сбоев

Номер патента: 1151968

Авторы: Водолазкий, Конищев, Костюченко, Матов

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 11 С 06 Г 11/О НИЯ в,и ГОСУДАРСТ 8 ЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ИСАНИЕ ИЭО РСКОМУ СВИДЕТЕЛЬСТВ(56) 1. Авторское свидетельство СССР У 601695, кл. С 06 Р 11/00, 1976.2, Авторское свидетельство СССР В 860074, кл. С 06 Р 11/00, 1979 (прототип).(54)(57) УСТРОЙСТВО ДЛЯ ФИКСАЦИИ СБОЕВ, содержащее два регистра, гене ратор импульсов, первую группу элементов И и группу элементов задержки о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия устройства, в него введены две группы элементов И, группа блоков памяти элемент И, два элемента ИЛИ, элемент задержки и триггер, причем первые входы элементов И первой группы образуют группу входов устройства, выходы элементов И первой группы соединены с единичными входами соответствующих разрядов первого и второго регистров и соответствующими входами первого элемента ИЛИ, выход которого соедине с единичным входом триггера, нулевой вход которого соединен с выходом элемента И, входы которого соединены с инверсными выходамй первого регист ра и выходом элемента задержки, вход которого соединен с выходом вто Я 01151968 рого элемента ИЛИ, прямые выходы первого регистра соединены с первыми входами соответствующих элементов И второй и третьей групп, вторые входы элементов И второй и третьей групп соединены с выходом генератора импульсов, вход запуска которого соеди нен с прямым выходом триггера, прямые выходы второго регистра соединены с третьими входами соответствующих элементов И второй группы, выходы которых соединены с входами соответствующих элементов задержки группы и с входами установки в "0" соответствующих разрядов второго регистра, инверсные выходы которых .о соединены с вторыми входами соответствующих элементов И первой группы, выходы элементов И третьей группы соединены с входами соответствующих блоков памяти группы, информационные выходы которых образуют группу информационных выходов устройства, выходы элементов задержки группыЭвай образуют группу выходов идентификации сбоев устройства,.выходы окончания выборки блоков памяти группы С соединены с входами установки в "0" ф соответствующих разрядов первого ОЮ регистра и соответствующими входам второго элемента ИЛИ, прямой и инверсный выходы триггера являются соответственно выходами неисправности и исправности устройства, 11519680 Изобретение относится к вычислительной технике и может быть использовано при диагностике цифровых вычислительных машин,Известно устройство для фиксациисбоев, содержащее два регистра, счетчик, дешифратор, генератор импульсов,реле времени, формирователь, элементыИ, ИЛИ, НЕ Я.Недостаток устройства - низкоебыстродействие, обусловленное последовательным опросом всех входных цепей аварийных сигналов, независимо отналичия или отсутствия последних.Наиболее близким к предлагаемому15является устройство для фиксациисбоев, содержащее первый и второйрегистры, группу элементов И, блокприоритетов, группу. элементов задержки, шифратор, блок памяти, счетчик,20схему сравнения, генератор импульсов,группу входов аварийных сигналовустройства, группу информационныхвыходов устроиства, причем входыгруппы аварийных сигналов устройствасоединены с единичными входами соответствующих триггеров первого регистра, выходы первого регистра соединены с соответствующими входамиблока приоритетов, выходы блока при- З 0оритетов соединены с входами соответствующих элементов задержки группы, выходы элементов задержки группысоединены с соответствующими входамишифратора и с первыми входами соответствующих элементов И группы, выходы шифратора соединены с соответствующими входами счетчика, выходсчетчика соединен с адресным входомблока памяти и с первым входом схемы 40сравнения, первый выход блока памятиявляется информационным выходом устройства, выход блока паияти соединенс входом параллельного занесениявторого регистра, выход второго регистра соединен с вторым входомсхемы сравнения, выход неравнозначности схемы сравнения соединен сзапускающим входом генератора импульсов, выход равнозначности схемы сравнения соединен с останавливающим входом генератора импульсов, с вторымвходом каждого элемента И группы ис установочными входами счетчика ивторого регистра, выход генератора 55импульсов соединен со счетным входомсчетчика , выходы элементов И группысоединенынулевыми входами соответствующих триггеров первого регистра Г 23Недостаток известного устройстванизкое быстродействие, обусловленноезадержкой обслуживания поступающихсигналов сбоя до момента окончаниявыдачи информации по предыдущемусигналу сбоя.Цель изобретения - повышениебыстродействия устройства,Поставленная цель достигаетсятем, что в устройство для фиксациисбоев, содержащее два регистра,генератор импульсов, первую группуэлементов И и группу элементов задержки, введены две группы элементовИ, группа блоков памяти, элемент И,два элемента ИЛИ, элемент задержкии триггер, причем первые входы элементов И первой группы образуютгруппу входов устройства, выходыэлементов И первой группы соединеныс единичнь 1 ми входами соответствующихразрядов первого и второго регистрови соответствующими входами первогоэлемента ИЛИ, выход которого соединен с единичным входом триггера,нулевой вход которого соединен свыходом элемента И, входы которогосоединены с инверсными выходамипервого регистра и выходом элементазадержки, вход которого соединен свыходом второго элемента ИЛИ, прямыевыходы первого регистра соединены спервыми входами соответствующихэлементов И второй и третьей групп,вторые входы всех элементов И второйи третьей групп соединены с выходомгенератора импульсов, вход запускакоторого соединен с прямым выходомтриггера, прямые выходы второгорегистра соединены с третьими входами соответствующих элементов И второйгруппы, выходы которых соединены свходами соответствующих элементовзадержки группы и с входами установки в "0" соответствующих разрядовВторого регистра, инверсные выходыкоторых соединены с вторыми входамисоответствующих элементов И первойгруппы, выходы элементов И третьейгруппы соединены с входами соответствующих блоков памяти группы, информационные выходы которых образуютгруппу информационных выходов устрой.ства, выходы элементов задержкигруппы образуют группу выходов идентификации сбоев устройства, выходыокончания выборки блоков памятигруппы соединены с выходами установки в "0" соответствующих разрядов первого регистра и соответствующими входами второго элемента ИЛИ, прямой и инверсный выходы триггераявляются соответственно выходаминеисправности и исправности устройства,На фиг, 1 изображена структурнаясхема устройства для фиксации сбоев;1на фиг. 2 - структурная схема одногоиз вариантов блока памяти.Устройство для фиксации сбоев(фиг. 1) содержит группу 1 входов 15устройства, первую группу 2 элементовИ, первый регистр 3, содержащий группу 4 триггеров, второй регистр 5,содержащий группу 6 триггеров, первый элемент ИЛИ 7, триггер 8, элемент И 9, вторую группу 10 элементовИ, третью группу 11 элементов И, генератор 12 импульсов, группу 13 элементов задержки, группу 14 блоковпамяти, элемент 15 задержки, второй 25элемент ИЛИ 16, группу 17 информационных выходов устройства, выход 18исправности устройства, группу 19выходов идентификации сбоев устройства, выход 20 неисправности уст- Збройства.Блок 14 памяти группы (фиг. 2)содержит элемент 21 задержки, группурегистров 22, и групп элементов И 23,где и - число регистров в группе 22,узел 24 дифференцирования, группуэлементов ИЛИ 25, выход 26 окончаниявыборки блока, группу 27 выходовблока, вход 28 обращения блока памяти, счетчик 29 адреса и дешифратор 30 40Устройство. для фиксации сбоевработает следующим образом,В исходном состоянии регистры 3и 5 обнулены. Обнулен также и триггер 8, Генератор 12.импульсов остановлен нулевым уровнем с прямоговыхода триггера 8. Для каждого д-го( = 1.и) сигнала сбоя в соответствующем блоке 14 памяти группыхранится информация, подлежащая вы Одаче при его возникновении, (Например, наименование аварийного сигнала, наименование аварийного сигнала,наименование источника аварийногосигнала, перечень элементов источ- уника аварийного сигнала, статистические оценки надежности функционирования элементов и тому подобная информация). Единичный уровень с инверсного выхода -го триггера 6 второго регистра 5 присутствует на втором входе 1-го элемента И первой группы 2, Счетчики 29 адреса всех блоков 14 памяти группы находятся в нулевом состоянии.При поступлении 1-го сигнала сбоя он проходит через -й элемент И первой группы 2 и запоминается в д-м триггере 4 первого регистра 3 и в -м триггере группы 6 второго регистра 5, атакже через первый элемент ИЛИ 7 устанавливает триггер 8 в единичное состояние. Нулевым уровнем с инверсного выхода -го триггера группы 6 закрывается 1-й элемент И первой группы 2, нулевым уровнем с инверсного выхода 1-го триггера группы 4 закрывается элемент И 9. Единичный уровень с прямого выхода 1-го триггера группы 4 поступает на первые входы -х элементов И второй 10 и третьей 11 групп. На третий вход каждого -го элемента И второй группы 10 поступает единичный уровень с прямого выхода -го триггера группы 6,Единичный уровень с прямого выхода триггера 8 запускает генератор 12 импульсов. Единичный сигнал с выхода генератора 12 импульсов проходит через х-й элемент И второй группы 10, Сигнал с выхода -го элемента И второй группы 10 обнуляет -й триггер группы б, разрешая тем самым поступление на вход нового х-го сигналасбоя и закрывая -й элемент И второйгруппы 10 для прохождения следующихединичных сигналов от генератора 12 импульсов. Этот же сигнал поступаетна вход -го элемента задержки группы 13,и, задержанный, передается на соответствующий выход идентификации сбоеь группы 19 устройства. Элементы задержки группы 13 служат для сообщения о начале выдачи информации, характеризующей сбой. Единичные снгналы с выхода генератора 12 ияпульсов проходят через д-й элемент И третьей группы 11 на вход -го блока 14 памяти группы, обеспечивая выдачу информации в виде сигналов из последовательно расположенных п регистров 22 1-го блока 14 памяти группы на соответ ствующие информационные выходы группыустройства.Если во время выдачи информациипо -му сигналу сбоя возникает новый-й сигнал сбоя, то он проходит черезэлемент И первой группы 2 и запоминается в -м триггере группы 6. Единичный уровень с прямого выхода 1-готриггера группы б поступает на третий 5вход -го элемента И второй группы 10.С приходом единичного сигнала от генератора 12 импульсов факт возникновения 1-го сигнала сбоя будет виден ввиде сигнала на соответствующем выхо 10де группы идентификации сбоев устройства, после чего 1-й триггер группы 6обнуляется.Работа устройства при поступленииК-го (К = 1, , 11 К1) аварийного сигнала во время выдачи информациипо 1-му сигналу сбоя аналогична описанной, за исключением исходногосостояния, триггер 8 - в единичномсостоянии и генератор 12 импульсов 20запущен,В момент окончания выдачи информации по ь-му сигналу сбоя 1-йблок 14 памяти группы выдает сигналокончания выборки, который обнуляет 251-й триггер группы 4 и через второйэлемент ИЛИ 16, задержанный на времяпереходных процессов в -м триггерегруппы элементом 15 задержки, поступает на соответствующий вход элемен- ЗОта И 9. В случае, если устройствоне ведет выдачу информации по какомунибудь другому сигналу сбоя регистр3 - в нулевом состоянии), указанныйсигнал проходит через элемент И 9 иобнуляет триггер 8, нулевым уровнемс прямого выхода которого останавливается генератор 12 импульсов. Устройство находится в исходном состоянии, о чем сигнализирует единичныйуровень на выходе 20 исправности.Рассмотрим работу блока 14 памяти,фиг. 2, В исходном состоянии счетчик29 адреса - в нулевом состоянии,Единичный уровень с нулевого выхода дешифратора 30 присутствует на первых входах всех ш элементов И 23 первой группы. На всех остальных выходах дешифратора - нулевые уровни.При поступлении сигнала на вход 28 он проходит через те из элементов И 23 первой группы, на вторые входы которых с выходов первого регистра группы 22 поступает единичный уровень, Информация в виде комбинации сигналов через элементы ИЛИ группы 25 выдается на группы 27 блока памяти. Задержанный элементом 21 задержки сигнал с входа блока поступает на счетный вход счетчика 29, увеличивая его содержимое на единицу, На первом выходе дешифратора 30 появляется единичный уровеньБлок памяти готов к выборке информации иэ очередного регистра группы 22. При поступлении -го сигнала чтения производится выборка информации из -го регистра группы 22 и на 8-м выходе дешифратора 30 возникает единичный уровень, Положительный перепад с последнего выхода дешифратора 30 дифференцируется узлом 24 дифференцирования, сигнал с выхода которой обнуляет счетчик 29 адреса .и является выходом окончания выборки блока.Использование в предлагаемом устройстве новых элементов и новых связей известного позволяет повысить быстродействие устройства за счет независимой выдачи информации по каждому из возникающих аварийному сигналу и осуществлять фиксацию возникающих сигналов, сбоев практически в реальном масштабе времени, в чем достаточно часто возникает необходимость, например, при диагностировании ЦВИ,

Смотреть

Заявка

3667599, 23.11.1983

КИЕВСКОЕ ВЫСШЕЕ ИНЖЕНЕРНОЕ РАДИОТЕХНИЧЕСКОЕ УЧИЛИЩЕ ПВО

ВОДОЛАЗКИЙ ВАЛЕНТИН ИВАНОВИЧ, МАТОВ АЛЕКСАНДР ЯКОВЛЕВИЧ, КОНИЩЕВ ВАЛЕРИЙ ПЕТРОВИЧ, КОСТЮЧЕНКО ВАЛЕНТИН ДМИТРИЕВИЧ

МПК / Метки

МПК: G06F 11/16

Метки: сбоев, фиксации

Опубликовано: 23.04.1985

Код ссылки

<a href="https://patents.su/5-1151968-ustrojjstvo-dlya-fiksacii-sboev.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для фиксации сбоев</a>

Похожие патенты