Флоренсов

Судоводительский тренажер

Загрузка...

Номер патента: 1808136

Опубликовано: 07.04.1993

Авторы: Андреев, Дубровских, Зайков, Ланков, Соловьев, Флоренсов

МПК: G09B 9/06

Метки: судоводительский, тренажер

...однокристальной микроЭВМ, Шаговый двигатель, являющийся реализацией блоков 27,28,29, обозначен на алгоритме ШД,Блок преобразования 8 реализован в виде микропроцессорного контроллера и выполняет распределение визуальных объектов модели навигационной обстановки 4 между проекционными устройствами 23 системы визуализации, Алгоритм функционирования блока преобразования представлен на фиг.10.Модель навигационной обстановки 4 реализована на аналогичном контроллере с микропроцессорами и может быть представлена эквивалентной блок-схемой, изображенной на фиг,б, и. содержащей дешифратор команд 32. блок местного управления 33, блок расчета 34 и блок хранения текущих параметров навигационной обстановки 35, Выходы дешифратора команд 32 соединены с...

Устройство для вычисления функции

Загрузка...

Номер патента: 1297041

Опубликовано: 15.03.1987

Авторы: Михайлов, Флоренсов

МПК: G06F 7/548

Метки: вычисления, функции

...его вход, а первый и третий буферные регистры 11 и 13 фиксируют в этом такте поступающую на его вход информацию, Выход регистра 2 второго аргумента подключен к третьему входу первого коммутатора 3 со смещением на один двоичный разряд вправо, чтобы обеспечить Формирование на этом входе значения кода у/2. Ка первые входы сумматора 5 и вычитателя 6 поступает значение у/2, а на вторые их входы с выхода второго блока памяти 8 значение у /4 - 1 + х . На выходе суммато а 5 Формируется значение у/2 + у /Е - 1 з х , запоминаемое на первом буферном регистре 11, а на выходе вычитателя 6 - значение у/2 -ут/Ф - 1 т х, запоминаемое а тоетьем буферном регистре 13. В третьем та 15, воздействуя подключают второго коммута их входы, Трети 9-10 памяти вып...

Устройство для преобразования декартовых координат

Загрузка...

Номер патента: 1206777

Опубликовано: 23.01.1986

Автор: Флоренсов

МПК: G06F 7/548

Метки: декартовых, координат, преобразования

...жаются в первом и третьем умножителях 10 и 12 на поступающие через вто" рой и третий мультиплексоры 19 и 20 соответственно значения здп ю и сов(О с передачей результатов сова, вопд, и сова,д сову, на первые входы сумматоров 8 и вычитателя 9. Значение Ь с выхода первого мультиплексора 18 поступает на первые входы второго и четвертого умножителей 11 и 13, на вторые входы которых подаются соответственно через третий и второй мультиплексоры 20 и 19 значения сови зпс образованием на вторых входах сумматора 8 и вычитателя 9 значений ьд ф сову и ьу, м вп у Поэтому на выходах сумматора 8 и вычитателя 9 образуются, согласно (2) значения вьп ф и сов(у, запоминаемые на первом и втором буферных регистрах 14 и 15. Во втором такте работы...

Устройство для вычисления функций

Загрузка...

Номер патента: 1206767

Опубликовано: 23.01.1986

Авторы: Белютин, Потапов, Флоренсов

МПК: G06F 1/02

Метки: вычисления, функций

...первого и второго коммутаторов 5 и 6 третий и второй их входы соответственно. Поэтому на сумматоре 8 происходит сложение значения Р(х у, )+Р из третьего буферного регистра 21 и значения Р с второго буферного регистра 20.3 Результат, равный в соответствии с (1) значению функции Р(х, у), запоминается на регистре 9 результата. Устройство для вычисления функций, содержащее блок синхронизации, сумматор, регистр результата, регистр старших разрядов первого аргумента, регистр младших разрядов первого аргумента, сдвигатель преобразователь прямого кода в дополнительный, два коммутатора, первый буферный регистр, пять блоков памяти, причем выход регистра старших разрядов первого аргумента подключен к поразрядно объединенным первым адресным входам...

Устройство для вычисления функций двух аргументов

Загрузка...

Номер патента: 1191917

Опубликовано: 15.11.1985

Автор: Флоренсов

МПК: G06F 17/10

Метки: аргументов, вычисления, двух, функций

...блок 9 умножения, второй блок . 10 умножения, коммутаторы 11 - 14, 25 буферные регистры 5 и 16, блок 17синхронизации.Вычисление значения функции Р(х,у) и устройстве производится на основе соотноиения 2ется соответствующим остаточным членом ряда Тейлора функции и имеет поэтому порядок М 2 З", М выражается через частные производные третьего порядка функции Р(х,у). Поэтому надлежащим выбором параметра К можно сделать погрешность аппроксимации (1),выходящей за пределы используемой Разрядной сетки.Устройство работает в четыре такта, определяемые блоком 17 синхронизации. Блок 5 памяти хранит таблицы значений коэффициентов Ф - ф, снимаемых соответственно с выходов 1 - 6-го этого блока и зависящих от поступающих на вход блока 5 памяти значений...

Функциональный преобразователь

Загрузка...

Номер патента: 1126968

Опубликовано: 30.11.1984

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 17/10

Метки: функциональный

...выход которого подключен к входу делимого блока деления, блок умножения, третий и четвергый блок памяти, сумматор, выход которого связан с входом регистра ре зультатаНедостатком данного устройства является необходимость последовательного применения операций,целения и умножения, что существенно снижает их производительность,Цель изобретения - увеличение быстродействия устройства.Поставленная цель достигается тем, что в Функциональный преобразо- -"5 ватель, содержащий регистр старших разрядов аргумента, регистр младших разрядов аргумента, четыре, блока памяти, первьп сумматор, блок умножения, блок деления и регистр резуль 40 тата, информационныи вход которого соединен с выходом первого сумматора, выход регистра старших р.азрядов...

Устройство для вычисления функций двух переменных

Загрузка...

Номер патента: 1123034

Опубликовано: 07.11.1984

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 7/544

Метки: вычисления, двух, переменных, функций

...вторыми выходами второго 4 и четвертого 6 блоков памяти, а ее выходподключен к знаковому входу накапливающего сумматора 11. Выход блокаФ19 синхронизации соединен с управляющими входами первого 3, второго 4,третьего 5, четвертого 6, пятого 7,шестого 8 блоков памяти с управляющими входами, первого 14, второго 15и третьего 16 буферных регистров,первого 12 и второго 13 коммутаторов,а также с управляющим входом накапливающего сумматора 11.В первом 3 блоке памяти имеетсярегистр, в который записывается информация с адресного входа; управляющий сигнал для блока памяти определяетлибо прием и запись с адресного входа, либо выборку по информационномувыходу,Узел 10 Формирования знака представляет собой одноразрядную логическую схему сложения по...

Устройство для вычисления функций

Загрузка...

Номер патента: 1078427

Опубликовано: 07.03.1984

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 7/548

Метки: вычисления, функций

...с первым информационным входом второго блока умножения, второй ИНформационный вход которого подключен к второму информационному входу первого блока умножения и к выходу третьего коммутатора, первый и второй информационные входы которого подключены соответственнок выходам регистра младших разрядов первого аргумента и регистра второго аргумента, первый и второй выходы блока синхронизации соеди 6 нены соответственно с первыми и вторыми управляющими входами первого, второго и третьего коммутаторов, первого и второго блоков суммирования и первыми управляющимивходами первого и второго буферныхрегистров.На чертеже показана блок-схема .устройства для вычисления функций.Устройство содержит регистр 1старших разрядов первого аргумента, регистр...

Устройство для вычисления функций

Загрузка...

Номер патента: 1067510

Опубликовано: 15.01.1984

Автор: Флоренсов

МПК: G06F 17/10, G06F 7/544

Метки: вычисления, функций

...класса решаемых задач за счет 45 возможности дополнительного вычисления функции от одного и двух аргументов.Поставленная цель достигается тем, что в устройство для вычисления 5 О функций, содержащее регистр старших разрядов первого аргумента, регистр младших разрядов первого аргумента, блок памяти, первый блок умножения, первый и второй коммутаторы, буфер ный регистр, сумматор и регистр результата, причем выход регистра Старших разрядов первого аргумента сое" динен с первым входом блока памяти, первый выход которого соединен с первым информационным входом первого коммутатора, выход которого сое"; динен с первым входом сумматора, выход которого соединен с входом регистра результата и информационным входом буферного регистра, вы ход...

Устройство для преобразования декартовых координат

Загрузка...

Номер патента: 1062691

Опубликовано: 23.12.1983

Автор: Флоренсов

МПК: G06F 7/548

Метки: декартовых, координат, преобразования

...соединен с первыминформационным входом третьего коммутатора, выход которого подключен5 к первому входу сумматора, выходкоторого соединен с входами первогобуферного регистра и первого выходного регистра, выход вычитателяподключен к входам второго буферного10 регистра и второго выходного регистра, первый и второй выходы блокасинхронизации соедийены с управляющими входами третьего коммутатора,а его третий выход подключен к управляющим входам первого и второгокоммутаторов, дополнительно введенычетыре блока умножения, пятый ишестой коммутаторы и второй блокпамяти, вход которого подключен квыходу регистра старших разрядовугла поворота, а выход - к первыминформационным входам четвертого ипятого коммутаторов, выход регистравторой координаты...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 1059572

Опубликовано: 07.12.1983

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 7/556

Метки: двоичных, логарифмирования, чисел

...соответственно, выходпервого блока памяти подключен к второму информационному входу первогоблока деления, выход которого соединен с вторым входом второго сумматора, выход которого подключен к информационному входу третьего регистра,выход которого соединен с первыминформационным входом второго блокаделения, второй вход которого подключен к выходу первого сумматора, выходвторого блока деления соединен с вторым информационным входом второгокоммутатора, выход третьего сдвигателя подключен к второму информационному входу первого коммутатора, выходыблока синхронизации соединены а управляющими входами первого и второгоблоков деления, третьего регистра,третьего сдвигателя и регистра результата,Вычисление натурального логарифмаот...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 1027720

Опубликовано: 07.07.1983

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...аргумента соединенс выходом регистра младших разрядов аргумента, а выход соединен с инФормационным входом блока. 60 умножения, выход первого блока памяти соединен с информационным входом регистра табличных значений, выход которого соединен с входом регистра табличных значений, выход 65 которого:соединен.с входом первого коммутатора.На чертеже представлена структур-. ная.схема устройства.Устройство содержит регистр 1 старших разрядрв аргумента, блок 2 сдвига, первый блок 3 памяти, второй блок 4 памяти, первый коммутатор 5,.сумматор б, регистр 7 результата, блок 8 умножения, второй коммутатор.9, регистр 10 младших разрядов. аргумента, блок 11 деления, регистр 12 старших, разрядов промежуточного аргумента, .регистр 13 младших. разрядов...

Функциональный преобразователь

Загрузка...

Номер патента: 962971

Опубликовано: 30.09.1982

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 17/10

Метки: функциональный

...и регистррезультата, информационный вход которого соединен с выходом .сумматораи входом делителя блока деления, первый и второй входы сумматора соединены с выходами соответственно первогои второго коммутаторов, выход регистра старших разрядов соединен с информационными входаьщ блоков памяти, выходы первого и второго из которыхсоединены с первым и вторым информационными входами первого коммутатора, выход регистра младших разрядовсоединен с первым информационным. входом второго коммутатора, дополнительно введены блок умножения, первый ивторой информационные входы которогосоединены с выходами соответственносумматора и регистра младших разрядов, выход блока умножения соединенс вторым информационным входом второго коюеутатора, третий...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 957209

Опубликовано: 07.09.1982

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...регистр 1 старших разрядов аргумента,блок 2 сдвига, первый и второй блоки3 и 4 памяти первый коммутатор 5,сумматор 6, регистр 7 результата блок): "умномсецтля, второй коммутатор 9, регистр 10 младших разрядов аргумента,блок 1 1 деления,Выттнсление значения функции М - "Хпроизводится на основе следующего прибл кеш:.о о сосгношения;; - ежаших и интервале 1)ФХ ( )иэленность К которого, как показывают35 расчеты, оценивается выражением Р.2" ), ирит.ем Х = Х, + л Х где Хо - ",яс;.о образованное К старшими разряда;:,н;.р.;" мп-.а; "Х - число, образован 4 От- к тсадшими разрядами аргумент:;" л - ,исло разрядов для представлет."я а".,р,ет.,"а ХУ; ройство работает следуюшим образс, аение а:.гумента Х хранится на ; висрах 1 и 10 старших и младших...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 924705

Опубликовано: 30.04.1982

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 7/556

Метки: двоичных, логарифмирования, чисел

...по сравнению с устройст. вом-прототипом получается выигрыш в 50объеме блоков памяти более чем в300 раэ,На чертеже представлена блок-схема предлагаемого устройства.Устройство содержит блоки 1 и 2 55памяти, регистр 3 старших разрядаваргумента, коммутатор 4, блок 5 деления, коммутатор б, сумматор 7, коммутатор 8, выходной регистр 9 ре"зультата, регистры 10 и 11 буферные, 60коммутатор 12, регистр 13 младшихразрядов (аргумента), сдвигатели14 - 1 б, блок 17 синхронизации.Сднигатели 15 и 16 реализуют операции 65 Х - ф 4 Х, +ЬХ и Х - ф 2 Х, +ЬХсоответственно, которые заключаютсян добавлении между старшими и младшими разрядами аргумента соответстну"ющего числа нулей (двух и одного),Устройство для логарифмированиядвоичных чисел работает...

Множительное устройство

Загрузка...

Номер патента: 824206

Опубликовано: 23.04.1981

Авторы: Потапов, Флоренсов

МПК: G06F 7/52

Метки: множительное

...регистра 21 соединен со входом коммутатора 11, а управляющие входы преобразователей 25 и 26 прямого кодав дополнительный и многоразрядногоключа 29 подключены к выходу блока30 переключения режимов. Управляющий вход сдвигателя 17 соединен свыходом сумматора 9, а управляющийвход сдвигателя 23 подключен к выходу сумматора 13. В предлагаемом устройстве в старшей части регистра 1 первого операнда хранится значение Хо старших .раэ - рядов аргумента Х, в младшей части регистра 1 первого операнда содержится значение йХ младших разрядов аргумента Х. В старшей и младшей частях регистра второго операнда хранятся, соответственно, значения У и дУ. Для хранения таблиц значений 1 од Хо, 1 оддх; 1 од У, 1 од ьУ используются, соответственно, блоки 3,4, 7...

Цифровое устройство для воспроизве-дения функций

Загрузка...

Номер патента: 809126

Опубликовано: 28.02.1981

Авторы: Потапов, Флоренсов

МПК: G06F 1/02

Метки: воспроизве-дения, функций, цифровое

...регистр 13, блок 14 деления, второй коммутатор 15, блок 16 управления.Предлагаемое устройство работает следующим образом.В первом такте по адресу Хо, передаваемому с выхода регистра 2 старших разрядов аргумента на входы блоков 1, 2, 3, 4 и 5 памяти, на выходах блоков памяти появляются соответственно значения коэффициентов Е(Хо), С(Хо), Р(Х,о), А(Хо) и В(Хо) Значение коэффициента Р(Хо) через первый вход второго коммутатора 15, подключаемого в этом такте блоком 16 управления, передается на вход делимого блока 14 деления, Одновременно с этим на вход делителя блока 14 деления с выхода многоразрядного комбинационного сумматора 8 поступает Е(Хо) а Ь)(образованное в результате подачи на этот сумматор через первый вход первого коммутатора 7...

Цифровое устройство для потенцирования

Загрузка...

Номер патента: 805303

Опубликовано: 15.02.1981

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 7/38

Метки: потенцирования, цифровое

...аргумент го принимает значительно меньше различных значений, а именно (2" " + 1) значений вместо 2 в случае аргумента ха. Для расчетов получаем окончательную формулух(3)2 Для вычисления по формуле (3) можно воспользоваться таблицей значений е 0, расположив ее в соответствующем блоке памяти.Блок-схема предлагаемого устройства изображена на чертеже.Устройство содержит регистр 1 аргумента, первый блок 2 сравнения, 25 блок 3 памяти, второй блок 4 сравнения, блок 5 деления, сумматор б и регистр 7 результата.Устройство работает следующим образом, 30Выход К-го разряда регистра 1 аргумента дает значение К-го разряда аргумента х, именно хк, в зависимости от которого в соответствии с соотношениями (2) блоками сравнения 2 и 4 образуются...

Цифровой генератор функций

Загрузка...

Номер патента: 750467

Опубликовано: 23.07.1980

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 1/02

Метки: генератор, функций, цифровой

...в дополнительный, блока коррекции 2 и ко второму управляющему входу первого преобразователя 13 прямого кода в дополнительный.Работа цифрового генератора функций осуществляется следующим образом.В первом такте работы устройства, в зависимости от значения младшего разряда хх регистра старних разрядов аргумента, значе. ния узловой точки ХО и приращения аргумента дХ хранящихся соответственно на ре.)гистрах старших и младших разрядов аргумен. та 1 и 15 с помощью блока коррекции 2 и второго преобразователя 16 прямого кода в дополнительный преобразуются в значения Е и ЬЕ в соответствии с соотношениями:О,ЕСЛ 4 Х:О дХ,Есло Х=оо КО х +2:, езди Х=т 2 -дх, Есина Х=Х Значение приращения Ь 7, поступает на ад. ресный вход четвертого блока памяти, в...

Цифровой генератор функций

Загрузка...

Номер патента: 736079

Опубликовано: 25.05.1980

Авторы: Потапов, Флоренсов

МПК: G06F 1/02, G06F 17/10

Метки: генератор, функций, цифровой

...Выходы многоразрядного комбинационного сумматора 8 соединены 65 с входами буферного регистра 10 и совходами регистра 11 результата, выходы буФерного регистра 10 связанычерез коммутатор 5 с блоком 6 умножени я . Коммут аторы со сто ят, н апри -мер, иэ двух групп элементов И игруппы элементов ИЛИ и управляютсяот устройства управления коммутаторами 12, подключающего поочереднок выходам управляещих коммутаторовту или иную группу входов.Цифровой генератор функций работает следующим образом,В первом такте работы устройстнахранящееся на регистре 1 старшихразрядов аргумента значение х узловой точки поступает на входы ПЗУ 2,3 и 4, вызывая появление на выходахэтих ПЗУ соответственно значенийФункции и ее первой производнойЕ (х ) и половины...

Цифровой генератор функции

Загрузка...

Номер патента: 711556

Опубликовано: 25.01.1980

Авторы: Потапов, Флоренсов

МПК: G06F 1/02

Метки: генератор, функции, цифровой

...значении параметра К оказывается возможным вычислять значения требуемой Функции по форму- ле где Функция 81 дп определяется условием . 1, если 2О 81 дп (2) = О, если Е = 0 1, если Е ОВычисления по Формуле (3) требуют хранения пяти таблиц для соответствующих значений Функций Р( Хо)Я 1 цп (Р(Хо) )(,о 9ЬХРо 9,рР М)2и йспользуют лишь операциивыборки из таблиц и сложение, Перечисленные таблицы заносятся в ПЗУ 9,11, 2, 10, 5 соответственно.Работа цифрового генератора Функцийосуществляется следующим образом,В первом такте хранящееся в регистре младших разрядов аргумента значение приращения Х поступает навход ПЛУ значений логарифма приращения аргумента 2 и с выхода этого ПЗУзначение логариФма приращения аргумента лЧ Ь Х передается через...

Противоослепляющее устройство

Загрузка...

Номер патента: 706084

Опубликовано: 30.12.1979

Автор: Флоренсов

МПК: A61F 9/02

Метки: противоослепляющее

...направо к плосокости оправы на угол д. = 5 - 15а пластины 6 наклонены вниз к плоскости оправы на угол д.= 5 - 15,Соотношение ширины просвета ячеек,706084 образованных пластинами 5 и 6, к"их глубине составляет 1:2.Устройство применяют следующим образом.При езде в ночное время, а также когда солнце расположено низко у гори 3 .зонте, водитель надевает защитные очки, состоящие из оправы 1 и светозащитных элементов в виде решеток 4. Через светозащитные решетки 4 води 1 тель отчетливо видит полосу дорожного покрытия.Наклон вертикальных пластин 5 препятствует боковому ослеплению водителя, но в то же время благодаря полупрозрачности материала пластинок позволяет беспрепятственно наблюдать за проезжей частью дороги. Пластины 6, по отношению к...

Устройство для потенцирования

Загрузка...

Номер патента: 641448

Опубликовано: 05.01.1979

Авторы: Потапов, Флоренсов

МПК: G06F 7/38

Метки: потенцирования

...содержащее генератор,регистр сдвига, счетчик, триггер.Недостатком известного устройстваявляется малое быстродействие и низкаяточность,Наиболее близким по сущности техническим решением к изобретению является устройстоо оня нотоннирооаиия т 21,содержащее регистр аргумента, два блока памяти, узел сдвига, триггер, первыйкоммутатор, блокуправления, первый выход которого соединен с первым входомпервого коммутатора, выходы блоков памяти соединены с первым и вторым входами узла сдвига, первый выход регистра аргумента нен со входом второго блока памят Недостатком известного устройства является недостаточные быстродействия и точность.Целью изобретения является повышение быстродействия и точности устройс 1 ва для потенцирования.Поставленная цель...

Устройство для вычисления функций синуса и косинуса

Загрузка...

Номер патента: 622090

Опубликовано: 30.08.1978

Авторы: Потапов, Флоренсов

МПК: G06F 15/34

Метки: вычисления, косинуса, синуса, функций

...первого блока памяти - к второй группе входов дополнительного блока умножения, выходы которого подсоединены к второй группе входов сумматора,38, выходной регистр 9, дополнительныеблок 10 умножения и блок 11 памяти.Устройство работает в соответствии сприближенными соотношениямиз 1 пх=з 1 пх,созЬ, +Ьсозх,соз х = соз х, соз Ь, - Ь з 1 п хгде х - аргумент, записанный во входном регистре;хю - число, представленное старшими 10 разрядами;Ь - число, представленное младшими разрядами;Ь 1 - число, представленное старшей подгруппой младших разрядов входного реги стра,Погрешность вычисления Я не превышает величины 2 - Ра+с2 - зд6 20 где Й - число старших разрядов;1 - число разрядов в старшей подгруппе младших разрядов.Подбирая значения К 1, можно...

Цифровое устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 593212

Опубликовано: 15.02.1978

Авторы: Потапов, Флоренсов

МПК: G06F 7/38

Метки: двоичных, логарифмирования, цифровое, чисел

...Этот блок осуществляет табличное преобразование значения мантиссы 1 од,х"/х в 25соответствующее значение10 я, (1+ 2 х"/х),где д - такое целое число, что 2 -(2 г х"/х(2 - ф". 30 Число /г при этом удовлетворяет условию 2 Й)а=1, где )г - число двоичных разрядов аргумента.Значение знакового разряда сумматора 8 з 5 при сложении мантисс ( - 1 одх) и 1 одх" запоминается на триггере 10 знака промежуточного результата.Блок 12 управления сдвигателем представляет собой комбинационную схему, подсчи тывающую число нулевых разрядов слева до первого единичного разряда в регистре 2 младших разрядов аргумента и суммирующее это число со значением триггера 10 знака промежуточного результата, что дает зна чение требуемого числа сдвигов д в...

Самопишущий прибор для регистрирования скорости движения, а также времени хода и стоянок повозок

Загрузка...

Номер патента: 8583

Опубликовано: 30.03.1929

Автор: Флоренсов

МПК: G01P 3/02, G07C 5/02

Метки: времени, движения, повозок, прибор, регистрирования, самопишущий, скорости, стоянок, также, хода

...цепей, с целью включения соответствующих каждому храповому механизму пишущих приборов Б 1 и Бз.Действие прибора заключается в следующем: вращение оси повозки, л передаваемое через посредство гибких связей В,В со шкивами В,Н на валы 3 и 3, через передачи Г, 1 и Л,М приводит в действие, с помощью шатунного механизма, кон тактный ударник О, который, замы-кая контакт Р, заставляет пишущий прибор Ь 2 делать отметки, регистрирующие скорость движения повозкиВинт Л предназначается для пере двигания гибкой связи на конусах Г, Г, с целью регулировать точность показаний прибора, Кроме того, в зависимости от движения повозки вперед или назад, благодаря вышеописанному устройству храповых механизмов, будет работать один из кривошипных дисков С, С,...

Аппарат для предохранения судна от набегания на мель, с применением вертикальной штанги

Загрузка...

Номер патента: 5944

Опубликовано: 31.07.1928

Автор: Флоренсов

МПК: B63B 43/18

Метки: аппарат, вертикальной, мель, набегания, предохранения, применением, судна, штанги

...на 15 лет от 31 июл Действие патента928 года. редмет патен На схематическом чертеже изображен предлагаемый аппарат,На носу судна С укреплен угольник О, который снабжен направляющими роликами Ю, между которыми проходит штанга О, оканчивающаяся внизу поплавком (полым шаром) А. К верхнему концу штанги прикреплена коробка Р, наполняемая, например, дробью для уравновешивания штанги с поплавком. При прикосновении ко дну уравновешенной штанги она поднимается, при чем контакты 3 замыкают цепь электрического звонка Ю, По величине поднимания и опускания коробки Р по рейки В,можно судить о расстоянии между дном парохода и местом касания поплавка,Йппарат для предохранения судна от набегания на мель, с применением вертикальной штанги,...