G06J 1/02 — дифференциальные анализаторы

Цифровое вычислительное устройство

Загрузка...

Номер патента: 120043

Опубликовано: 01.01.1959

Авторы: Васильев, Негода, Рабинович, Чернышев

МПК: G06J 1/02

Метки: вычислительное, цифровое

...содержит блок б постоянных значе 1111 й синуса и косинуса, которы; :срез переключатели 6 и 7 подаюгся в псрсмно 1 кающие блоки 8 и 9. В зтн же Олоки от генератора импульсог 10 с регулируемой частотой по- лаются импульсы с частотой, пропорциопас 1 ы 1 ой окружной скорости. По 51 у 1 епные в перемножающих устройствах 0 н 9 произведения, пропорцгОвал Ные соответствующим перемещениям по осям координат Х и а в виде серий импульсов, передаются на выходы устройства. Выборка значений синусов и косинусов из блока б осуществляется с пмощью переключающего блока 11, содержащего двоичные счстчнк 1 а. Скорость выборки регулируется с помощью блока 12 и определяется значение. кривизны, введенным в запоминающее устройство 2, При этом на дру. гой...

160039

Загрузка...

Номер патента: 160039

Опубликовано: 01.01.1964

МПК: G06J 1/02

Метки: 160039

...вентилями несовпадения, а все остальные - вентилями совпадения.Переполнение ЛЯ, интегратора (интегратор на чертеже не показан) и его инверсия ЛЯ; в последовательности переполнений Р также подаются на вход регистров Р, и Р 2 через вентили В, и Вна которые в этом же такте в зависимости от знака приращения, полученного на выходе данного интегратора в- 1 шаге интегрирования, поступает или приращение Л 5, - 1 или его инверсия Л 5, - 1. Если Л 5, - 1=1 и Л 5,=1, то запись приращения производится в регистре Рь а если Л 5, - 1=1 и Л 5; =1, то в регистре Р При всех остальных комбинациях запись приращений в регистры не производится, Записанное приращение в каждом малом цикле работы интегратора сдвигается в регистрах с прецессией. Для...

Индикатор равенства потоков приращений для цифровых дифференциальных анализаторов

Загрузка...

Номер патента: 206889

Опубликовано: 01.01.1968

Авторы: Глухов, Гузик, Каль, Сулин

МПК: G06F 7/64, G06J 1/02

Метки: анализаторов, дифференциальных, индикатор, потоков, приращений, равенства, цифровых

...8 - соответственно первый, второй, третий и четвертый элементы И, 9, 10 - первый и второй триггеры. Первый прямой (инверсный) входной сигнал т 1 в, (т 1 вв, ) подаетсЯ нд клеммУ 11(12), второй прямой (инверсный) входной сигнал подается на клемму 13(14). Первый синхронизирующий сигнал С, подается на клемму 15, а на клемму 1 б подается приходящий с некоторым запаздыванием второй синхронизирующий сигнал Св.Устройство реализует алгоритм, задаваемый соотношениями.+Язеп тх, (ю 1) - 7,вх( 1),где т 1- 1,0 - 1 - величина приращения в с-й момент времени. Для кодирования трех возможных значений приращений используются комбинации 01, 00, и 10, передаваемые по прямым и инверсным шинам т и;1-. КомбигО 25 30 35 40 45 50 55 нация П является запрещенной...

Цифровой интегратор

Загрузка...

Номер патента: 213416

Опубликовано: 01.01.1968

Авторы: Агибалов, Липкин

МПК: G06J 1/02

Метки: интегратор, цифровой

...разрядов,Известны цифровые интеграторы, содержащие регистры с автоматически изменяющимся числом разрядов.Предложенное устройство отличается гем, что оно содержит схемы переменной задержки, управляющие входы которых подключены к выходу цепи перезаписи разрядов к вентилям переключения разрядов. Это позволяет повысить точность вычислений.Схема интегратора изображена на чертеже.Он содержит вход Иу цифрового интегратора; регистр 2 подинтегральной функции у; узел 3 схемы, который при поступлении положительных приращений независимой переменной (+Их) разрешает проход кода у на суммирование с остатком Р, а при отрицательных приращениях ( - ах) предварительно преобразуют код у в дополнительный; сумматор 4; регистр б Р остатка интеграла; узел О...

Устройство для выполнения логических операций в цифровых дифференциальных анализаторах

Загрузка...

Номер патента: 213423

Опубликовано: 01.01.1968

Автор: Дригваль

МПК: G06F 7/64, G06J 1/02

Метки: анализаторах, выполнения, дифференциальных, логических, операций, цифровых

...поступают последовательным кодом, младшими разрядами вперед, в прямом коде.25 В случае, когда в данном разряде /ЛУ/)/ЛХ/или /У/)/Х/ работает вентиль, 3, в случае.когда /ЛУ/=/ЛХ/ или /У/=/Х/, но в предыдущих разрядах не имело места /ЛУ/)/ЛХ/ или /У//Х/, работает вентиль 4, в случае когда 30 /ЛУ/(/ЛХ/ или /У/(/Х/ работает вентиль 5.213423 ЫУ 1 или ИХили1 Х/ Составитель В. А. СубботинРедактор Л, А. Утехина Техред Р, М. Новикова Корректор М. П. Ромашова каз 39 о/2 Тираж 5301 ИИПР Комитета по делам изобретений и открытийМосква, Центр, пр. Серова, д Подписноеи Совете Мппистпов СССР Гипография, пр. Сапунова,Схема выработки разрешения выдачи приращения содержит вентили 9 - 11 сборки 12 и 13, триггер 14. Вентиль 9 по шине 15 пропускает...

Арифметическое устройство цифрового дифференциального анализатора

Загрузка...

Номер патента: 217075

Опубликовано: 01.01.1968

Автор: Давыдов

МПК: G06J 1/02

Метки: анализатора, арифметическое, дифференциального, цифрового

...Лу. Если П = 1, приращение через входной коммутатор 2 поступает в накапливающий сумматор 1 и складывается с содержимым последнего. Полученная сумма через выходной коммутатор 3 поступает на вход сумматора 4. Накапливающий сумматор 1 очищается.Если П = О, приращение Лу, считанное из регистра 8, не проходит в сумматор 1, а непосредственно через выходной коммутатор 3 поступает на вход сумматора 4. На второй вход сумматора 4, независимо от значения признака П.поступает с выхода запоминающего устройства значение у - регистра интегратора. На выходе сумматора 4 образуется новое значение подынтегральной функции, которое поступает на вход .9 запоминающего устройства множительного устройства 5. В множительном устройстве новое значение...

Цифровой интегратор

Загрузка...

Номер патента: 218541

Опубликовано: 01.01.1968

Автор: Агибалов

МПК: G06J 1/02

Метки: интегратор, цифровой

...2 хранится код, соответствую щий дополнению требуемого значения Л дозначения 2 д. Этот код в процессе вычислений суммируется с содержимым регистра 10 (цепь 2 4 б) или вычитается из него (цепь 2 - 8 - с - 6), так что действующее значение емко сти регистра 10, которое определяет масштабвыходной величины, оказывается равным Л.Дополнение 2 д - А вводится в регистр 10 при появлении первого приращения дх, а такке при появлении этого приращения после 20 образования приращения с 1 на выходе интегратора. Сигналом на ввод дополнения является импульс на выходе ячейки 11 или 12 схемы 9 в зависимости от знака произведения у ах. Знак произведения 0 стх, в свою оче редь, определяется схемой 8. Каждый из импульсов дг устанавлпваст схему 9 в исходное...

Аналого-цифровое вычислительное устройство

Загрузка...

Номер патента: 243285

Опубликовано: 01.01.1969

Авторы: Ленинградский, Смолов

МПК: G06J 1/02

Метки: аналого-цифровое, вычислительное

...совмещает операцию дифференцирования с операциями кодирования и сглаживания, т. е. имеет передаточную функциювида: где 1 с м, а , - коэффициенты,р - оператор Лапласа,которая является структурно надежной.Действительно, динамическое равновесиесхемы преобразователя с фильтром в цепи об 15 ратной связи и емкостью на входе определяется системой уравнений вида:20 1,1 12 - токи на входе преобразователя;Ъф - выходное напряжение усилителя фильтра 1,Р 2 - выходное напряжение декодирующей сетки 4,С, - емкости, фильтра б,С - емкость конденсатора 2,ИУ - текущее и максимальное значения цифрового кода,Решение этой системы относительно выходного цифрового сигнала Лк при условии Ъо = =- О, обеспечиваемым усилителем ошибки рассогласования...

Амплитудно-фазовый преобразователь

Загрузка...

Номер патента: 251267

Опубликовано: 01.01.1969

Автор: Пшеничный

МПК: G06J 1/02

Метки: амплитудно-фазовый

...отдельно, взятого канала, возрастает чувствительность преобразователя. ны амплитудно-фазодержащие задающий еских колебанийда жения, переходной ый фазовращатель и Извес тели, со гармони го напр дискретн вания. Цель н ейные ность прПредмет изобретения Амплиту дно-фазовыйдержащий задающий гческих колебаний, датжения, переходной трафазовращатель и схемчаюиийся тем, что, слинейности искаженийтельности преобразоватнительным каналом прщим фазовращатель ивключенным параллелпреобразования. изобретения - компенсировать нели- искажения и повысить чувствительеобразователя. Достигается это тем, что в предложенном преобразователе использован дополнительный канал преобразования, содержащий фазовращатель и схему суммирования и включенный...

Устройство для временного сжатия входногосигнала

Загрузка...

Номер патента: 253456

Опубликовано: 01.01.1969

Авторы: Горлицын, Институт, Никитенко, Резник, Сухомлинов

МПК: G06J 1/02

Метки: временного, входногосигнала, сжатия

...- непрерывное преобразование входной 5 информации с частотой 250 гц. В автоматическом режиме все блоки устройства спнхронизируются блоком управления 4,Работа протекает следующим образом.Тумблером 11 (фиг, 2) через триггер 10 0 занесения в управляющую магнитострпкцпонную линию задержки 7 записывается одиночный управляющий импульс, который циркулирует по цепи, сдвигаясь каждый раз на один разряд на триггерах 8 и 9.С триггера 8 снимаются два управляющихсигнала: запись и стирание. Сигналом запись производится считывание информации с преобразователя аналог - код и занесение ее в магнитострикционные линии задерж- ЗО ки блока памяти. Сигналом стирание осуществляется запрет цепи регенерации магнитострикционной линии задержки в момент занесения...

272684

Загрузка...

Номер патента: 272684

Опубликовано: 01.01.1970

МПК: G06F 7/64, G06J 1/02

Метки: 272684

...19, который шиной 20 соединен с выходом ЗУ остатков, шиной 21 - со входом этого ЗУ и шиной 22 - со входом ЗУ приращений.При описании работы устройства использованы следующие обозначения:уее(1 г = 1, 2 Е) - квантованные значения подынтегральных функций в точке хмеЬу = Р-гг в ква величиныУиЙ в основан используемой в ЦИМ системы счисления; Чуд(е-а) = Уа(е-) - Уа(е, ц - квантованныеприращения подынтегр альныхфункций; ЧЪ(е-а) = ха(е-а) - хд(е, ц - квантованные (а= - 1, О, 1, и - 1) приращения переменных интегрирования; Чхм(е+ц = хм(е+ц - хме - квантованное приращение независимой переменной;Ч 8 це+цЬуотношение неквантованного приращения интегралаквантованное проэкстраполированное приращение; 10 ОзЕ ,)остаток, полученный при квантовании...

272685

Загрузка...

Номер патента: 272685

Опубликовано: 01.01.1970

МПК: G06F 7/66, G06J 1/02

Метки: 272685

...- целая часть логарифма,// - абсолютное значение величины.Разряды кодов бг,5 и тактовые импульсы с определенного момента времени начинают поступать на устройство выбора величины прира щения. Счетчик Сг, подсчитывая импульсы ТИ, формирует номер текущего разряда кода У р,Каждая единица кода бг" делимого сбрасывает содержимое регистра Рг и заносит на него содержимое счетчика. В то же время каж 272685дая единица кода 5 масштабного коэффициента сбрасывает и счетчик и регистр.Коды делимого и делителя по шинам 1 и 2, начиная с младших разрядов, поступают непосредственно и через преобразователи кодов 3 и 4 на единичные и нулевые входы триггеров 5 - 8. Выполнение операций деления на старшую единицу кода делителя во всех каналах аппроксимации...

Многоканальный анализатор амплитуд с цифровыми окнами

Загрузка...

Номер патента: 274242

Опубликовано: 01.01.1970

Авторы: Белов, Крылов

МПК: G01T 1/36, G06J 1/02

Метки: амплитуд, анализатор, многоканальный, окнами, цифровыми

...как на другом ее,входе присутствует код (через переключатель 8), равный нижнему порогу первого окна. Потенциал, задающий необходимость обращения к нижней границе первого окна, формируется на схеме И из,потенциала перьвого выхода триггера 7 и потенциала дешифратора 3,регистра адреса 2. В первый момент выбирается нижний порот первого окна, так как триггер 7 и старшие триггеры регистра адреса находятся,в состоянии О. Если код преобразуемого числа и код с переключателя 8 совпадают, на выходе быстрой схемы сравнения текущих кодов появляется импульс, который опрокидывает триггер 7 в состояние 1, при котором потенциал подается на вход переключателя 9, т. е. задается верхняя граница первого окна. Если код нарастает и достигает верхней...

Суммирующее устройство дискретных приращений для цифрового дифференциального анализатора

Загрузка...

Номер патента: 279191

Опубликовано: 01.01.1970

Авторы: Барцевич, Константиновский, Полторап, Суровцев, Тиновский

МПК: G06F 7/64, G06J 1/02

Метки: анализатора, дискретных, дифференциального, приращений, суммирующее, цифрового

...пр. Вентили б и 8 подключены своим третьими входами к выходам 0 триггеров 1 и 8 соответственно. Выходы 1 триггеров 2 и 4 соединены с выходамп +1 и- 1 устройства соответственно, а выходы 0 этих трпггеров - со входами вентиля 9, который подключен своим выходом к выходу 0 устройства.После прихода импульса гашения Р,все триггеры устанавливаются в нулевое положение. Положительные приращения + Лх выбираются сигналом Ах и поступают на вход вентиля б, а отрицательные приращения - Лх выбираются тем же сигналом Ах и поступают на вход вентиля 7.Если на вход устройства поступают положительные приращения +Лх, то они подаются па вход 1 триггера 1 через вентиль б и переключают этот триггер,В случае прихода отрицательных приращений - Лх опп подаются...

Вычислительное устройство

Загрузка...

Номер патента: 291216

Опубликовано: 01.01.1971

Авторы: Баев, Макаревич, Пудзенков, Ченко

МПК: G06F 7/64, G06J 1/02

Метки: вычислительное

...сремсццой.1(лапан 4 юл действием сигналов у;рд- ЛЕНП 51, НОС Г сцдОНИК но ВХОЛХс 5, ц 1)оцсесис С."Г 13 ЯРСГИСТР ОСТс 1 ТКОВ Чс 1 СТИЧЦЫС СУ.Ы, с 1 Тс 1 КЖС остатки функций цлц независимых перемеццы.х по окончании суммровация слагаемых урдвцеая,Регистр остатков 6 принимает, хранит и выдаст частичцье суммы слагаемых урдзцс.- ПИЙ, с 1 ТВКЖС ОСТДТКЦ фУНКЦИ Н ПСЗс)13 ИСИ 11 Х переменных.Информдц 1 я из ЗУ з вычислителыц)с устройство по входам 7- - 9 поступает нд какл )х ШаГЕ 1 ЕРЕД КаКД 1 э 31 Этстцо 1 ИНТСРИ 1 ЭОсНи 1, а по )ходх 10 - только перел цсрвымп э,янами.Формирователь рцращенийоткрыт сигналом цз УУ ЦИ;1 ца входе 11 только цд последних этапах каждого шага иГге р ровдция, начиная с момецта поязлсцця цд 31 хс):с сумматс;эа 12 сгдршцх...

Интегрирующее устройство

Загрузка...

Номер патента: 294156

Опубликовано: 01.01.1971

Автор: Вченко

МПК: G06J 1/02

Метки: интегрирующее

...хл (А = 1, 2 ); 75 Ац = 5 Ац - 5 сл - квантовое приращение интеграла;T5.А(1+ - . алгебраическая сумма прира. щений интегралов;75(1+1) - подлежащее хранению в запоминаюшем устройстве приращение П,75(;+ или 75 аА(цр05 А+ц = 5. А(+ц - 5. А(;., ц - Остаток, полученный при квантовании значения пере- МОННОЙ 5.А.ц,РссЫв - функция расчленения, позволяющая из числа а выделить число с -(о по с-й разряд включительно;Пл., - равный 1 или О признак подачи на вход подынтегральной функции вычисленного в (А - 1) -ом интегрировании приращения 75 фо (-11.ц,П л. - инверсия П л.; Пмл - равный 1 или О признак подачи на вход переменной интегрирования вычисленного в (А - 1)-ом интегрировании приращения Т 75,(л-ц+ц,П л. - инверсия Пл П,.л - признак...

Интегрирующее цифровое устройство(

Загрузка...

Номер патента: 304617

Опубликовано: 01.01.1971

Авторы: Киевский, Туз, Циделко

МПК: G06J 1/02

Метки: интегрирующее, цифровое

...хар)ктс- ристки измср 3 ггсльно о частотного преобразо)тсл 5 3 с 0 с.30 жнось. Крохс ОГО, нГцссс к).И 30 ровкн ну.35 н 3 нкт)ль В этих нриб)0)х 13 ь 3 нол 33 ясгс 5 Вру)3 ну)0.ЦсЛЬ)0 НОт 3 ЫШСНИ 5 ТОНОСТИ, СНИЖС)И) требований к с)абильности измерителы 30) ) частотного преобразователя и упрощения процесса калибровки нуля и шкалы прибора предлагаемое устройство содержит блоки вычитания частот, входы которых через переключатель присоединены к выходам делителя частоты и через измерительный частотный прсооразоватсль подкл)очены к трехполюсному переключателю, а выходы соединены со входам) ГР 33 с.ря знака н 3 срсз носледот 3 ятсль) икл 3 очснн 3,)с схему И;1 И, временной селектор и псрскл)очатель подключены ко входам ревера)вного счетчика,...

311265

Загрузка...

Номер патента: 311265

Опубликовано: 01.01.1971

МПК: G06J 1/02, H03M 7/00

Метки: 311265

...1), (1):1: с п( 111)1 и Г и к Г 0 111)1 ; 1.)1 ).1 1). , 0 (С 0 ) Л . 11 )(1 , :) И ; ) 0 51 И )1) 1;(3 .; 0П ) 1Л ;3 )С.;С) С:1;.)1151:1:3.ЛО)1 )Т 01)00 С)СТ)11 К(1, );СОЛЕрЖИМОМЧ С 1 СИКс ТаКТОБЬ 1 Х ИМПМЛЬСОБ 21;шин Г БвсЛсния 1 в сдвига 0 цпй регистр 22;шину импульсов сЛБига регистра Л; шину гашения регистра 24; шину приодвленияк содержимому счетчика номера диапазона 2 и шину гашения послсЛнсго 26.Б ИрЕЛЛс 1 МОМСТ,)ОЙС Г 3 С ПГрОКСИХацп 1 КОЛД И Р 1(Р 1 П(Н 51 3 ЬОРЮНЧ С 1 ССМ 3 КвсН ГОВв , с.,. , . ) , 1 1 Р 1 сГ"Ч Б ЛД 1 с- , 7 с 9 с, Уц с)лзоне колоц приращения от О ло 2" устройсг 30 1 О нс произцоЛг дппроксимации коЛд прирдцс, 1103".ОР 5151 СГО 1 с 1 Б 1 ХОЛС ОСЗ (ЗС 11 С 11 Я, 13 Лс 3 сЗОНС От 2 " ЛО 2" Л(000 Й 3 ЛС 30...

Устройство для сжатия входной информации

Загрузка...

Номер патента: 324638

Опубликовано: 01.01.1972

Автор: Никитенко

МПК: G06J 1/02

Метки: входной, информации, сжатия

...3 аналог - код образуе;полноразрядпые ординаты входного сигналаи их приращения. Последние записываются взапоминающем устройстве приращений такимобразом, что при считывании из памятивначале считываются последние приращения,а затем предыдущие. В сумматоре приращений 1 происходит восстановление ординат путем сложения следующих из памяти приращений с начальной ордипатой (которой является текущая ордината). Восстановленныезначения ординат поступают па преобразователь 5 код - аналог, с выхода которого снимается сжатый непрерывный сигнал, ось времени которого имеет отрицательное направление,Устройство работает следующим образом.Входной преобразователь АК 3 по сигналамустройства управления измеряет текущуюординату входного...

Цифровой интегратор

Загрузка...

Номер патента: 328482

Опубликовано: 01.01.1972

Авторы: Алексеенко, Антонишкис, Глухов, Еремин, Макаревич, Маковий, Мышл

МПК: G06J 1/02

Метки: интегратор, цифровой

...6 приращений независимой переменой,Выход множительного устройства связан с одним пз двух входов сумматора 6 для получения остатка интеграла, с одним из трех входов коммутатора 7 и с одним из трех входов схемы 8 выделения прпращешгя и восстановления остатка интеграла.Выход сумматора 6 для получения осгатка интеграла соединен со вторым входом схемы выделения приращения и восстановления остатка интеграла, третий вход которого соединен с выходом коммутатора,Второй вход сумматора б для получения остатка интеграла и второй вход коммутатора связаны с выходом схемы 9 блокировки знака, один из двух входов которой через регистр 10 остатка интеграла связан с выхолом 11 остатка интеграла схемы выделения приращения и восстановления остатка...

Сср –

Загрузка...

Номер патента: 335702

Опубликовано: 01.01.1972

Авторы: Институт, Фабрикант

МПК: G06J 1/02

Метки: сср

...13, а также подключены ко входам преобразователей 20 и 15 21, служащих для объединения всех импульсов элементарных перемещений одной координаты, Если сигнал, появляется одновременно на выходах нескольких схем сравнения, преобразователи 20 и 21 формируют последова тельность,импульсов на выходной шине, в которой столько импульсов, сколько пришло одновременно на все их входы.Выходы триггеров счетчиков 8 - 13 соединены со входами схем анализа нулей 22 - 27, 25 выходы которых соединены со входами блока управления 28 для определения момента окончания интерполяции, так как,после подачи импульсов опорной частоты на входы всех счетчиков 8 - И делителей частоты одной ко ординаты все эти счетчики устанавливаются в нулевое состояние. Выходы блока...

Входное устройство многоканального анализатора

Загрузка...

Номер патента: 339921

Опубликовано: 01.01.1972

Авторы: Белов, Белоус, Васильев, Курко, Пдте

МПК: G06J 1/02

Метки: анализатора, входное, многоканального

...кола соединены с выходами триггеров регистра 2 числа, а вход первого триггера реистра 2 1 сисла соединен с выходом преобразователя 1. Триггеры 4 регистра адреса через депифратор 5 и адресные клюя 6 соединены с ферритовой матрпцей 7, соответствующие выходы которой через усилп тели чтения 8 соединены с устаовочцымт вхоламц регистра 2 числа. Потенциальные вяходы последнего соединения с соответствующими входамп генератора тока запрета 9 и с устройством вывода 10.1 О Импульс напряжения, поступающийиавход преобразователя 1, преобразуется в серпо,импульсов, поступающую,на вход регистра 2 числа. В этот момент триггеры 4 устанавливаются в нулевое состояние. После оконд чайня серии код из регистра 2 числа, черезключи 3 передачи кода поступает на...

Эс

Загрузка...

Номер патента: 369589

Опубликовано: 01.01.1973

Авторы: Оаштно, Федоренко, Шутилин

МПК: G06J 1/02

...и в той части, где функция песуществует, не производится пересчет значения функциями,10 15 20 25 30 35 40 45 50 55 60 65 1 сходя из треоуемои точности воспроизвеДЕНЫ 51 фУНКЦРОНаЛЬНОН ЗИВИСИЫОСТИ, ВЫОИРа ется количестВО часте 1 разоиения аргумента.1 э данноъ случае Оно 1 эаВЫО 2:=1 э. 1.а фиГ. 2 ПОКазаН ГРафЫК РУНКЦР ОДНОИ ПЕРЕМЕННОИ, 1 Оторый наГЛ 51 дно дае 1 1 эедставление ОпреДелепн 51 четыРьъ 51 стар 1 ы 1 Ь 1 разрядаы незаыысымОй псреъенной любо 1 ыз чисти разОыены 51 аэГуъенга па б часей, Значения функции В опорных точках несколько отли- ЧаЮТСЯ ОТ ЗачЕПИР КОНСТаТ, ЗЗПИСЗННЫХ В заноминаюЩеъ ус 1 ройстые 0 фиг. 1) ДлЯ соотвегстыующых онорных точек.Это Отличис определяется из условия более гочного воспроизведения функции на ЫСЕЪ 1...

Блок логических операций для цифровых интегрирующих машин

Загрузка...

Номер патента: 415675

Опубликовано: 15.02.1974

Авторы: Гармаш, Макаревпч

МПК: G06J 1/02

Метки: блок, интегрирующих, логических, машин, операций, цифровых

...СЯ,Оесли С,.)0, С,) О11, если С, ) О где С, = С;.1.1, С, - значение выходной величины узла накопления приращений в 1.м шаге решения; С,. - значение выходной величины сумматора подынтегральной функции в (1+ 1)-м шаге решения.Приращение подынтегральной функции(+ 1)-го шага решения (х 7 У 11+11) поступает одновременно на вход узла 1 накопления приращений, на вход экстраполятора 2 и узла 7 выходных приращений. В зависимости от знаков выходных величин узлов 1 и 3 в предыдущем шаге решения (С; и С, ) узел выходных приращений выходом узла 6 управляющих импульсов и потенциалов подготовлен к,выдаче выходного приращения этого же ( + 1)-го шага решения задачи, Одновременно с поступлением младшего разряда приращения подынтегральной функции (х 7...

418864

Загрузка...

Номер патента: 418864

Опубликовано: 05.03.1974

МПК: G06J 1/02

Метки: 418864

...ДЛЯ г-ГО Ш 2 Г 2 ИНТРГЕЭИ 130 В 2 НИ 51. Е) ВЫ- ходпом устройстве хранится код одноразрядного приращения, соответсгвуюший содержимс.Г) СТ 213 ШСГО р 23)ЯД 2 13 СГИСТ 132 5.В срвом элеиентарпом шаге г-го шаа интерироиапия па вод 12 поступает мпдгоразряднсе прир 21 цепие )г; а П 2 ВхОд 13 ОдпО 323- ряднде приращепие, ко.орое представляе собсп код м, - .адшего разряда Сдо.ве)свующео меОгоразЕ)5 дпдго приращения Л 1 ногсразрядное приращепие на вхс е 12 суммируется в с,);Еторе 1 со значеНем подынег 1)альнс фУнкции г,г 1, псстУпающм из РегистР 2 1, 1 СВСС Зна 1 ЕПИЕ ггг ПЕРСЗ 2 ПИСЫВсЕ 1 СЯ В 101 ЖЕ су2101 э 1. л,роле ТОГО, е/ Поступгге па схему у)нсжЕНИ 51 6, ГДЕ гНОК 2 Е ГСЯ На МЛ 2 ДШИ 11 разряд многоразрядного приращения. Полуденное...

433511

Загрузка...

Номер патента: 433511

Опубликовано: 25.06.1974

Авторы: Барабанов, Макаревич, Спиридонов, Цифровой

МПК: G06J 1/02

Метки: 433511

...с выходами блоков признаков других решающих блоков, соединенных с данным, шинами 20 - с входами блоков признаков этих жс блоков, а шинами 21 связи - с входом блока 18 коррекции, вход которого соединен шинами связи 22 с выходами блоков коррекции других решающих блоков, один из выходов - шинами связи 23 с входами этих же блоков, а другой шинами связи 24 соединен со входами схемы сборки и вентилей 25 - 30 блока 31 сдвига, На вторые входы вентилей 25, 27, 29 подается выход триггера-маркера 32, а вторые входы вентилей 26, 28, 30 соединены с инверсным выходом этого же триггера. Выходы вентилей 25 - 30 соединены с входами схем сборки 33, 34, 35, выходы которых соединены соответственно с входами вентилей 36, 37 и 38, вторые входы которых...

Экстраполятор приращений для однородных цифровых интегрирующих структур оцис с плавающей запятой

Загрузка...

Номер патента: 443397

Опубликовано: 15.09.1974

Авторы: Виневская, Недостоева, Станишевский

МПК: G06J 1/02

Метки: запятой, интегрирующих, однородных, оцис, плавающей, приращений, структур, цифровых, экстраполятор

...работы данного экстраполятораприращенийгде:30 2(1 з) -2(1, 1) +А 1 + 7(3) где:1 - номер шага экстраполяции;Ггф;, - экстраполированное,на один шагвперед значение приращения;Чг 1;+и, 72 г;+и и 7 г;+, - разности приращений первого, второго и третьего порядков,На каждом шаге вычислений хранятся первая и вторая разности 7 г; и 7 гпричем хранятся лишь мантиссы 7 т; и 7 т;. На (1+1)-ом шаге вычисляются вторая и третья разности по формулам (2), (3), (4) и запоминаются мантиссы от 1.ц и т;+1 для следующего шага,На управляющих входах схемы сдвига существует потенциал сдвига мантисс ф+1 или Я 1;.ц, полученный в предыдущем шаге. В данном экстраполяторе передача и учет приращений порядков производится с запаздыванием на один шаг. В результате...

Цифровая интегрирующая система для решения линейных дифференциальных уравнений

Загрузка...

Номер патента: 450198

Опубликовано: 15.11.1974

Авторы: Боюн, Козлов

МПК: G06J 1/02

Метки: дифференциальных, интегрирующая, линейных, решения, уравнений, цифровая

...10, запоминающее устройство адресов 11, запоминающееустройство, коэффициентов 12, устройство уп.равления 13, дополнительный элемент И 14,входы системы 15 и 16,о Система работает следующим образом.Количество цепочек, состоящих из регистра адреса 7, схемы сравнения 6, вентиля столбцов 5, регистра приращений 4 и устройства умножения 3, выбирается равным количеству ненулевых коэффициентов в матрице решаемой системы уравнения.При помощи, коммутатора 2 ко входам интеграторов 1 подключается такое количество устройств умножения 3, сколько ненулевых коэффициентов содержится в соответствующем уравнении системы. Из запоминающего устройства коэффициентов 12 в устройства умножения 3 заносятся коды постоянных,коэффициентов (это делается только...

Устройство аппроксимации кода приращения

Загрузка...

Номер патента: 451106

Опубликовано: 25.11.1974

Автор: Гарцуев

МПК: G06J 1/02

Метки: аппроксимации, кода, приращения

...к единичному входу триггера управления, первый дополнительный элемент И, входы которого подключены к единичному выходу триггера управления и нулевому выходу дополнительР;5, что позволяет выявить -)5) 0 (деление производится пмодулю старшего разряда 5).451106 Корректор Е. Рогайлина Редактор А. Морозова Составитель В. Лысиков Тираж 624 Подписное Изд. Мо 514 В начальном состоянии триггеры 5 и 7 и узел формирования кванта установлены в ноль.Пусть Рю = 17, 5 = 1 и в качестве узла формирования кванта используется реверсивный счетчик, Тогда в первой итерации триггер 1 канала установлен в единицу, так как Р: - . - . = 17 ) ХРю = О. К нулевому содержимому счетчика прибавляется 1 - вырабатывается квант 2. Во второй, третьей и четвертой...

453711

Загрузка...

Номер патента: 453711

Опубликовано: 15.12.1974

Авторы: Владимиров, Вченко, Изобретени, Сурженко

МПК: G06J 1/02

Метки: 453711

...функции в точке х(1+1),оПг - 11 - пРизнак окончаниЯ сУммиРованиЯприращений;РсА) - функция расчленения, позволяющаяиз числа А выделить число с С-гопо В-ой разряд включительно,В регистр 1 заносится (1 - 1)-е значениеподынтегральной функции Ург ц, в регистр 2 - приращениеЧ рг 1в регистр 3 -Ч) рг+1)в регистр множидумножения 14 - приращение прн П(г=1 в регистр 4 - остаток В блоке формирования ординат (регистры1 - 3, сумматоры 5, 7, 9, 11, элементы задепжки 6, 8, 10) вычисляется новое значение подынтегральной функции5-гч Ч ргюУрг 1 = Ург:-)+2- перезаписываемое в регистр 1 и уточненноесреднее значение подынтегральной функции 10- Ргч 1) -Рп- ЧЬ Дпоступающее через коммутатор 13 в блокумножения 14. В блоке умножения вычи ляется произведение=...