Ленкова
Способ изготовления желудочка искусственного сердца
Номер патента: 1473149
Опубликовано: 20.06.2005
Авторы: Годин, Ленкова, Нефедьев, Плеханов
МПК: A61M 1/12
Метки: желудочка, искусственного, сердца
Способ изготовления желудочка искусственного сердца путем макания матрицы в полимерную массу, соединения половинок корпуса с размещением между ними гибкой диафрагмы и установки в патрубках искусственных клапанов, отличающийся тем, что, с целью уменьшения травмы форменных элементов крови, покрывают внутреннюю поверхность искусственного желудочка сердца слоем из токопроводящего материала, не доходящего до расположения клапанов, вводят электрод в магистраль стенда-имитатора системы кровообращения, заполняют систему искусственный желудочек сердца - стенд-имитатор системы кровообращения электролитом с вязкостью, близкой к вязкости крови, подают отрицательный потенциал на токопроводящий слой...
Способ создания интерференционных полей с фазовым сдвигом от 0 до 180
Номер патента: 1768957
Опубликовано: 15.10.1992
Авторы: Кирьянов, Коронкевич, Ленкова, Лохматов, Тарасов
МПК: G01B 9/02
Метки: интерференционных, полей, сдвигом, создания, фазовым
...с помощью двух фазовых пластин А/8), установленных в обоих плечах интерферометра. После отражения от уголковых призм пучки с круговыми ортогональными поляри-. зациями совмещают на светоделительном покрытии кубика интерферометра, Из интерфере ционного поля формируют три последовательности интерференционных сигналов с относительным фазовым сдвигом 0, 90 и 180 с помощью светоделительных кубиков и поляроидов.Недостатком этого способа является наличие световых потерь, обусловленных преобразованием линейных поляризаций в круговые внутри интерферометра (в его плечах) и необходимостью введения двух фазовых пластин в плечи интерферометра и нескольких технологически сложных в изготовлении светоделительных кубиков с равными коэффициентами...
Арифметическое устройство
Номер патента: 1748153
Опубликовано: 15.07.1992
Авторы: Аскерко, Ленкова, Летковская, Лиокумович, Маймескул, Реморова
МПК: G06F 7/52
Метки: арифметическое
...и с первыми информационными входами 1-х разрядов коммутатора входов байтно-тетрадного сдвигателя, выход которого соединен с информационным входом байтно-тетрадного сдвигателя, выход которого соединен с информационным входом регистра байтнотетрадного сдвигателя,.выход которого соединен с четвертым информационным входом первого регистра и первым информационным входом третьего регистра, второй, третий и четвертый информационные входы 1-го(1+4)го(1+2)го разрядов которых соединены с выходами 1-х разрядов регистра основного сумматора; йри этом четвертый информационный вход двух младших разрядов третьего регистра сбединен с выходом двух старших разрядов первого регистра, третий информационный вход четырех старших разрядов первого...
Прибор для определения числа циклов колебаний
Номер патента: 1116322
Опубликовано: 30.09.1984
Авторы: Ленкова, Титаренко
МПК: G01H 1/00
Метки: колебаний, прибор, циклов, числа
...жестко закрепленными на концах базового элемента, и тремя дополнительными рычагами, два из которых шарнирно соединены между собой и образуют однупару рычагов, а третий - с основным рычагом, образуя другую парурычагов, в каждой паре рычаги расположены под тупым углом друг к другу, и свободные концы рычагов шарнирно соединены с кронштейнами, абазовый элемент выполнен упругим. 5 1015На чертеже представлена кинематическая схема прибора.Прибор для определения числа циклов колебаний содержит счетчик числа оборотов (на чертеже условно непоказан). с валом 1, две опоры 2и 3 треугольного призматическогосечения, контактирующие с валом 1,пружину 4, соединенную однимконцомс опорой 2, основной рычаг 5, шарнирно соединенный с той же...
Редуктор
Номер патента: 954670
Опубликовано: 30.08.1982
Авторы: Георгиев, Ленкова
МПК: F16H 1/16
Метки: редуктор
...- спироиднымчервяком 3 и растачиваемой одновременно с расточкой посадоцного отверстия 6. В корпусе 1 параллельно осиЭ 5спироидного червяка 3 установленвинт 16, имеющий бурт 17, размещенныймежду кольцевой опорой 18 корпуса 1и ввинченной в последний гайкой 19;Винт 16 связан резьбой 20 с опорой 7.40Внутри корпуса 1 размещены прижимныепланки 21, заходящие за выступынаправляющей 13 опоры. 7 и притягиваемые к корпусу 1 редуктора болтами 22, головки 23 которых находятсяснаружи корпуса 1.45При работе редуктора может возникнуть необходимость регулировкизазоров в зацеплении, которая осуществляется следующим образом.Вращением болтов 22 прижимныепланки 21 освобождают выступы 11 опоры 7 и последняя получает возможность перемещения относительно...
Способ извлечения синтанола из солевого обезжиривающего состава
Номер патента: 941345
Опубликовано: 07.07.1982
Авторы: Байбакова, Лапаева, Ленкова, Пьянов, Труфанова, Хлебникова
МПК: C07C 41/34
Метки: извлечения, обезжиривающего, синтанола, солевого, состава
...является актуальной.Цель изобретения - упрощение процесса. фвПоставленная цель достигается тем, что согласно способу извлечения синтанола из солевого обезжиривающего состава, включающего тринатрийфосфат, метасиликат натрия, карбонат натрия, исходный состав последовательйо фильтруют от масляных загрязнений, упаривают при 90-96 С до 3-5 кратного уменьшения первоначального объема а затем охлаждают до 20-25 вС. щИспользование данного изобретения позволяет упростить процесс извлечения .синтанола, в частности синтанола ДС, из отработанного солевого состава за счет исключения сложного флотационного оборудования и дополнительной его очистки после выделения.1 л солевого обезжиривающего состава, предварительно профильтрованного через...
Устройство для контроля реверсивных регистров сдвига
Номер патента: 877544
Опубликовано: 30.10.1981
Авторы: Гарин, Елисеев, Короленко, Ленкова
МПК: G06F 11/267
Метки: реверсивных, регистров, сдвига
...26-29,Первые входы элементов ИЛИ 19"21соединены с последними входом 25 ивыходом 29 шифратора. Вторые входыэлементов ИЛИ 19-21 подключены к предпоследнему входу 24 шифратора. Последующие входы элементов ИЛИ 19-2 совторого 20 по,й 1-17-й 21 соединены со-,ответственно со следующими в порядкеубывания входами 23 и 22 шифратораВыходы элементов ИЛИ 19-21 подключенык соответствующим выходам 28; 27 и 26шифратора,Устройство работает следующим образом.Информация поступает на информационные входы 3 устройства и информационные входы контролируемого реверсив"лого регистра 2 сдвига, где сдвигается на число разрядов, определяемое ко-дом на 1-разрядном втором управляющемвходе 17 устройства. Тип(арифметический или логический) и направление сдвига...
Микропрограммный процессор
Номер патента: 868766
Опубликовано: 30.09.1981
Авторы: Елисеев, Крупин, Ленкова, Петушков
МПК: G06F 15/00
Метки: микропрограммный, процессор
...операции.На выходах 16 шифратора 17 вырабатывается набор сигналов, управляющихработой селекторов 8. Если на управляющий вход какого-либо селектора 8с соответствующего выхода 16 шифратора 17 подан уровень логическогонуля, на управляющий вход соответствующего арифметического блока 1 передается код с выхода операционнойгруппы 12 разрядов регистра 11 микрокоманды. При логической единице науправляющем входе селектора 8 науправляющий вход соответствующегоарифметического блока 1 передаетсякод с соответствующего выхода 18формирователя 19 кодов, В зависимости от выполняемой специальной операции на выходах 16 шифратора 17 формируется та или иная совокупностьуправляющих сигналов, а на выходах18 формирователя 19 кодов - совокупность кодов,...
Микропрограммный процессор с самодиагностикой
Номер патента: 763902
Опубликовано: 15.09.1980
Авторы: Аверьянов, Елисеев, Ленкова, Лиокумович
МПК: G06F 11/22
Метки: микропрограммный, процессор, самодиагностикой
...неисправного блока. Это обусловлено тем,что компаратор 5 данных разрешаетвыполнять запись информации в основную память 9 только при совпадениисигналов на выходах первого 3 и второго 4 блоков обработки данных.Кроме этого, в момент обнаруженияотказа исправные блок обработки данных и локальная память содержаткорректную информацию, соответствующую данному моменту обработки. Присрабатывании компаратора 5 данных(обнаружен отказ) для адресации микропрограммной памяти 15 формируется И)начальный адрес микропрограммы обработки отказа узлом 13 формированияадреса,Адрес микрокоманды, которая должна была выполняться следующей, если 65 бы отказ не был обнаружен, запоминается в регистре 14 возврата. Кроме того, в основную память 9 выдается сигнал,...
Множительное устройство
Номер патента: 752335
Опубликовано: 30.07.1980
Авторы: Кондратьев, Ленкова
МПК: G06F 7/52
Метки: множительное
...начале операции вычисляются кратные множимого А. Так, для кратного 2 А множимое А подается на первый 2 и второй 5 входные регистры (с первой 3 и второй б входных шин устройства) и складываются в сумматоре 4. Результат с выхода сумматора 4 записывается в определанную ячейку памяти кратных, а выходной перекос, если он появится, запомнится в реверсивном счетчике 13 (предварительно сброшенном в 0), и оттуда записывается в соответствующую ячейку узла 12 хранения старших разрядов кратных, представляющего собой группу адресуемых регистров (ячеек). При вычислении кратного ЗА, кратное 2 А считывается из памяти 1 кратных и узла 12 хранения старших разрядов, Разряды кратного, считанные из памяти 1 кратных, подаются на первый входной регистр 2, а...
Запоминающее устройство с коррекцией ошибок
Номер патента: 744740
Опубликовано: 30.06.1980
Авторы: Елисеев, Жаворонков, Ленкова
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
...все разряды равны единице.При записи в накопитель 1 произвольнойинформации по какому-либо адресу выполняются следующие действия,В регистр адреса 9 помещается адресячейки памяти, в которой выполняется запись н первоначальное содержимое записываемого слова считывается в регистр 2, В регистр 5 с выхода блока 6 заносится новая записываемая информация. Селектор 4 по сигналу из блока 8 управления передает на один из входов блока 11. содержимое регистра 2. На другой вход блока 11 поступает содержимое регистра записи 5. Если в какой-либо паре -ых разрядов регистра 2 (старые данные) н регистра 5 (новые даиные) обнаружено несравнение, на выходе 1-го разряда блока 1 вырабатывается сигнал переключения 1-го разряда регистра 10.Каждый разряд...
Устройство для обработки данных
Номер патента: 736106
Опубликовано: 25.05.1980
Авторы: Елисеев, Кондратьев, Ленкова, Переверзева
МПК: G06F 15/00
Метки: данных
...синхроимпульсу СИ 1 на вход двухбайтного операционного блока 9 принимается старшее полуслово входного регистра 6, а результат обработки в двухбайтном операционном блоке 9 по синхроимпульсу СИ 2 заносится в старшее полуслово выходного регистра 7. Во второйполовине машинного такта по синхроимпульсу СИЗ принимается и обрабатывается младтат по синхроимпульсу СИ 4 заносится вмладшее полуслово выходного регистра 7. 5 736106 6формирование адреса микропрограммнойпамяти 1 и т, д.). Существенно важнойдля настоящего изобретения являетсятолько одна микрооперация поля многоцелевого назначения, управляющая направлением обработки информации, Этамикрооперация вызывает выработку сигнала на выходе изменения направленияобработки дешифратора 3...
Устройство для измерения линейных перемещений
Номер патента: 586323
Опубликовано: 30.12.1977
Авторы: Ведерников, Кирьянов, Кокшаров, Коронкевич, Ленкова, Цапенко
МПК: G01B 19/00
Метки: линейных, перемещений
...внутренней модуляцией, позволяет исключить из результата погрешность считывания и значительно уменьшить влияние температурного 20 изменения длины референтного плеча, чтоприводит к повышению точности измерения.На чертеже изображена блок-схема предлагаемого устройства.Устройство содержит лазер 1, светоделп тельную пластину 2, светоделитель 3, измерительный отражатель 4, референтный отражатель 5, интерференционную пластину 6, светоделитель 7, щелевые диафрагмы 8, фотоприемники 9, блоки нормирования преобразо ванных интерференционных сигналов 10, формирователи 11 счетных импульсов, счетчик586323 го 980 Подписи о ираж 9 Заказ 2621/1 П ипографпв, пр, Сапунова, 2 12 импульсов, модулятор 13, рефрактометр 14 и вычислительный блок...
Процессор с микропрограммным управлением
Номер патента: 525956
Опубликовано: 25.08.1976
Авторы: Беляева, Гриневская, Елисеев, Ковалев, Ковшик, Кондратьев, Ленкова, Лиокумович, Переверзева, Раецкий, Ростовцев, Шандлер
МПК: G06F 15/20
Метки: микропрограммным, процессор, управлением
...полутакта ПТ 2.В каждом машинном такте микрокоманда считывается из блока постоянной памяти 16 по адресу, сформированному формирователем адреса 34 из содержимого регистра 20 переадресации и регистра состояний 30 в регистр микрокоманд 17, управляющие поля этого регистра преобразуются дешифраторами 29, 46-52 в набор микроопераций, управляющий действиями в данном машинном такте. За один машинный такт процессор может обработать до четырех байтов информации.Полный цикл чтения и регенерации оперативной памяти 1 составляет четыре машинных такта П- (П+5) (см. фиг. 4), при этом адрес считанного слова из четырех байтов соответствует целочисленной границе для слова (два младших разряда адреса при 20 дешифрации не учитываются), Микрооперация...
Сштшда обработки данных1 т бiif; viji о г ал
Номер патента: 433484
Опубликовано: 25.06.1974
Авторы: Аверь, Асцатуров, Качков, Кондратьев, Ленкова, Мальцев, Овс, Пашкьвска, Рудаковский, Смирнов, Суб
МПК: G06F 15/00, G06F 15/76
...памяти, называемой локальной памятью; считывает управляющее слово из вультиплекснои памяти на регистры процессора и производит обмен данными между оперативной памятью 7 и каналом через информационные шины 18 опеативнон паинти процессора блок управления каналаии и ин ориационнне шины 19 оперативнои паияти каналов. Адрес данных и счетчик байтов модифицир ются микро- программно через ари етическо-логическое устройствозатем управляющее слово устройства записывается на свое место в мультиплекс433484 35 55 60 5ную павлть и продолжается выполнение прерванной микропрограммы. При передаче данных межлу селекторными каналами и оперативной памятью работа блока микропрограммного управления по. запросу канала, поступающему через блок 5...
Устройство для коммутации разрядов кратныхадресов
Номер патента: 233999
Опубликовано: 01.01.1969
Авторы: Ленкова, Мальцев
Метки: коммутации, кратныхадресов, разрядов
...схему ИЛИ соединены со входом установки в единичное состояние соответствующего разряда схемы возбуждения адресов. Это позволяет упростить обработку информации. Иа чертеже представлена схема описываемого устройства. Устройство содержит триггер 1 регистра заданного адреса, схемы И 2 - 5, устройство 6 управления, схемы ИЛИ 7 и 8, схему 9 возбуждения адресов, шины 10 и 11 прямой и об ратной подачи адреса. Устройство работаетследующим образом.Высокий уровень прямая подача адресаиз устройства управления 6 по шине 10 поступает на вторые входы схем И 8 и 4, воз буждая схему 9 возбуждения адресов черезсхемы ИЛИ 7 и 8 в соответствии со значением кода триггера 1 регистра заданного адреса.При обратной подаче адреса разрешаюп 1 ий 15 уровень со...