ZIP архив

Текст

Союз Советских Социалистицеских РеспубликЗависимое от авт. свидетельстваЗаявлено 09,И,1971 ( 1667258/26-9) М. Кл. Н 031 13/02 с присоединением заявкиПриоритет осударственный комитетСовета Министров СССРпо делам изаоретенийи открытий публиковано 15 1,19 БюллетеньДК 681,325(088.8) та опубликования описания 22.Ч.197 Авторы зобретения А ителев, Л. М, Лукьянов и И к Заявите ОГОКАНАЛЪНОЕ УСТРОЙСТВО ДЛЯ АНАЛОГО-ЦИФРОВПРЕОБРАЗОВАНИЯ Изобретение относится к области коммутации и преобразования в код аналоговых сигналов в системах повышенной надежности работы,Известно многоканальное устройство для аналого-цифрового преобразования с дублированными входами для сигналов тока, содержащее два одинаковых блока, состоящих из входного коммутатора, выполненного на диодных переключателях тока, регистра адреса, дешифратора, аналого-цифрового преобразователя и устройства управления; блок сравнения адресов, логическую схему разрешения конфликтов при совпадении адресов. Однако такое устройство отличается сложностью, недостаточным быстродействием и не позволяет использовать одновременную работу многоканальных дублированных устройств аналогоцифрового преобразования без искажения информации. Целью изооретения является упрощение и расширение функциональных возможностей. Для этого в каждый канал введена двухдиодная схема ИЛИ, выход которой подключен к аналоговому входу диодного переключателя тока, первый вход соединен с датчиком, а второй - с управляющим входом переключателя тока одноименного канала коммутатора второго блока, причем управляющие входы дешифраторов соединены с выхоами логической схемы разрешения конфликНа чертеже показана функциональная 5 блок-схема предлагаемого устройства.Устройство имеет дублированные входы 1для сигналов тока и два одинаковых блока 2, каждый из которых состоит из входного коммутатора 3 с коммутирующими элемента ми 4 на переключателях 5 тока и двухдиодной схеме ИЛИ 6, дешифратора 7, регистра 8 адреса, аналого-цифрового преобразователя 9 и устройства 10 управления. Кроме того, устройство содержит блок 11 сравнения 15 адресов и логическую схему 12 разрешенияконфликтов при совпадении адресов.Аналоговый сигнал тока, подлежащий преобразованию, поступает с выхода нормирующего преобразователя на входы 1 каналов 20 коммутаторов 3. На управляющие входы схемы ИЛИ первого коммутатора подается сигнал с выходов дешифратора 7, управляющего работой переключателей 5 тока второго коммутатора.25 Поскольку полярность включения диодов впереключателе тока и схеме ИЛИ противоположна по отношению к выходным сигналам дешифраторов, то при выборе переключателя тока в первом коммутаторе автомати- ЗО чески выключается путь для прохождения тока в дублированном канале второго коммутатора.Таким образом, при условии, что адреса каналов, по которым требуется выполнить ана- лого-цифровое преобразование, различны, весь выходной ток одного из нормирующих преобразователей поступает в выбранный канал первого коммутатора, а весь выходной ток другого - в выбранный канал второго коммутатора. Оба блока в этом случае работают как два независимых аналого-цифровых преобразователя, т. е. возможна их одновременная работа, хотя они имеют дублированные входы для сигналов тока.В моменты, когда ни один из соединенных с норм ирующим преобразователем дублированных каналов не выбран, ток перергспре. деляется по входным цепям двух дублированных каналов, протекая через входные диоды двух схем ИЛИ, резисторы и управляющие диоды двух переключателей тока.Когда в обоих регистрах 8 адреса записывается одинаковый код, т. е. адреса каналов совпадают, блок 11 формирует сигнал, разрешающий начать функционирование схемы 12. Последняя анализирует сигналы занятости преобразователей 9, поступающих с выходов устройств 10 управления. Если один из преобразователей в данный момент занят, то схема 12 формирует для незанятого блока сигнал, запрещающий начало преобразования в этом блоке, поступающий в устройство управления, а также сигнал, отключающий все переключатели тока коммутатора, поступающий на общий управляющий вход дешифратора 7. Таким образом, разрешение выполненияпреобразования в незанятом блоке задерживается до окончания выполнения преобразования в занятом блоке,5 Связь обоих блоков с цифровыми вычислительными устройствами управляющей вычнс лительной машины осуществляется по линиям 13 связи, по которым передаются коды команд преобразования, коды адресов кана лов и полученные коды результатов аналогоцифровых преобразований. Предмет изобретения15 Многоканальное устройство для аналогоцифрового преобразования с дублированными входами для сигналов тока, содержащее два одинаковых блока, состоящих из входного коммутатора, выполненного на диодных 20 переключателях тока, регистра адреса, дешифратора, аналого-цифрового преобразователя и устройства управления, блок сравнения адресов, логическую схему разрешения конфликтов при совпадении адресов, о т л и ч а ю щ е еся тем, что, с целью упрощения и расширения функциональных возможностей, в каждый канал введена двухдиодная схема ИЛИ, выход которой подключен к аналоговому входу диодного переключателя тока, первый Зо вход соединен с датчиком, а второй - с управляющим входом переключателя тока одноименного канала коммутатора второго блока, причем управляющие входы дешифраторов соединены с выходами логической схемы 35 разрешения конфликтов.411625 Техред аненко Подпнсно нист Редактор Т. Юрчиков Заказ 1107/ 1ЦНИИ оставитель Л. Багя Гпражнтета Совета Мний и открытийшская наб., д. 4 Изд. Ла 1188 Государственного ком по делам изобрет Москва, Ж, Рау

Смотреть

Заявка

1667258, 09.06.1971

МПК / Метки

МПК: H03M 1/36

Метки: 411625

Опубликовано: 15.01.1974

Код ссылки

<a href="https://patents.su/3-411625-411625.html" target="_blank" rel="follow" title="База патентов СССР">411625</a>

Похожие патенты