Устройство для контроля логических блоков

Номер патента: 1262506

Авторы: Дубровская, Клочкова, Компаниец, Никитин, Сизоненко

ZIP архив

Текст

(19) (11 51) 4 б 06 Г 11 ПИСАНИЕ ИЗОБРЕТЕНИЯВТОРСКОМУ СВИДЕТЕЛЬСТВУ 37А. П. НикитиДубровская ельство СССР 23/02, 1972. ьство СССР 23/02, 1973.ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИ(56) Авторское свидет377738, кл, б 05 ВАвторское свидетел419852, кл. б 05 В ОЙСТВО ДЛЯ КОНТРОЛЯ ЛО- Х БЛОКОВретение относится к автоматизисистемам контроля и может быть при контроле больших интегральдругих быстродействующих элебъектов. Цель изобретения - поыстродействия. Цель достигается едения в устройство двух блоков гового уровня, двух блоков 5 и 6 ИЛИ, блока 8 задания входных й, блока 20 синхронизации, гене- тактовых импульсов, блока 17 ибок. 2 ил.(54) УСТР ГИЧЕСКИ (57) Изоб рова иным применено ных схем и ктронных о вышение б за счет вв 9 и 10 поро элементов воздействи ратора 19 памяти ош1Изобретение относится к области автоматизированных систем контроля и можетбыть применено при контроле больших интегральных схем и других быстродействующихэлектронных объектов.Целью изобретения является повышениебыстродействия,На фиг. 1 приведена структурная схемаустройства; на фиг. 2 - функциональнаясхема блока анализа.Устройство для контроля логических блоков содержит блок 1 задания режимов, блок2 формирования адреса, первый 3 и второй 4блоки памяти тестов, первый 5 и второй 6блоки элементов ИЛИ, второй регистр 7,блок 8 задания входных воздействий, блоки9 и 10 порогового уровня, коммутатор 11,объект 12 контроля, блок 13 компараторов,блок 14 памяти эталонных задержек, первыйрегистр 15, блок 16 анализа, блок 17 памятиошибок, блок 18 индикации, генератор 19тактовых импульсов, блок 20 синхрониза- цции.Первый блок 3 памяти тестов, первыйблок 5 элементов ИЛИ и второй регистр 7разделены на три секции - секцию тестоввходных воздействий соответственно 3 ,5, и 7, секцию программ коммутациивходов-выходов объектов контроля соответственно Зг, 5 а, 7 и секцию программмаскирования блока компараторов соответственно З, 5 з, 7 з .Каждая секция первого блока 3 памятитестов и второй блок 4 памяти тестов имеютпеременную структуру и содержат несколько(до четырех) кассет памяти.Блок 16 анализа содержит элементыИЛИ 21 и 22, элементы И 23 и 24, два триггера 25 и 26 и предназначены для анализарезультатов контроля. Устройство работает следующим образом.По команде Исходное блок 1 задания режима переводится в исходное положение и заполняются первый 3 и второй 4 блоки 4 памяти тестов. По команде Пуск блок 1 формирует команды управления, В блок формирования адреса заносятся начальные и конечные адреса каждой кассеты первого и второго блоков памяти, в которых хранятся 4 тестовые наборы для проверки данного объекта контроля, Тестовый набор состоит из слова входного воздействия, слова коммутации входов-выходов объекта контроля, слова маскирования блока компараторов и слова эталонных реакций объекта контроля, 50 которые хранятся соответственно в секциях 3 3 и З первого блока 3 памяти тестов и во втором блоке 4 памяти тестов.В блок 20 синхронизации заносится информация о последовательности управляющих импульсов, подаваемых на блок 2 формирования адресов, первый регистр 15, коммутатор 11, второй блок 1 О порогового уровня, блок 14 памяти эталонных задержек, второй регистр 7 и блок 17 памяти ошибок.С блока 1 подается сигнал, запускающий генератор 19 тактовых импульсов, задающий частоту подачи тестовых наборов на объект 12 контроля.При поступлении импульсов синхронизации с блока 20 синхронизации блок 2 формирования адреса формирует адреса следующего тестового набора, во второй регистр 7, второй блок 10 порогового уровня и блок памяти эталонных задержек записывается тестовый набор, коммутатор 11 формирует входные воздействия на объект 12 контроля, в блоке 17 памяти ошибок фиксируются ошибочные реакции объекта 12 контроля.При подаче на объект 12 контроля следующего тестового набора цикл повторяется с той только разницей, что следующий тестовый набор считывается из других кассет памяти.Блок 8 задания входных воздействи й предназначен для формирования временной диаграммы тестовых воздействий, Блоки 9 и 10 порогового уровня предназначены для формирования уровней напряжений, соответствующих логическим нулю и единице.Коммутатор 11 обеспечивает соединение выводов объекта 12 контроля с выходами блока 9 порогового уровня и с входами блока 13 компараторов и переключение совмещенных выводов (вход-выход) объекта 12 контроля.Блок 13 компараторов сравнивает реакции объекта 12 контроля с эталонными реакциями, поступающими с второго блока 4 памяти тестов в заданные интервалы времени, и формирует единичные или нулевые сигналы на своих выходах, которые заносятся в первый регистр 15.Блок 16 анализа (фиг. 2) предназначен для анализа результатов контроля. На входы элементов ИЛИ 21 и 22 из регистра 15 поступает напряжение, сформированное в результате сравнения реакций обьекта контроля с эталонными значениями напряжений, соответствующих логическим нулю и единице и вырабатываемых блоками 9 и 10, При этом элементы ИЛИ 21, И 23 триггер 25 фиксируют напряжение, соответствующее логическому 0, В случае ошибки на один из входов элемента ИЛИ 21 поступает 0 и триггер 25 выдает брак в блок памяти ошибок. Принцип работы для элементов ИЛИ 22, И 24, триггера 26 аналогичен. На вход элемента ИЛИ 22 поступает напряжение, соответствующее логической 1, и блок 16 анализа разрешает запись результатов контроля в блок памяти ошибок.Блок 18 индикации регистрирует результаты по окончании проверки объекта 12 контроля.Формула изобретения Устройство для контроля логических блоков, содержащее два регистра, два блока памяти тестов, блок памяти эталонных задержек, блок анализа, блок индикации, блок компараторов, коммутатор, блок формирования адреса, блок задания режимов, причем адресные входы блоков памяти тестов подключены к первому выходу блока формирования адреса, второй выход которого 10 соединен с первым входом блока индикации, входы первого и второго блоков памяти тестов являются входами задания тестовых воздействий устройства, первый выход блока задания режима подключен к входу задания начального и конечного адресов блока формирования адреса, отличающееся тем, что, с целью повышения быстродействия, в него введены два блока порогового уровня, два блока элементов ИЛИ, блок задания входных воздействий, блок синхронизации, 20 генератор тактовых импульсов и блок памяти ошибок, причем вход задания частоты импульсов блока синхронизации и вход запуска генератора тактовых импульсов подключены соответственно к второму и третьему выходам блока задания режима, входы которого являются входами начальной установки, Пуск и Стоп устройства, входы синхронизации первого блока порогового уровня, блока памяти эталонных задержек, блока памяти ошибок, блока формирования адреса30 второго регистра, коммутатора объединены и подключены к выходу блока синхронизации, тактовый вход которого соединен с выходом генератора тактовых импульсов, выходы первого блока памяти тестов соединены с соответствующими входами первого блока элементов ИЛИ, выходы которого соедине. ны с соответствующими разрядными входами второго регистра, разрядные выходы которого соединены соответственно с входом блока задания входных воздействий, первым информационным входом коммутатора и входом максирования блока компараторов, выход блока задания входных воздействий подключен к входу первого блока порогового уровня, выход которого соединен с управляющим входом коммутатора, второй,информационный вход которого соединен с выходом контролируемого логического блока, выход коммутатора подключен к первому информационному входу блока компараторов, второй информационный вход которого подключен к выходу второго блока пороговогоуровня, управляющий вход блока компараторов соединен с выходом блока памяти эталонных задержек, выход блока компараторов подключен к входу первого регистра, выход которого соединен с первым информационным входом блока памяти ошибок и с входом блока анализа, выход которого соединен с вторым информационным входом блока памяти ошибок, выход блока памяти ошибок соединен с вторым входом блока индикации, выходы второго блока памяти тестов подключены к соответствующим входам второго блока элементов ИЛИ, выход которого соединен с информационными входами второго блока порогового уровня и блока памяти эталонных задержек, блок анализа содержит два триггера, два элемента И и два элемента ИЛИ, причем выходы первого и второго элементов ИЛИ соединены с первыми входами соответственно первого и второго элементов И, инверсные выходы которых подключены к Р-входам первого и второго триггеров соответственно, входы перрого и второго элементов ИЛИ и вторые вхо ды элементов И являются информационными входами блока анализа, а выходы триггеров являются выходами блока анализа.Редактор В. ДанкоЗаказ 5429/47 Составитель И. Сафронова Техред И. Верес Корректор М. Самборская Тираж 671 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж - 35, Раушская наб., д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

3645420, 27.09.1983

ПРЕДПРИЯТИЕ ПЯ Р-6668

КЛОЧКОВА ЗИНАИДА ПРОКОФЬЕВНА, НИКИТИН АНАТОЛИЙ ПАВЛОВИЧ, СИЗОНЕНКО ЕВГЕНИЙ ГЕОРГИЕВИЧ, ДУБРОВСКАЯ ЕЛИЗАВЕТА ИВАНОВНА, КОМПАНИЕЦ ВИКТОР НЕСТЕРОВИЧ

МПК / Метки

МПК: G06F 11/26

Метки: блоков, логических

Опубликовано: 07.10.1986

Код ссылки

<a href="https://patents.su/4-1262506-ustrojjstvo-dlya-kontrolya-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических блоков</a>

Похожие патенты