Запоминающее устройство с коррекцией ошибок
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19 (1 11 С 29 00 ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(21 ) (22) (46) (72) (53) (56) Яф 16А,К,Кул ) ектронньистемы,вычисли Энер.А.,и контио, 1978,Котелю адежность етское ра 4) ЗАПОМИНАЮКЦИЕЙ ОШИБО СТРОЙСТВО С КО 4114128/24-2 29.08.86 30.04,88,Бюл Н.И,Вариес и 681.327 (088 Каган Б,М, Этельные машины игия, 1979, с.434. Журавлев Ю,ПЦиклинский Н.И. Нроль ЭВМ. М.: Совс. 153-166.(57) Изобретение относится к вычислительной технике и может быть использовано при разработке запоминающихустройств ЭВМ и систем хранения информации. Целью изобретения является упрощение устройства за счетуменьшения емкости блока памяти данных. Устройство содержит блок 1 кодирования, блок 2 памяти данных, блок3 памяти контрольной информации, блок4 контроля и коррекции ошибок, блок5 формирования контрольных сигналов,первый 6 и второй 7 блоки сверткипо модулю два контрольной информации и блок 8 сравнения, 2 ил.Изобретение относится к вычислительной технике и может быть использовано при разработке запоминающихустройств ЭВМ и систем хранения информации.Цель изобретения - упрощение устройства эа счет уменьшения емкостиблока памяти данных.На фиг.1 приведена структурная 10схема запоминающего устройства скоррекцией ошибок на фиг. 2 - структурная схема блока контроля и коррекции ошибок,Устройство содержит (фиг.1) блок 1кодирования, блок 2 памяти данных,блок 3 памяти контрольной информации,блок 4 контроля и коррекции ошибок,блок 5 формирования контрольных сигналов, первый 6 н второй 7 блоки 20свертки по модулю два контрольной информации и блок 8 сравнения, Блок 4содержит (фиг.2) блок 9 кодирования,формирователь 10 синдрома, блок 11декодирования и блок 12 коррекции. 251Устройство работает в двух режимах: записи и считывания.В режиме записи на информационные входы устройства подается Х-разряд ное информационное слово с соответствующими контрольными байтными разрядами, На выходе блока 6 формируется дополнительный контрольный разряд так, чтобы Е-разрядное информационное слово с 1 с/8 контрольными байтными и с дополнительным контрольным разрядами было нечетным, Слово, содержащее 1 информационных разрядов с дополнительным контрольным разрядом, контролируется корректирующим кодом, (1+1)-разрядное слово подается на информационные входы блока 2 и блока 1 кодирования, на выходе которого формируется г контрольных45 разрядов путем подсчета четности сумм для определенных групп информационных К+1 разрядов, г-разрядное контрольное слово подается на инфор. мационный вход блока 3.В режиме считывания (1+1)-разряд 50 ное информационное слово и г-разрядное контрольное слово подаются на входы блока 4 контроля и коррекции ошибок, где производится выявление и коррекция ошибок в Ь+1)-разрядном информационном слове. Скорректированное Х-разрядное информационное слово с выхода блока 4 контроля и коррекции ошибок подается на выход устрой" ства и на вход блока 5. Контрольные байтные разряды получают путем сум" мирования по модулю два сигнала байта, Контрольные байтные разряды подаются на выход устройства с выхода блока 5.В предлагаемом устройстве корректирующие коды исправляют одиночные ошибки и обнаруживают двойные ошибки, но не выявляют полного пропадания слова на выходах блоков 2 и 3, 11 ри этом на выходах устройства формируется нулевое слово с правильными контрольными разрядами. Контрольные байтные разряды не контролируются корректирующими кодами, т.е. не выявляется неисправность блока 5. Все это выявляется путем сравнения дополнительного контрольного разряда сформированного на выходе блока 7 с дополнительным контрольным разрядом, сформированным на выходе блока 4.При несравнении входных сигналов на выходе блока 8 формируется сигнал.формула изобретенияЗапоминающее устройство с коррекцией ошибок, содержащее блок памяти данных, блок памяти контрольной информации, блок кодирования, блок контроля и коррекции ошибок, информационный выход которого является информационным выходом устройства, информационный и контрольный входы блока контроля и коррекции ошибок соединены соответственно с выходами блока памяти данных и блока памяти конт рольной информации, информационный вход которого подключен к выходу блока кодирования, входы информационных разрядов блока памяти данных и информационные входы блока кодирования поразрядно объединены и являются информационными входами устройства, адресные входы, входы записи-чтения и входы выборки блока памяти данных и блока памяти контрольной информации соответственно объединены и являются адресным входом, входом разрешения записи-чтения и входом обращения устройства, о т л и ч а ю щ е ес я тем, что, с целью упрощения устройства за счет уменьшения емкос" ти блока памяти данных, в него введены блок сравнения, блок формирова1392595 АГУ Составитель В.РудаковТехред Л.Сердюкова Корректор А.Обручар Редактор Е.Копча Заказ 1811/55 Тирая 590 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-полиграфическое предприятие, г. Уагород, ул, Проектная, 4 ния контрольных сигналов, первый ивторой блоки свертки по модулю дваконтрольной информации, причем входЫпервого блока свертки по модулю дваконтрольной информации являются входами нонтрольной информации устройст"ва, выход первого блока свертки помодулю два контрольной информациисоединен с входом контрольного разряда блока памяти данных и контрольнымвходом блока кодирования, информационный выход и контрольный выход блока контроля и коррекции ошибок подключены соответственно к входу блокаформирования контрольных сигналови первому входу блока сравнения, второй вход которого соединен с выходомвторого блока свертки по модулю дваконтрольной информации, входы которого соединены с выходами блока формирования контрольных сигналов, выходблока сравнения является выходом"Неисправимая ошибка" устройства, выходы блока формирования контрольныхсигналов являются выходами контрольной информации устройства.
СмотретьЗаявка
4114128, 29.08.1986
ПРЕДПРИЯТИЕ ПЯ А-1178
ВАРИЕС НИНА ИОСИФОВНА, КУЛТЫГИН АНАТОЛИЙ КОНСТАНТИНОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
Опубликовано: 30.04.1988
Код ссылки
<a href="https://patents.su/3-1392595-zapominayushhee-ustrojjstvo-s-korrekciejj-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с коррекцией ошибок</a>
Предыдущий патент: Одноразрядное стековое запоминающее устройство
Следующий патент: Запоминающее устройство с коррекцией информации
Случайный патент: Способ определения места повреждения в электрической сети с изолированной нейтралью